專利名稱:一種時(shí)鐘生成及平滑裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及通信技術(shù)領(lǐng)域中的一種裝置,特別是涉及一種時(shí)鐘生成及平滑裝置。
背景技術(shù):
SDH信號(hào)傳輸過(guò)程中,需要對(duì)低速PDH信號(hào)進(jìn)行復(fù)用與解復(fù)用。從SDH信號(hào) 解復(fù)用出的包含PDH的支路信號(hào)速率仍然保持高速的SDH信號(hào)速率,需要將PDH信號(hào) 的速率降低到正常的PDH信號(hào)的速率,以便發(fā)給PDH幀處理芯片進(jìn)行PDH信號(hào)的各種 操作。目前,由于PDH信號(hào)速率和SDH信號(hào)速率并不是整倍數(shù)關(guān)系,所以解復(fù)用生成 的PDH信號(hào)時(shí)鐘不規(guī)則,容易引起下游芯片的誤判產(chǎn)生誤碼。
發(fā)明內(nèi)容
本發(fā)明旨在提供一種能夠從SDH信號(hào)解復(fù)用過(guò)程產(chǎn)生平滑的PDH時(shí)鐘的時(shí)鐘生 成及平滑裝置。本發(fā)明一種時(shí)鐘生成及平滑裝置的技術(shù)方案如下本發(fā)明一種時(shí)鐘生成及平滑裝置,包括FIFO,步長(zhǎng)調(diào)整模塊和記數(shù)器,高速 SDH數(shù)據(jù)作為所述FIFO的輸入數(shù)據(jù),SDH時(shí)鐘作為FIFO的寫(xiě)時(shí)鐘,高速參考時(shí)鐘作為 讀時(shí)鐘,用于讀取FIFO,步長(zhǎng)調(diào)整模塊和計(jì)數(shù)器中的數(shù)據(jù),從FIFO讀出的數(shù)據(jù)為低速 PDH數(shù)據(jù);FIFO使用深度數(shù)據(jù)發(fā)送給步長(zhǎng)調(diào)整模塊,所述的步長(zhǎng)調(diào)整模塊經(jīng)過(guò)判斷向計(jì) 數(shù)器輸出累加步長(zhǎng)值,所述的計(jì)數(shù)器根據(jù)步長(zhǎng)值進(jìn)行累加獲得計(jì)數(shù)值,所述的計(jì)數(shù)值到 達(dá)上限后將輸出信號(hào)進(jìn)行反轉(zhuǎn),最終生成平滑的PDH時(shí)鐘。本發(fā)明一種時(shí)鐘生成及平滑裝置的有益效果在于應(yīng)用本發(fā)明一種時(shí)鐘生成及 平滑裝置所產(chǎn)生的PDH時(shí)鐘信號(hào)平滑,能夠有效地避免由下游芯片誤判而產(chǎn)生的誤碼。
圖1是本發(fā)明一種時(shí)鐘生成及平滑裝置的結(jié)構(gòu)示意圖。
具體實(shí)施例方式本發(fā)明一種時(shí)鐘生成及平滑裝置的時(shí)鐘平滑功能的實(shí)現(xiàn)原理在于當(dāng)FIFO使用 深度超過(guò)某規(guī)定數(shù)值,說(shuō)明FIFO的讀時(shí)鐘速率過(guò)低,步長(zhǎng)調(diào)整模塊加大步長(zhǎng),從而,輸 出時(shí)鐘速率加大;當(dāng)FIFO使用深度小于某規(guī)定數(shù)值,步長(zhǎng)調(diào)整模塊減小步長(zhǎng),從而,輸 出時(shí)鐘速率減慢,進(jìn)而使生成的時(shí)鐘信號(hào)總體上的速率的平滑。參見(jiàn)附圖1,本發(fā)明一種時(shí)鐘生成及平滑裝置,包括FIFO,步長(zhǎng)調(diào)整模塊和記 數(shù)器,高速SDH數(shù)據(jù)作為所述FIFO的輸入數(shù)據(jù),SDH時(shí)鐘作為FIFO的寫(xiě)時(shí)鐘,高速參 考時(shí)鐘作為讀時(shí)鐘,用于讀取FIFO,步長(zhǎng)調(diào)整模塊和計(jì)數(shù)器中的數(shù)據(jù),從FIFO讀出的數(shù) 據(jù)為低速PDH數(shù)據(jù);FIFO使用深度數(shù)據(jù)發(fā)送給步長(zhǎng)調(diào)整模塊,所述的步長(zhǎng)調(diào)整模塊經(jīng)過(guò)判斷向計(jì)數(shù)器輸出累加步長(zhǎng)值,所述的計(jì)數(shù)器根據(jù)步長(zhǎng)值進(jìn)行累加獲得計(jì)數(shù)值,所述的 計(jì)數(shù)值到達(dá)上限后將輸出信號(hào)進(jìn)行反轉(zhuǎn),最終形成規(guī)則、平穩(wěn)的PDH時(shí)鐘。
權(quán)利要求
1. 一種時(shí)鐘生成及平滑裝置,其特征在于包括FIFO,步長(zhǎng)調(diào)整模塊和記數(shù)器,高 速SDH數(shù)據(jù)作為所述FIFO的輸入數(shù)據(jù),SDH時(shí)鐘作為FIFO的寫(xiě)時(shí)鐘,高速參考時(shí)鐘作 為讀時(shí)鐘,用于讀取FIFO,步長(zhǎng)調(diào)整模塊和計(jì)數(shù)器中的數(shù)據(jù),從FIFO讀出的數(shù)據(jù)為低速 PDH數(shù)據(jù);FIFO使用深度數(shù)據(jù)發(fā)送給步長(zhǎng)調(diào)整模塊,所述的步長(zhǎng)調(diào)整模塊經(jīng)過(guò)判斷向計(jì) 數(shù)器輸出累加步長(zhǎng)值,所述的計(jì)數(shù)器根據(jù)步長(zhǎng)值進(jìn)行累加獲得計(jì)數(shù)值,所述的計(jì)數(shù)值到 達(dá)上限后將輸出信號(hào)進(jìn)行反轉(zhuǎn),最終生成平滑的PDH時(shí)鐘。
全文摘要
本發(fā)明一種時(shí)鐘生成及平滑裝置,包括FIFO,步長(zhǎng)調(diào)整模塊和記數(shù)器,高速SDH數(shù)據(jù)作為所述FIFO的輸入數(shù)據(jù),SDH時(shí)鐘作為FIFO的寫(xiě)時(shí)鐘,高速參考時(shí)鐘作為讀時(shí)鐘,用于讀取FIFO,步長(zhǎng)調(diào)整模塊和計(jì)數(shù)器中的數(shù)據(jù),從FIFO讀出的數(shù)據(jù)為低速PDH數(shù)據(jù);FIFO使用深度數(shù)據(jù)發(fā)送給步長(zhǎng)調(diào)整模塊,所述的步長(zhǎng)調(diào)整模塊經(jīng)過(guò)判斷向計(jì)數(shù)器輸出累加步長(zhǎng)值,所述的計(jì)數(shù)器根據(jù)步長(zhǎng)值進(jìn)行累加獲得計(jì)數(shù)值,所述的計(jì)數(shù)值到達(dá)上限后將輸出信號(hào)進(jìn)行反轉(zhuǎn),最終生成平滑的PDH時(shí)鐘。應(yīng)用本發(fā)明一種時(shí)鐘生成及平滑裝置所產(chǎn)生的PDH時(shí)鐘信號(hào)平滑,能夠有效地避免由下游芯片誤判而產(chǎn)生的誤碼。
文檔編號(hào)H04Q11/00GK102013934SQ20101000267
公開(kāi)日2011年4月13日 申請(qǐng)日期2010年1月21日 優(yōu)先權(quán)日2010年1月21日
發(fā)明者劉鈞鍇, 王天夏, 韋國(guó)英 申請(qǐng)人:柳州市達(dá)迪通信設(shè)備有限公司