專利名稱:一種音頻線頭插拔檢測(cè)直驅(qū)電路及方法
技術(shù)領(lǐng)域:
本發(fā)明涉及檢測(cè)技術(shù),尤其涉及一種音頻線頭插拔檢測(cè)直驅(qū)電路及方法。
背景技術(shù):
在電子設(shè)備應(yīng)用領(lǐng)域,常需要對(duì)音頻線頭進(jìn)行插拔檢測(cè),并將檢測(cè)結(jié)果上報(bào)給終端產(chǎn)品的控制電路以便進(jìn)行下一步工作。圖I為常用的音頻線頭插拔檢測(cè)直驅(qū)電路示意圖,直驅(qū)電路因?yàn)槭〉袅艘纛l線頭隔直電容而被廣泛應(yīng)用,其作用是節(jié)點(diǎn)VRO提供和音頻線頭插孔輸出端OL和OR相同的直流電壓。如圖I所示,音頻線頭的連接端包括左聲道L端,右聲道R端以及接地端GND,音頻線頭插孔的連接端包括與音頻線頭插頭相適配的左聲道輸出端OL端,右聲道輸出端OR端·以及兩個(gè)地端G,其中音頻線頭插孔的一個(gè)地端連接運(yùn)算放大器,另一個(gè)地端通過(guò)電阻連接到晶體管的控制端。當(dāng)音頻線頭插入后,音頻線頭插孔的OL端與音頻線頭的左聲道L端連接,音頻線頭插孔的OR端與音頻線頭的右聲道R端連接,音頻線頭插孔的地端G的電壓為VRO (VROS),并且通過(guò)電阻Rl連接到晶體管的控制端。VRO電壓讓晶體管開(kāi)啟,拉低了 GPIO 口的電壓,由于未插入音頻線頭時(shí)GPIO 口的電壓被上拉,因此系統(tǒng)根據(jù)GPIO 口的電壓由高變低,可判定插入了音頻線頭;反之,音頻線頭拔出后,晶體管關(guān)閉,GPIO 口的電壓由低變高,可判定拔出了音頻線頭。根據(jù)GPIO 口的檢測(cè)信號(hào),判斷插入音頻線頭時(shí),關(guān)閉外部揚(yáng)聲器,打開(kāi)音頻線頭連接的揚(yáng)聲器;根據(jù)檢測(cè)信號(hào)判斷拔出音頻線頭時(shí),打開(kāi)外部揚(yáng)聲器,關(guān)閉音頻線頭連接的揚(yáng)聲器。采用上述檢測(cè)電路需要額外的GPIO 口來(lái)提供檢測(cè)信號(hào),占用了 Pin資源,并且運(yùn)算放大器需要持續(xù)開(kāi)啟以保證VRO電壓等于參考電壓,增大了功耗。
發(fā)明內(nèi)容
本發(fā)明提供一種音頻線頭插拔檢測(cè)直驅(qū)電路及方法,用以解決現(xiàn)有技術(shù)中需要占用額外的GPIO 口來(lái)檢測(cè)音頻線頭插拔,并且需要持續(xù)開(kāi)啟運(yùn)算放大器的問(wèn)題。本發(fā)明提供一種音頻線頭插拔檢測(cè)直驅(qū)電路,包括音頻線頭插孔、上拉電路、下拉電路、運(yùn)算放大器,其中,音頻線頭插孔的兩個(gè)地端分別與上拉電路和下拉電路相連,運(yùn)算放大器的正輸入端輸入?yún)⒖茧妷?,運(yùn)算放大器通過(guò)負(fù)輸入端和輸出端連接上拉電路和下拉電路。優(yōu)選的,所述上拉電路與運(yùn)算放大器的負(fù)輸入端相連,所述下拉電路與運(yùn)算放大器的輸出端相連,并且所述下拉電路的下拉能力大于上拉電路的上拉能力。優(yōu)選的,所述下拉電路與運(yùn)算放大器的負(fù)輸入端相連,所述上拉電路與運(yùn)算放大器的輸出端相連,并且所述上拉電路的上拉能力大于下拉電路的下拉能力。優(yōu)選的,上拉電路與運(yùn)算放大器的負(fù)輸入端相連,下拉電路與運(yùn)算放大器的輸出端相連,并且所述下拉電路的下拉能力大于上拉電路的上拉能力;當(dāng)檢測(cè)到運(yùn)算放大器負(fù)輸入端的電壓為高電壓信號(hào),判斷音頻線頭插入,檢測(cè)到運(yùn)算放大器負(fù)輸入端的電壓為低電壓信號(hào),判斷音頻線頭拔出。優(yōu)選的,下拉電路與運(yùn)算放大器的負(fù)輸入端相連,上拉電路與運(yùn)算放大器的輸出端相連,并且所述上拉電路的上拉能力大于下拉電路的下拉能力;當(dāng)檢測(cè)到運(yùn)算放大器的負(fù)輸入端的電壓為低電壓信號(hào),判斷音頻線頭插入,檢測(cè)到運(yùn)算放大器的負(fù)輸入端的電壓為高電壓信號(hào),判斷音頻線頭拔出。所述上拉電路包括電源和電阻,且電阻的第一端連接電源,電阻的第二端連接運(yùn)算放大器和音頻線頭插孔的第一地端。所述上拉電路包括電源和MOS管,且MOS管的源端接電源,漏端接運(yùn)算放大器和音頻線頭插孔的第一地端。
所述下拉電路包含電阻,且電阻的第一端接地,電阻的第二端連接運(yùn)算放大器和音頻線頭插孔的第二地端。所述下拉電路包含MOS管,且MOS管的源端接地,漏端接運(yùn)算放大器和音頻線頭插孔的第二地端。一種音頻線頭插拔檢測(cè)方法,應(yīng)用音頻線頭插拔檢測(cè)直驅(qū)電路中,所述音頻線頭插拔檢測(cè)直驅(qū)電路包括音頻線頭插孔、上拉電路、下拉電路、運(yùn)算放大器,其中,音頻線頭插孔的兩個(gè)地端分別與上拉電路和下拉電路相連,運(yùn)算放大器的正輸入端輸入?yún)⒖茧妷海\(yùn)算放大器通過(guò)負(fù)輸入端和輸出端連接上拉電路和下拉電路;包括檢測(cè)運(yùn)算放大器負(fù)輸入端的電壓;根據(jù)檢測(cè)出的電壓,確定音頻線頭的插拔狀態(tài)。優(yōu)選的,上拉電路與運(yùn)算放大器的負(fù)輸入端相連,下拉電路與運(yùn)算放大器的輸出端相連,并且所述下拉電路的下拉能力大于上拉電路的上拉能力;當(dāng)檢測(cè)到運(yùn)算放大器負(fù)輸入端的電壓為高電壓信號(hào),判斷音頻線頭插入,檢測(cè)到運(yùn)算放大器負(fù)輸入端的電壓為低電壓信號(hào),判斷音頻線頭拔出。下拉電路與運(yùn)算放大器的負(fù)輸入端相連,上拉電路與運(yùn)算放大器的輸出端相連,并且所述上拉電路的上拉能力大于下拉電路的下拉能力;當(dāng)檢測(cè)到運(yùn)算放大器的負(fù)輸入端的電壓為低電壓信號(hào),判斷音頻線頭插入,檢測(cè)到運(yùn)算放大器的負(fù)輸入端的電壓為高電壓信號(hào),判斷音頻線頭拔出。本發(fā)明中,運(yùn)算放大器可以是開(kāi)啟的,也可以是關(guān)閉的,不影響檢測(cè)結(jié)果。本發(fā)明提供的音頻線頭插拔檢測(cè)直驅(qū)電路與方法簡(jiǎn)單可靠,不需要占用額外的GPIO 口即可進(jìn)行檢測(cè),節(jié)約了 Pin資源;并且運(yùn)算放大器是否開(kāi)啟不影響檢測(cè)結(jié)果的正確性,因此可以減少功耗,另外由于本發(fā)明提供的檢測(cè)直驅(qū)電路采用的元器件數(shù)量減少,節(jié)約了 PCB面積并且降低了成本。
圖I為現(xiàn)有技術(shù)中音頻線頭插拔檢測(cè)直驅(qū)電路原理圖;圖2為本發(fā)明實(shí)施例所述的音頻線頭插拔檢測(cè)方法流程圖;圖3為本發(fā)明實(shí)施例所述的一種音頻線頭插拔檢測(cè)直驅(qū)電路原理圖;圖4為圖3所示的電路圖對(duì)應(yīng)的音頻線頭插拔檢測(cè)關(guān)系圖5為本發(fā)明實(shí)施例所述的另一種音頻線頭插拔檢測(cè)直驅(qū)電路原理圖;圖6為圖5所示的電路圖對(duì)應(yīng)的音頻線頭插拔檢測(cè)關(guān)系圖。
具體實(shí)施例方式針對(duì)現(xiàn)有技術(shù)中需要占用額外的GPIO 口來(lái)檢測(cè)音頻線頭的插拔,并且需要持續(xù)開(kāi)啟運(yùn)算放大器的問(wèn)題,本發(fā)明提供一種音頻線頭插拔檢測(cè)直驅(qū)電路,包括音頻線頭插 L、上拉電路、下拉電路、運(yùn)算放大器,其中,音頻線頭插孔的兩個(gè)地端分別與上拉電路和下拉電路相連,運(yùn)算放大器的正輸入端輸入?yún)⒖茧妷海\(yùn)算放大器通過(guò)負(fù)輸入端和輸出端連接上拉電路和下拉電路。作為一種具體連接方式,所述上拉電路與運(yùn)算放大器的負(fù)輸入端相連,所述下拉電路與運(yùn)算放大器的輸出端相連,并且所述下拉電路的下拉能力大于上拉電路的上拉能力。 作為另一種具體連接方式,所述下拉電路與運(yùn)算放大器的負(fù)輸入端相連,所述上拉電路與運(yùn)算放大器的輸出端相連,并且所述上拉電路的上拉能力大于下拉電路的下拉能力。具體的,所述上拉電路可以包括電源和電阻,且電阻的第一端連接電源,電阻的第二端連接運(yùn)算放大器和音頻線頭插孔的第一地端。具體的,所述上拉電路還可以包括電源和MOS管,且MOS管的源端接電源,漏端接運(yùn)算放大器和音頻線頭插孔的第一地端。具體的,所述下拉電路中可以包含電阻,且電阻的第一端接地,電阻的第二端連接運(yùn)算放大器和音頻線頭插孔的第二地端。具體的,所述下拉電路中包含MOS管,且MOS管的源端接地,漏端接運(yùn)算放大器和音頻線頭插孔的第二地端。需要說(shuō)明的是,第一地端和第二地端用于區(qū)分音頻線頭插孔兩個(gè)不同的地端,并不是用于限定地端中特定的一個(gè)接口。本發(fā)明還提供一種利用上述檢測(cè)直驅(qū)電路進(jìn)行音頻線頭插拔檢測(cè)的方法,如圖2所示,該方法包括步驟201 :檢測(cè)運(yùn)算放大器負(fù)輸入端的電壓;步驟202 :根據(jù)檢測(cè)出的電壓,確定音頻線頭的插拔狀態(tài)。作為第一種檢測(cè)方法,上拉電路與運(yùn)算放大器的負(fù)輸入端相連,下拉電路與運(yùn)算放大器的輸出端相連,并且所述下拉電路的下拉能力大于上拉電路的上拉能力;當(dāng)檢測(cè)到運(yùn)算放大器負(fù)輸入端的電壓為高電壓信號(hào),判斷音頻線頭插入,檢測(cè)到運(yùn)算放大器負(fù)輸入端的電壓為低電壓信號(hào),判斷音頻線頭拔出。作為第二種檢測(cè)方法,下拉電路與運(yùn)算放大器的負(fù)輸入端相連,上拉電路與運(yùn)算放大器的輸出端相連,并且所述上拉電路的上拉能力大于下拉電路的下拉能力;當(dāng)檢測(cè)到運(yùn)算放大器的負(fù)輸入端的電壓為低電壓信號(hào),判斷音頻線頭插入,檢測(cè)到運(yùn)算放大器的負(fù)輸入端的電壓為高電壓信號(hào),判斷音頻線頭拔出。本發(fā)明提供的音頻線頭插拔檢測(cè)直驅(qū)電路及方法中所述的音頻線頭可以為耳機(jī)插頭,或者其他的音頻線頭,比如線路輸入(Line in)。下面結(jié)合附圖對(duì)本發(fā)明的具體實(shí)施例進(jìn)行說(shuō)明。作為本發(fā)明提供的第一實(shí)施例,如圖3所示為一種音頻線頭插拔檢測(cè)直驅(qū)電路原理圖,包括音頻線頭插孔、上拉電路、下拉電路、運(yùn)算放大器,其中,音頻線頭插孔的兩個(gè)地端分別與上拉電路和下拉電路相連,其中可以將一個(gè)地端稱為第一地端,將另一個(gè)地端稱為第二地端,VROS為音頻線頭插孔與上拉電路連接的地端的電壓,運(yùn)算放大器的正輸入端輸入的電壓為參考電壓,其輸出端連接下拉電路,所述下拉電路的下拉能力大于上拉電路的上拉能力。具體的,所述上拉電路中采用的上拉元器件可以是電阻,也可以是MOS管等,本實(shí)施例中采用電阻R3,R3的一端與電源VCC相連,R3的另一端連接 音頻線頭插孔的第一地端以及運(yùn)算放大器的負(fù)輸入端。具體的,所述下拉電路采用的下拉元器件可以是電阻,也可以是MOS管等,本實(shí)施例中采用電阻R4,R4的一端接地,R4的另一端與音頻線頭插孔的第二地端以及運(yùn)算放大器的輸出端相連,并且R4 > R3。當(dāng)音頻線頭插入后,音頻線頭的左聲道L端與音頻線頭插孔的OL端相連,音頻線頭的右聲道R端與音頻線頭插孔的OR端相連,音頻線頭的GND端與音頻線頭插孔的地端相連,因此,音頻線頭插入后,VROS從高變低,當(dāng)音頻線頭拔出時(shí),VROS由低變高,由此可以根據(jù)VROS的電壓變化來(lái)檢測(cè)音頻線頭插入拔出。圖4為圖3所示電路對(duì)應(yīng)的音頻線頭插拔檢測(cè)關(guān)系圖。參見(jiàn)圖4所示,本實(shí)施例檢測(cè)到音頻線頭插拔的具體過(guò)程如下步驟401 :檢測(cè)VR0S,如果檢測(cè)到VROS為高電平,音頻插孔內(nèi)未插有音頻線頭;如果檢測(cè)到VROS位低電平,音頻插孔內(nèi)插有音頻線頭;執(zhí)行步驟403 ;步驟402 :繼續(xù)檢測(cè)VR0S,當(dāng)檢測(cè)到VROS由高電平變?yōu)榈碗娖綍r(shí),則判定音頻線頭插入,結(jié)束;步驟403 :繼續(xù)檢測(cè)VR0S,當(dāng)檢測(cè)到VROS由低電平變?yōu)楦唠娖綍r(shí),則判定音頻線頭拔出,結(jié)束。圖4所示實(shí)施例中,VROS為高電平,確定音頻線頭插孔中沒(méi)有插入音頻線頭時(shí),當(dāng)出現(xiàn)以下情況時(shí)確定首頻線頭插入首頻線頭插孔(I)當(dāng)運(yùn)算放大器關(guān)閉,由于上下拉電阻的作用,VROS被拉低,系統(tǒng)可根據(jù)VROS由高電平變成低電平,判定插入了音頻線頭。(2)當(dāng)運(yùn)算放大器開(kāi)啟,使得VRO為參考電壓,當(dāng)音頻線頭插入后VROS也為參考電壓,由于參考電壓遠(yuǎn)小于未插入音頻線頭時(shí)VR0S,故可根據(jù)VROS由高變低的變化,判定插入了首頻線頭。無(wú)論產(chǎn)生VRO的運(yùn)算放大器是否開(kāi)啟,VROS被上拉,都可以根據(jù)VROS的電壓由低變高判定拔出了音頻線頭。作為本發(fā)明提供的第二實(shí)施例,如圖5所示為一種音頻線頭插拔檢測(cè)直驅(qū)電路原理圖,包括音頻線頭插孔、上拉電路、下拉電路、運(yùn)算放大器,其中,音頻線頭插孔的兩個(gè)地端分別與上拉電路和下拉電路相連,所述運(yùn)算放大器的負(fù)輸入端與下拉電路相連,其正輸入端輸入?yún)⒖茧妷篤R,其輸出端與上拉電路相連,所述上拉電路的上拉能力大于下拉電路的下拉能力。
具體的,所述下拉電路可以是下拉元器件接地,所述下拉元器件可以是電阻,也可以是MOS管等,本實(shí)施例中采用電阻R5,R5的一端接地,R5的另一端與運(yùn)算放大器的負(fù)輸入端及音頻線頭插孔的第一地端相連。具體的,所述上拉電路可以是上拉元器件與電源VCC相連,所述上拉元器件可以是電阻,也可以是MOS管等,本實(shí)施例中采用電阻R6,R6的一端與電源VCC相連,R6的另一端與音頻線頭插孔的第二地端及運(yùn)算放大器的輸出端相連,并且R6 > R5。當(dāng)音頻線頭插入后,音頻線頭的左聲道L與音頻線頭插孔的OL端相連,音頻線頭插頭的右聲道R與音頻線頭插孔的OR端相連,音頻線頭的接地端GND與音頻線頭插孔的G端相連。圖6為圖5所示電路對(duì)應(yīng)的音頻線頭插拔檢測(cè)關(guān)系圖。參見(jiàn)圖6所示,本實(shí)施例檢測(cè)到音頻線頭插入的具體過(guò)程如下·步驟601 :檢測(cè)VR0S,如果VROS為高電平,則確定音頻插孔內(nèi)插有音頻線頭,執(zhí)行步驟602,如果VROS位低電平,音頻插孔內(nèi)未插有音頻線頭;執(zhí)行步驟603 ;步驟602 :繼續(xù)檢測(cè)VR0S,當(dāng)檢測(cè)到VROS由高電平變?yōu)榈碗娖綍r(shí),則判定音頻線頭拔出,結(jié)束;步驟603 :繼續(xù)檢測(cè)VR0S,當(dāng)檢測(cè)到VROS由低電平變?yōu)楦唠娖綍r(shí),則判定音頻線頭插入,結(jié)束。圖6所不實(shí)施例中,VROS為低電平,首頻線頭插孔中沒(méi)有插入首頻線頭時(shí),當(dāng)出現(xiàn)以下情況時(shí)確定首頻線頭插入首頻線頭插孔(I)當(dāng)運(yùn)算放大器關(guān)閉,VROS被拉高,系統(tǒng)可根據(jù)VROS由低電平變成高的變化,判定插入了首頻線頭。(2)當(dāng)運(yùn)算放大器開(kāi)啟,使得VRO的電壓等于參考電壓,故當(dāng)音頻線頭插入后VROS為參考電壓,遠(yuǎn)大于未插入音頻線頭時(shí)的電壓,因此可根據(jù)VROS由低變高的變化,判定插入了首頻線頭。同理,無(wú)論其中的運(yùn)算放大器是否開(kāi)啟,由于運(yùn)算放大器的負(fù)輸入端和運(yùn)算放大器的輸出端之間的連接被斷開(kāi),因此,VROS的電壓被下拉,根據(jù)VROS的電壓由高變低判定拔出了首頻線頭。本發(fā)明提供的音頻線頭插拔檢測(cè)直驅(qū)電路與檢測(cè)方法簡(jiǎn)單可靠,不需要占用額外的GPIO 口即可進(jìn)行檢測(cè),節(jié)約了 Pin資源;并且產(chǎn)生VRO的運(yùn)算放大器是否開(kāi)啟不影響檢測(cè)結(jié)果的正確性,因此可以減少功耗,另外由于本發(fā)明提供的檢測(cè)直驅(qū)電路采用的元器件數(shù)量減少,節(jié)約了 PCB面積并且降低了成本。顯然,本領(lǐng)域的技術(shù)人員可以對(duì)本發(fā)明進(jìn)行各種改動(dòng)和變型而不脫離本發(fā)明的精神和范圍。這樣,倘若本發(fā)明的這些修改和變型屬于本發(fā)明權(quán)利要求及其等同技術(shù)的范圍之內(nèi),則本發(fā)明也意圖包含這些改動(dòng)和變型在內(nèi)。
權(quán)利要求
1.一種音頻線頭插拔檢測(cè)直驅(qū)電路,其特征在于,包括音頻線頭插孔、上拉電路、下拉電路、運(yùn)算放大器,其中,音頻線頭插孔的兩個(gè)地端分別與上拉電路和下拉電路相連,運(yùn)算放大器的正輸入端輸入?yún)⒖茧妷?,運(yùn)算放大器通過(guò)負(fù)輸入端和輸出端連接上拉電路和下拉電路。
2.如權(quán)利要求I所述的檢測(cè)直驅(qū)電路,其特征在于,所述上拉電路與運(yùn)算放大器的負(fù)輸入端相連,所述下拉電路與運(yùn)算放大器的輸出端相連,并且所述下拉電路的下拉能力大于上拉電路的上拉能力。
3.如權(quán)利要求I所述的檢測(cè)直驅(qū)電路,其特征在于,所述下拉電路與運(yùn)算放大器的負(fù)輸入端相連,所述上拉電路與運(yùn)算放大器的輸出端相連,并且所述上拉電路的上拉能力大于下拉電路的下拉能力。
4.如權(quán)利要求I 3任意一項(xiàng)所述的檢測(cè)直驅(qū)電路,其特征在于,所述上拉電路包括電源和電阻,且電阻的第一端連接電源,電阻的第二端連接運(yùn)算放大器和音頻線頭插孔的第一地端。
5.如權(quán)利要求I 3任意一項(xiàng)所述的檢測(cè)直驅(qū)電路,其特征在于,所述上拉電路包括電源和MOS管,且MOS管的源端接電源,漏端接運(yùn)算放大器和音頻線頭插孔的第一地端。
6.如權(quán)利要求I 3任意一項(xiàng)所述的檢測(cè)直驅(qū)電路,其特征在于,所述下拉電路包含電阻,且電阻的第一端接地,電阻的第二端連接運(yùn)算放大器和音頻線頭插孔的第二地端。
7.如權(quán)利要求I 3任意一項(xiàng)所述的檢測(cè)直驅(qū)電路,其特征在于,所述下拉電路包含MOS管,且MOS管的源端接地,漏端接運(yùn)算放大器和音頻線頭插孔的第二地端。
8.一種音頻線頭插拔檢測(cè)方法,應(yīng)用音頻線頭插拔檢測(cè)直驅(qū)電路中,所述音頻線頭插拔檢測(cè)直驅(qū)電路包括音頻線頭插孔、上拉電路、下拉電路、運(yùn)算放大器,其中,音頻線頭插孔的兩個(gè)地端分別與上拉電路和下拉電路相連,運(yùn)算放大器的正輸入端輸入?yún)⒖茧妷?,運(yùn)算放大器通過(guò)負(fù)輸入端和輸出端連接上拉電路和下拉電路;其特征在于,該方法包括 檢測(cè)運(yùn)算放大器負(fù)輸入端的電壓; 根據(jù)檢測(cè)出的電壓,確定音頻線頭的插拔狀態(tài)。
9.如權(quán)利要求8所述的方法,其特征在于,上拉電路與運(yùn)算放大器的負(fù)輸入端相連,下拉電路與運(yùn)算放大器的輸出端相連,并且所述下拉電路的下拉能力大于上拉電路的上拉能力;當(dāng)檢測(cè)到運(yùn)算放大器負(fù)輸入端的電壓為高電壓信號(hào),判斷音頻線頭插入,檢測(cè)到運(yùn)算放大器負(fù)輸入端的電壓為低電壓信號(hào),判斷音頻線頭拔出。
10.如權(quán)利要求8所述的方法,其特征在于,下拉電路與運(yùn)算放大器的負(fù)輸入端相連,上拉電路與運(yùn)算放大器的輸出端相連,并且所述上拉電路的上拉能力大于下拉電路的下拉能力;當(dāng)檢測(cè)到運(yùn)算放大器的負(fù)輸入端的電壓為低電壓信號(hào),判斷音頻線頭插入,檢測(cè)到運(yùn)算放大器的負(fù)輸入端的電壓為高電壓信號(hào),判斷音頻線頭拔出。
全文摘要
本發(fā)明公開(kāi)了一種音頻線頭插拔檢測(cè)直驅(qū)電路及方法,包括音頻線頭插孔、上拉電路、下拉電路、運(yùn)算放大器,其中,音頻線頭插孔的兩端分別與上拉電路和下拉電路相連,運(yùn)算放大器的正輸入端輸入?yún)⒖茧妷?,運(yùn)算放大器通過(guò)負(fù)輸入端和輸出端連接上拉電路和下拉電路;通過(guò)檢測(cè)運(yùn)算放大器負(fù)輸入端的電壓,根據(jù)檢測(cè)出的電壓確定音頻線頭的插拔狀態(tài)。本發(fā)明提供的音頻線頭插拔檢測(cè)直驅(qū)電路簡(jiǎn)單可靠,不需要占用額外的GPIO口即可進(jìn)行檢測(cè),節(jié)約了Pin資源;并且運(yùn)算放大器是否開(kāi)啟不影響檢測(cè)結(jié)果的正確性,可以減少功耗,同時(shí)由于本發(fā)明提供的檢測(cè)直驅(qū)電路采用的元器件數(shù)量減少,節(jié)約了印刷電路板(PCB)面積并且降低了成本。
文檔編號(hào)H04R3/00GK102843631SQ20111017083
公開(kāi)日2012年12月26日 申請(qǐng)日期2011年6月23日 優(yōu)先權(quán)日2011年6月23日
發(fā)明者李謀濤 申請(qǐng)人:炬力集成電路設(shè)計(jì)有限公司