欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

基于fpga的多路語(yǔ)音廣播系統(tǒng)及實(shí)現(xiàn)方法

文檔序號(hào):8005423閱讀:362來(lái)源:國(guó)知局
專利名稱:基于fpga的多路語(yǔ)音廣播系統(tǒng)及實(shí)現(xiàn)方法
技術(shù)領(lǐng)域
本發(fā)明涉及一種數(shù)字化多路語(yǔ)音廣播信號(hào)系統(tǒng)的解決方案,尤適用于多報(bào)告人系統(tǒng)中的語(yǔ)音聽(tīng)講選擇。
背景技術(shù)
目前,公知的語(yǔ)音系統(tǒng)是由多路音頻電路組成,其中通過(guò)單片機(jī)的控制來(lái)實(shí)現(xiàn)各路語(yǔ)音信號(hào)的數(shù)字化處理過(guò)程是其主要的方法,所使用的音頻編碼/解碼芯片都已內(nèi)置模 /數(shù)與數(shù)/模轉(zhuǎn)換電路,無(wú)需再另行設(shè)計(jì)轉(zhuǎn)換電路。由于單片機(jī)的接口資源有限,且硬件資源已經(jīng)定制,因此在組織多路語(yǔ)音廣播系統(tǒng)時(shí)會(huì)大大限制應(yīng)用的靈活性和通用性??梢?jiàn)的限制主要是1.各路語(yǔ)音廣播使用獨(dú)立的數(shù)字信號(hào)傳輸電路,以致語(yǔ)音接收端的連線工程復(fù)雜化,限制了廣播系統(tǒng)的語(yǔ)音路數(shù)。2.數(shù)字語(yǔ)音信號(hào)在CPU的控制下經(jīng)過(guò)緩存處理,再通過(guò)網(wǎng)線傳輸,整個(gè)結(jié)構(gòu)的實(shí)現(xiàn)很復(fù)雜,有一定的延時(shí),占用CPU的運(yùn)行時(shí)間,影響數(shù)據(jù)處理能力;3.通過(guò)一個(gè)中間設(shè)備(如控制矩陣)來(lái)選擇或仲裁語(yǔ)音通道,限制了語(yǔ)音系統(tǒng)中各聽(tīng)講點(diǎn)的主動(dòng)選擇性;4.作為獨(dú)立的應(yīng)用系統(tǒng)存在,缺少嵌入其它系統(tǒng)的接口,限制了與其他系統(tǒng)交互的功能設(shè)計(jì)。

發(fā)明內(nèi)容
為了克服上述不足,本發(fā)明提供一種新的設(shè)計(jì)思想,該思想是基于現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)技術(shù)的數(shù)字化語(yǔ)音信號(hào)處理。這種語(yǔ)音處理方式在保證傳輸過(guò)程中抗干擾能力的基礎(chǔ)上,能夠有效提高系統(tǒng)的工程簡(jiǎn)潔性和配置靈活性。一種基于FPGA的多路語(yǔ)音廣播系統(tǒng),其特征在于是由網(wǎng)線構(gòu)成的網(wǎng)絡(luò)傳輸結(jié)構(gòu);該拓?fù)浣Y(jié)構(gòu)中有若干個(gè)聽(tīng)講點(diǎn),每個(gè)聽(tīng)講點(diǎn)的結(jié)構(gòu)模塊依次為音頻編解碼芯片、數(shù)據(jù)傳輸控制模塊以及驅(qū)動(dòng)接收電路模塊;選擇一個(gè)聽(tīng)講點(diǎn)作為同步主站,始終定時(shí)發(fā)送同步幀, 而其余的聽(tīng)講點(diǎn)均設(shè)有若干個(gè)選擇按鈕和一個(gè)講話控制按鈕;其特征是采用網(wǎng)絡(luò)傳輸結(jié)構(gòu)將數(shù)字語(yǔ)音信號(hào)進(jìn)行傳輸,使得每一個(gè)聽(tīng)講點(diǎn)都有權(quán)利選擇他想收聽(tīng)的語(yǔ)音信息。所述的基于FPGA的多路語(yǔ)音廣播系統(tǒng)的實(shí)現(xiàn)方法,其特征在于作為同步主站的聽(tīng)講點(diǎn),始終定時(shí)發(fā)送同步幀;其中任意一個(gè)聽(tīng)講點(diǎn)均可發(fā)起會(huì)話;發(fā)送端的語(yǔ)音信號(hào)通過(guò)音頻編解碼芯片來(lái)實(shí)現(xiàn)語(yǔ)音信號(hào)到數(shù)字信號(hào)的轉(zhuǎn)換;再將轉(zhuǎn)換過(guò)后的數(shù)字信號(hào)輸入到數(shù)據(jù)傳輸控制模塊中,進(jìn)行緩沖存儲(chǔ)及本地地址編碼,且只對(duì)發(fā)起會(huì)話的聽(tīng)講點(diǎn)分配獨(dú)立地址;在同步及發(fā)送時(shí)間控制模塊的作用下對(duì)該數(shù)字信號(hào)進(jìn)行編碼形成數(shù)據(jù)幀并輸入到驅(qū)動(dòng)接收電路模塊中,形成差分發(fā)送信號(hào)經(jīng)由網(wǎng)線在局域網(wǎng)內(nèi)實(shí)時(shí)發(fā)送;語(yǔ)音網(wǎng)絡(luò)中的聽(tīng)講點(diǎn)選擇接收來(lái)自其它聽(tīng)講點(diǎn)的語(yǔ)音信息;接收端的差分接收信號(hào)經(jīng)驅(qū)動(dòng)接收電路模塊轉(zhuǎn)換成數(shù)據(jù)接收信號(hào)并送入數(shù)據(jù)傳輸控制模塊,對(duì)該數(shù)據(jù)幀進(jìn)行解碼得到本地地址和語(yǔ)音數(shù)據(jù),根據(jù)本地地址判斷語(yǔ)音數(shù)據(jù)是否有效,將有效的語(yǔ)音數(shù)據(jù)進(jìn)行緩沖存儲(chǔ),經(jīng)由數(shù)據(jù)傳輸控制模塊送至音頻編解碼芯片來(lái)實(shí)現(xiàn)數(shù)字信號(hào)到語(yǔ)音信號(hào)的轉(zhuǎn)換,最后通過(guò)耳機(jī)聽(tīng)到聲音。本發(fā)明具體原理如下1.基于FPGA技術(shù)建立TCM數(shù)據(jù)傳輸控制模塊和D&R驅(qū)動(dòng)接收電路模塊,通過(guò)各聽(tīng)講點(diǎn)的連接,構(gòu)造僅有兩對(duì)傳輸線的全雙工多路語(yǔ)音數(shù)字信號(hào)傳輸平臺(tái),如利用一條 IOOMbps速率的網(wǎng)絡(luò)線纜中的兩對(duì)雙絞線可以無(wú)壓縮的傳輸20路48kHz頻率的語(yǔ)音數(shù)字信號(hào)。可以增加聽(tīng)講點(diǎn)的個(gè)數(shù),它不受地址編碼及連線工程的限制。2.網(wǎng)絡(luò)傳輸中的任意一個(gè)聽(tīng)講點(diǎn)均可發(fā)起會(huì)話。發(fā)送端的語(yǔ)音信號(hào)通過(guò)音頻編解碼芯片來(lái)實(shí)現(xiàn)語(yǔ)音信號(hào)到數(shù)字信號(hào)的轉(zhuǎn)換。再將轉(zhuǎn)換過(guò)后的數(shù)字信號(hào)輸入到數(shù)據(jù)傳輸控制模塊中,進(jìn)行緩沖存儲(chǔ)及本地地址編碼,在同步及發(fā)送時(shí)間控制模塊的作用下對(duì)該數(shù)字信號(hào)進(jìn)行編碼形成數(shù)據(jù)幀并輸入到驅(qū)動(dòng)接收電路模塊中,形成差分發(fā)送信號(hào)經(jīng)由網(wǎng)線在局域網(wǎng)內(nèi)實(shí)時(shí)發(fā)送。3.語(yǔ)音網(wǎng)絡(luò)中的聽(tīng)講點(diǎn)均可選擇接收來(lái)自其它聽(tīng)講點(diǎn)的語(yǔ)音信息。接收端的差分接收信號(hào)經(jīng)驅(qū)動(dòng)接收電路模塊轉(zhuǎn)換成數(shù)據(jù)接收信號(hào)并送入數(shù)據(jù)傳輸控制模塊,對(duì)該數(shù)據(jù)幀進(jìn)行解碼得到本地地址和語(yǔ)音數(shù)據(jù),根據(jù)本地地址判斷語(yǔ)音數(shù)據(jù)是否有效,將有效地語(yǔ)音數(shù)據(jù)進(jìn)行緩沖存儲(chǔ),經(jīng)由數(shù)據(jù)傳輸控制模塊送至音頻編解碼芯片來(lái)實(shí)現(xiàn)數(shù)字信號(hào)到語(yǔ)音信號(hào)的轉(zhuǎn)換,最后通過(guò)耳機(jī)聽(tīng)到聲音。4.在語(yǔ)音網(wǎng)絡(luò)結(jié)構(gòu)中設(shè)置有一個(gè)同步主站,定時(shí)發(fā)出同步傳輸幀,所有語(yǔ)音網(wǎng)絡(luò)上的聽(tīng)講點(diǎn)均可以按照TCM數(shù)據(jù)傳輸控制模塊的設(shè)定而無(wú)沖突的順序發(fā)送自己的語(yǔ)音數(shù)據(jù)傳輸幀。5.本發(fā)明的核心思想是應(yīng)用硬件描述語(yǔ)言對(duì)FPGA芯片進(jìn)行硬件編程,建立了一種時(shí)分發(fā)送、碼分接收的語(yǔ)音傳輸網(wǎng)絡(luò)體系。即該體系可以通過(guò)節(jié)點(diǎn)地址來(lái)確定某一聽(tīng)講點(diǎn)是否可以發(fā)送語(yǔ)音數(shù)據(jù),何時(shí)發(fā)送語(yǔ)音數(shù)據(jù)的分時(shí)發(fā)送數(shù)據(jù)問(wèn)題;同時(shí)可以通過(guò)節(jié)點(diǎn)地址的編碼不同而選擇確定本節(jié)點(diǎn)所要求接收的語(yǔ)音數(shù)據(jù)來(lái)自哪一個(gè)節(jié)點(diǎn)。6.通過(guò)對(duì)FPGA芯片進(jìn)行硬件編程,可以設(shè)計(jì)與任何一種系統(tǒng)總線或外部總線連接的接口,尤其是與基于FPGA設(shè)計(jì)的可編程片上系統(tǒng)(SOPC)連接簡(jiǎn)單,可共用一個(gè)FPGA
-H-· I I心片。7.無(wú)需編程,沒(méi)有CPU的運(yùn)行時(shí)間延遲,完全由硬件控制。本發(fā)明的有益效果是可以提高數(shù)據(jù)并行處理能力和運(yùn)行速度,對(duì)于接口的設(shè)計(jì)靈活,增強(qiáng)系統(tǒng)的靈活性和通用性,更好的實(shí)現(xiàn)了與其它系統(tǒng)的交互。另外它易于控制,結(jié)構(gòu)簡(jiǎn)單,功耗小。


下面結(jié)合附圖和實(shí)施例對(duì)本發(fā)明進(jìn)一步說(shuō)明圖1是本發(fā)明專利的系統(tǒng)框2是所選取的語(yǔ)音編解碼器框3是本發(fā)明專利的數(shù)字信號(hào)處理模塊圖4是對(duì)應(yīng)于圖3中的本地編碼要求
4
圖5是基于編碼過(guò)后的語(yǔ)音數(shù)據(jù)幀格式
具體實(shí)施例方式本發(fā)明是一種基于FPGA的多路語(yǔ)音廣播系統(tǒng),它是由網(wǎng)線構(gòu)成的網(wǎng)絡(luò)傳輸結(jié)構(gòu)。 網(wǎng)線主要有同軸電纜,雙絞線,光纖,本例選用的是非屏蔽雙絞線。以環(huán)形拓?fù)浣Y(jié)構(gòu)為例,該拓?fù)浣Y(jié)構(gòu)中有若干個(gè)聽(tīng)講點(diǎn),每個(gè)聽(tīng)講點(diǎn)的結(jié)構(gòu)模塊依次為音頻編解碼芯片、數(shù)據(jù)傳輸控制模塊以及驅(qū)動(dòng)接收電路模塊。選擇一個(gè)聽(tīng)講點(diǎn)作為同步主站,始終定時(shí)發(fā)送同步幀,而其余的聽(tīng)講點(diǎn)均設(shè)有若干個(gè)選擇按鈕和一個(gè)講話控制按鈕。如圖1所示。此系統(tǒng)是基于N個(gè)聽(tīng)講點(diǎn)之間的語(yǔ)音通信,由背景音樂(lè)幀充當(dāng)同步幀不停的發(fā)送,直至某些聽(tīng)講點(diǎn)開(kāi)始廣播,通過(guò)選擇按鈕來(lái)確定接收某個(gè)廣播節(jié)點(diǎn)的語(yǔ)音信息。任意兩個(gè)聽(tīng)講點(diǎn)之間均可以建立語(yǔ)音通道,按下講話控制按鈕,這樣他們就可以對(duì)話,而其余的聽(tīng)講點(diǎn)還是可以選擇繼續(xù)收聽(tīng)建立語(yǔ)音通道的節(jié)點(diǎn)的語(yǔ)音信息,但是他們之間不可以對(duì)話。圖2是音頻編解碼芯片框圖。語(yǔ)音信號(hào)與數(shù)字信號(hào)之間的轉(zhuǎn)換都是通過(guò)芯片內(nèi)部的A/D和D/A轉(zhuǎn)換電路實(shí)現(xiàn)的。目前市場(chǎng)上有很多的音頻編解碼芯片可供選取,例如TI 公司的TLV320AIC23B,W0LFS0N公司的WM8731等等,它內(nèi)置時(shí)鐘發(fā)生器,可以產(chǎn)生8kHz 96kHz的采樣頻率,支持多種數(shù)據(jù)位數(shù)的處理。在此實(shí)例中采用標(biāo)準(zhǔn)采樣頻率48kHz,以及對(duì)位的數(shù)據(jù)處理。因?yàn)閃M8731語(yǔ)音編解碼芯片內(nèi)置有功放,可以直接驅(qū)動(dòng)耳機(jī),為本實(shí)例采用。圖3是本發(fā)明涉及的核心模塊即數(shù)字信號(hào)的傳輸控制模塊(TCM)及其驅(qū)動(dòng)接收電路(D&I )。當(dāng)?shù)皖l的語(yǔ)音數(shù)字信號(hào)從DOI管腳(與音頻編解碼芯片的DOUT管腳相連接)輸入到TCM后要對(duì)語(yǔ)音數(shù)字信號(hào)進(jìn)行緩沖存儲(chǔ)和本節(jié)點(diǎn)地址編碼,在同步及發(fā)送時(shí)間控制模塊的作用下,進(jìn)行編碼。編碼方式有很多,可以采用曼切斯特編碼或是4B/5B編碼等等,由于采用IOObMps的網(wǎng)絡(luò)傳輸,故而選擇4B/5B編碼,再對(duì)數(shù)據(jù)幀進(jìn)行NRZI編碼,通過(guò)較高速率的TXCD管腳發(fā)送語(yǔ)音傳輸幀信號(hào),再經(jīng)D&R形成差分信號(hào)實(shí)現(xiàn)長(zhǎng)線平衡傳輸。在接收端, 首先將差分信號(hào)轉(zhuǎn)換成單端信號(hào),傳輸?shù)絋CM依次進(jìn)行NRZI及4B/5B解碼之后,判斷是否符合選擇節(jié)點(diǎn)的本地節(jié)點(diǎn)地址編碼要求,符合則存入緩沖器,否則丟棄。然后按照音頻的頻率要求從DIO數(shù)字管腳(與音頻編解碼芯片的DIN管腳相連接)輸出。同步及發(fā)送時(shí)間控制模塊的作用就是指在同步幀發(fā)送過(guò)后,各個(gè)聽(tīng)講點(diǎn)的數(shù)據(jù)幀在此模塊的設(shè)置下定時(shí)有序的發(fā)送。4B/5B編碼的特點(diǎn)就是每個(gè)字節(jié)中不會(huì)出現(xiàn)超過(guò)3個(gè)的連續(xù)的0 ;經(jīng)過(guò)NRZI編碼的1變,O不變特性之后,最后在網(wǎng)絡(luò)上傳輸?shù)臄?shù)據(jù)每個(gè)字節(jié)中不會(huì)出現(xiàn)5個(gè)連續(xù)相同的數(shù)據(jù)。圖4是對(duì)應(yīng)于圖3中本地編碼要求的示意圖。采用8位編碼方式,最高位為0表示 i個(gè)聽(tīng)講點(diǎn)的廣播,最高位為1表示其余任意k個(gè)聽(tīng)講點(diǎn)對(duì)這i個(gè)聽(tīng)講點(diǎn)廣播的響應(yīng)。(其中ink = o,且系統(tǒng)只為i個(gè)聽(tīng)講點(diǎn)的廣播分配最高位為ο的地址,而對(duì)于響應(yīng)他們的k個(gè)聽(tīng)講點(diǎn)則共享這些最高位為ι的地址代碼。圖5所示是基于編碼過(guò)后的語(yǔ)音數(shù)據(jù)幀格式。將本地編碼+左聲道數(shù)據(jù)+右聲道數(shù)據(jù)例如8+24+ = 56位進(jìn)行緩存(左右聲道數(shù)據(jù)可以是16位、M位或32位的數(shù)據(jù)處理,由于WM8731芯片內(nèi)部的ADC和DAC都是M位的處理方式,所以本例采用M位數(shù)據(jù)處理),按照實(shí)時(shí)網(wǎng)絡(luò)的同步信號(hào)形成適時(shí)發(fā)送命令,在發(fā)送命令的控制下將緩存的語(yǔ)音數(shù)據(jù)依序四位一組進(jìn)行4B/5B編碼并發(fā)送傳號(hào)(5位,全1),起始碼(10位,JK= 1110010001), 地址碼(10位),數(shù)據(jù)碼(如60位30+30),空號(hào)(5位,全0),共90位定長(zhǎng)數(shù)據(jù)。發(fā)送的同時(shí)完成NRZI編碼,形成發(fā)送時(shí)鐘數(shù)據(jù)信號(hào)TXCD。其中起始碼0x391是4B/5B編碼標(biāo)準(zhǔn)的數(shù)據(jù)傳輸開(kāi)始。地址碼的作用是在接收方接收到數(shù)據(jù)幀之后,對(duì)地址碼依次進(jìn)行NRZI及 4B/5B解碼,根據(jù)這個(gè)地址碼判斷這幀數(shù)據(jù)是不是此接收方想要的數(shù)據(jù)。若是,則接收此數(shù)據(jù)幀。在此聽(tīng)講點(diǎn)中語(yǔ)音數(shù)據(jù)通過(guò)DIN端口輸入至語(yǔ)音編解碼芯片經(jīng)過(guò)DAC轉(zhuǎn)換成語(yǔ)音信號(hào)通過(guò)耳機(jī)輸出(如圖2所示)。若不是,則此聽(tīng)講點(diǎn)將不接收此數(shù)據(jù)幀。在這個(gè)數(shù)據(jù)幀的設(shè)計(jì)中不需要校驗(yàn)碼,因?yàn)檎Z(yǔ)音數(shù)據(jù)在傳輸中少量丟失一些數(shù)據(jù)是不會(huì)影響聽(tīng)覺(jué)效果的, 可以省去CRC校驗(yàn)碼及其處理過(guò)程。由于此數(shù)據(jù)幀是定長(zhǎng)數(shù)據(jù)幀,故無(wú)需增加結(jié)束碼
背景音樂(lè)模塊充當(dāng)同步主站的功能,同步幀的發(fā)送是位了讓所有的節(jié)點(diǎn)都能同步起來(lái),擁有相同的時(shí)鐘。在這樣的快速以太網(wǎng)上傳輸數(shù)據(jù),根據(jù)數(shù)據(jù)幀格式的長(zhǎng)度90位加上10位的間隔,所以傳輸一個(gè)數(shù)據(jù)幀需要100位,S卩100*10ns = Ius ;而采樣周期為 l/48kHz ^ 20. 8333us,由此可知最多可以容納20. 8333/1 = 20. 8333即20個(gè)數(shù)據(jù)幀同時(shí)在網(wǎng)絡(luò)上傳輸。
權(quán)利要求
1.一種基于FPGA的多路語(yǔ)音廣播系統(tǒng),其特征在于是由網(wǎng)線構(gòu)成的網(wǎng)絡(luò)傳輸結(jié)構(gòu); 該拓?fù)浣Y(jié)構(gòu)中有若干個(gè)聽(tīng)講點(diǎn),每個(gè)聽(tīng)講點(diǎn)的結(jié)構(gòu)模塊依次為音頻編解碼芯片、數(shù)據(jù)傳輸控制模塊以及驅(qū)動(dòng)接收電路模塊;選擇一個(gè)聽(tīng)講點(diǎn)作為同步主站,而其余的聽(tīng)講點(diǎn)均設(shè)有若干個(gè)選擇按鈕和一個(gè)講話控制按鈕。
2.根據(jù)權(quán)利要求1所述的基于FPGA的多路語(yǔ)音廣播系統(tǒng)的實(shí)現(xiàn)方法,其特征在于作為同步主站的聽(tīng)講點(diǎn),始終定時(shí)發(fā)送同步幀;其中任意一個(gè)聽(tīng)講點(diǎn)均可發(fā)起會(huì)話;發(fā)送端的語(yǔ)音信號(hào)通過(guò)音頻編解碼芯片來(lái)實(shí)現(xiàn)語(yǔ)音信號(hào)到數(shù)字信號(hào)的轉(zhuǎn)換;再將轉(zhuǎn)換過(guò)后的數(shù)字信號(hào)輸入到數(shù)據(jù)傳輸控制模塊中,進(jìn)行緩沖存儲(chǔ)及本地地址編碼,且只對(duì)發(fā)起會(huì)話的聽(tīng)講點(diǎn)分配獨(dú)立地址;在同步及發(fā)送時(shí)間控制模塊的作用下對(duì)該數(shù)字信號(hào)進(jìn)行編碼形成數(shù)據(jù)幀并輸入到驅(qū)動(dòng)接收電路模塊中,形成差分發(fā)送信號(hào)經(jīng)由網(wǎng)線在局域網(wǎng)內(nèi)實(shí)時(shí)發(fā)送;語(yǔ)音網(wǎng)絡(luò)中的聽(tīng)講點(diǎn)選擇接收來(lái)自其它聽(tīng)講點(diǎn)的語(yǔ)音信息;接收端的差分接收信號(hào)經(jīng)驅(qū)動(dòng)接收電路模塊轉(zhuǎn)換成數(shù)據(jù)接收信號(hào)并送入數(shù)據(jù)傳輸控制模塊,對(duì)該數(shù)據(jù)幀進(jìn)行解碼得到本地地址和語(yǔ)音數(shù)據(jù),根據(jù)本地地址判斷語(yǔ)音數(shù)據(jù)是否有效,將有效的語(yǔ)音數(shù)據(jù)進(jìn)行緩沖存儲(chǔ),經(jīng)由數(shù)據(jù)傳輸控制模塊送至音頻編解碼芯片來(lái)實(shí)現(xiàn)數(shù)字信號(hào)到語(yǔ)音信號(hào)的轉(zhuǎn)換, 最后通過(guò)耳機(jī)聽(tīng)到聲音。
3.根據(jù)權(quán)利要求2所述的方法,其特征是采用4B/5B及NRZI編碼。
全文摘要
基于FPGA的多路語(yǔ)音廣播系統(tǒng)及實(shí)現(xiàn)方法屬于語(yǔ)音系統(tǒng)領(lǐng)域。它主要是通過(guò)對(duì)FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)的編程來(lái)實(shí)現(xiàn)語(yǔ)音數(shù)字信號(hào)的處理。語(yǔ)音信號(hào)通過(guò)語(yǔ)音編解碼芯片的模數(shù)轉(zhuǎn)換傳輸?shù)綌?shù)據(jù)傳輸控制模塊中進(jìn)行緩沖存儲(chǔ)和本地編碼,在同步及發(fā)送時(shí)間控制模塊的作用下進(jìn)行4B/5B及NRZI編碼,經(jīng)由驅(qū)動(dòng)接收電路模塊發(fā)送差分信號(hào)進(jìn)行網(wǎng)內(nèi)實(shí)時(shí)廣播,每個(gè)聽(tīng)講點(diǎn)將所選的一路廣播信號(hào)轉(zhuǎn)換成語(yǔ)音輸出到耳機(jī)中,直到講話控制信號(hào)有效,才可以與另一聽(tīng)講點(diǎn)進(jìn)行語(yǔ)音對(duì)話,與此同時(shí)他們的對(duì)話可以被那些選擇此聽(tīng)講點(diǎn)但并未與它建立語(yǔ)音通道的聽(tīng)講點(diǎn)聽(tīng)到。本發(fā)明保證傳輸過(guò)程中抗干擾能力的基礎(chǔ)上,能夠有效提高系統(tǒng)的工程簡(jiǎn)潔性和配置靈活性。
文檔編號(hào)H04H20/76GK102437889SQ20111040464
公開(kāi)日2012年5月2日 申請(qǐng)日期2011年12月7日 優(yōu)先權(quán)日2011年12月7日
發(fā)明者于書(shū)舉, 孫燕英, 彭建朝, 許向眾, 趙其珍 申請(qǐng)人:北京工業(yè)大學(xué)
網(wǎng)友詢問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1
从江县| 垣曲县| 昭觉县| 博爱县| 大冶市| 南阳市| 穆棱市| 梓潼县| 句容市| 昂仁县| 莲花县| 江安县| 平山县| 庄河市| 奉贤区| 沛县| 本溪| 呼和浩特市| 广东省| 会同县| 沁水县| 左云县| 保亭| 剑阁县| 临城县| 芒康县| 都昌县| 博湖县| 阿克| 读书| 都匀市| 乐亭县| 南安市| 凤台县| 夏津县| 湖州市| 都匀市| 裕民县| 保德县| 盱眙县| 沐川县|