欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

一種獲得合并增益的方法和基站的制作方法

文檔序號:7846885閱讀:243來源:國知局
專利名稱:一種獲得合并增益的方法和基站的制作方法
技術領域
本發(fā)明涉及通信領域,尤其涉及一種獲得合并增益的方法和基站。
背景技術
隨著移動通信的不斷演進,通用移動通信系統(tǒng)(UMTS,Universal Mobile Telecommunications System)已經或即將成為移動通信的主流標準。與此同時,智能手機的不斷普及對數據通訊的需求也在迅猛增長。在頻譜帶寬有限的情況下,不斷挖掘頻譜利用效率是業(yè)界的共同追求。在UMTS中存在更軟切換、軟切換和硬切換等切換方式,由于基站間數據交互存在一定難度,而且單個芯片容量總是有限,因此并不是所有的同頻小區(qū)都能實現更軟切換。一般只選擇在鄰近的少數幾個同頻小區(qū)之間進行更軟切換,其余的小區(qū)之間采用軟切換或硬切換?,F有技術中,對于同一個基站(Node B)支持的所有同頻小區(qū)進行小區(qū)組的劃分, 即,將載波頻率相同的小區(qū)劃分成一組,這樣的一組小區(qū)可以稱作同頻小區(qū)組。在載波頻率相同的一組小區(qū)內支持更軟切換,同頻小區(qū)組之間支持軟切換。例如,小區(qū)0和小區(qū)1為一個同頻小區(qū)組,小區(qū)2和小區(qū)3為另一個同頻小區(qū)組。小區(qū)0和小區(qū)1之間或小區(qū)2和小區(qū)3之間支持更軟切換,而小區(qū)0和小區(qū)2之間、小區(qū)0和小區(qū)3之間、小區(qū)1和小區(qū)2之間或者小區(qū)1和小區(qū)3之間支持軟切換。對于支持更軟切換的小區(qū),所有天線接收的數據都一起輸送至與該小區(qū)相連的所有基帶處理芯片,而基帶處理芯片之間不進行數據交換。由于單個基帶處理芯片的容量或處理能力有限,因此,即使在一個基站內部也可能出現多個同頻小區(qū)組。換言之,在基站內部出現多個同頻小區(qū)組的情況下,同頻小區(qū)組的小區(qū)之間通常采用軟切換,而軟切換時數據的合并是一種選擇性合并,性能相對較差。

發(fā)明內容
本發(fā)明實施例提供一種獲得合并增益的方法和基站,以提高數據解調性能。本發(fā)明實施例提供一種獲得合并增益的方法,包括主基帶處理芯片接收上行數據和至少一個輔基帶處理芯片對所述至少一個輔基帶處理芯片接收的上行數據進行最大比合并后發(fā)送至所述主基帶處理芯片的數據,所述上行數據由用戶設備同時向所述主基帶處理芯片和所述輔基帶處理芯片發(fā)送;所述主基帶處理芯片對所述主基帶處理芯片接收的數據進行最大比合并。本發(fā)明實施例提供一種獲得合并增益的方法,包括主基帶處理芯片對上行數據進行譯碼,所述上行數據由用戶設備同時向輔基帶處理芯片和所述主基帶處理芯片發(fā)送; 若所述主基帶處理芯片譯碼錯誤且所有所述輔基帶處理芯片對所述輔基帶處理芯片接收的上行數據譯碼錯誤,則所述主基帶處理芯片接收至少一個輔基帶處理芯片對所述至少一個輔基帶處理芯片接收的上行數據進行最大比合并后的數據;所述主基帶處理芯片對所述主基帶處理芯片接收的數據進行最大比合并。
7
本發(fā)明實施例提供一種獲得合并增益的方法,包括輔基帶處理芯片對所述輔基帶處理芯片接收的上行數據進行最大比合并,所述上行數據是用戶設備同時向主基帶處理芯片和所述輔基帶處理芯片發(fā)送的數據;所述輔基帶處理芯片將進行最大比合并后所得數據發(fā)往所述主基帶處理芯片,以使所述主基帶處理芯片對接收到的數據進行最大比合并。本發(fā)明實施例提供一種獲得合并增益的方法,包括輔基帶處理芯片對所述輔基帶處理芯片接收的上行數據進行譯碼,所述上行數據是用戶設備同時向主基帶處理芯片和所述輔基帶處理芯片發(fā)送的數據;若所述輔基帶處理芯片譯碼錯誤,則對所述接收的上行數據進行最大比合并;所述輔基帶處理芯片將進行最大比合并后所得數據發(fā)送至所述主基帶處理芯片,以使所述主基帶處理芯片對接收到的數據進行最大比合并。本發(fā)明實施例提供一種獲得合并增益的基站,所述基站包括主基帶處理芯片,所述主基帶處理芯片包括接收模塊和最大比合并模塊;所述接收模塊,用于接收上行數據和至少一個輔基帶處理芯片對所述至少一個輔基帶處理芯片接收的上行數據進行最大比合并后發(fā)送至所述主基帶處理芯片的數據,所述上行數據由用戶設備同時向所述主基帶處理芯片和所述輔基帶處理芯片發(fā)送;所述最大比合并模塊,用于對所述接收模塊接收的數據進行最大比合并。本發(fā)明實施例提供一種獲得增益的基站,所述基站包括主基帶處理芯片,所述主基帶處理芯片包括第一譯碼模塊、接收模塊和最大比合并模塊;所述第一譯碼模塊,用于對上行數據進行譯碼,所述上行數據是用戶設備同時向輔基帶處理芯片和所述主基帶處理芯片發(fā)送的數據;所述接收模塊,用于若所述第一譯碼模塊譯碼錯誤且所有所述輔基帶處理芯片對所述輔基帶處理芯片接收的上行數據譯碼錯誤,則接收至少一個輔基帶處理芯片對所述至少一個輔基帶處理芯片接收的上行數據進行最大比合并后的數據;所述最大比合并模塊,用于對所述接收模塊接收的數據進行最大比合并。本發(fā)明實施例提供一種獲得合并增益的基站,所述基站包括輔基帶處理芯片,所述輔基帶處理芯片包括最大比合并模塊和發(fā)送模塊;所述最大比合并模塊,用于對所述輔基帶處理芯片接收的上行數據進行最大比合并,所述上行數據是用戶設備同時向主基帶處理芯片和所述輔基帶處理芯片發(fā)送的數據;所述發(fā)送模塊,用于將所述最大比合并模塊進行最大比合并后所得數據發(fā)往所述主基帶處理芯片,以使所述主基帶處理芯片對接收到的數據進行最大比合并。本發(fā)明實施例提供一種獲得合并增益的基站,所述基站包括輔基帶處理芯片,所述輔基帶處理芯片包括譯碼模塊、最大比合并模塊和發(fā)送模塊;所述譯碼模塊,用于對所述輔基帶處理芯片接收的上行數據進行譯碼,所述上行數據是用戶設備同時向主基帶處理芯片和所述輔基帶處理芯片發(fā)送的數據;所述最大比合并模塊,用于若所述譯碼模塊譯碼錯誤,則對所述輔基帶處理芯片接收的上行數據進行最大比合并;所述發(fā)送模塊,用于將所述最大比合并模塊進行最大比合并后所得數據發(fā)送至所述主基帶處理芯片,以使所述主基帶處理芯片對接收到的數據進行最大比合并。從上述本發(fā)明實施例可知,由于主基帶處理芯片對先是對用戶設備發(fā)送至所述主基帶處理芯片的上行數據進行最大比合并,然后,將此次最大比合并所得數據與至少一個輔基帶處理芯片對所述至少一個輔基帶處理芯片接收的上行數據進行最大比合并所得數據一起,再次進行最大比合并,因此,相對于軟切換時的選擇性合并,本發(fā)明實施例提供的方法可以獲得較好的增益,提高數據解調性能。


為了更清楚地說明本發(fā)明實施例的技術方案,下面將對現有技術或實施例描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實施例,對于本領域技術人員來講,還可以如這些附圖獲得其他的附圖。圖1是本發(fā)明實施例提供的獲得合并增益的方法流程示意圖;圖2是本發(fā)明另一實施例提供的獲得合并增益的方法流程圖;圖3是本發(fā)明另一實施例提供的獲得合并增益的方法流程圖;圖4是本發(fā)明另一實施例提供的獲得合并增益的方法流程圖;圖5是本發(fā)明另一實施例提供的獲得合并增益的方法流程圖;圖6是本發(fā)明另一實施例提供的獲得合并增益的方法流程圖;圖7是本發(fā)明實施例提供的獲得合并增益的基站邏輯結構示意圖;圖8是本發(fā)明另一實施例提供的獲得合并增益的基站邏輯結構示意圖;圖9是本發(fā)明另一實施例提供的獲得合并增益的基站邏輯結構示意圖;圖10是本發(fā)明另一實施例提供的獲得合并增益的基站邏輯結構示意圖;圖11是本發(fā)明另一實施例提供的獲得合并增益的基站邏輯結構示意圖;圖12是本發(fā)明另一實施例提供的獲得合并增益的基站邏輯結構示意圖;圖13是本發(fā)明另一實施例提供的獲得合并增益的基站邏輯結構示意圖;圖14是本發(fā)明另一實施例提供的獲得合并增益的基站邏輯結構示意圖;圖15是本發(fā)明另一實施例提供的獲得合并增益的基站邏輯結構示意圖;圖16是本發(fā)明另一實施例提供的獲得合并增益的基站邏輯結構示意圖;圖17是本發(fā)明另一實施例提供的獲得合并增益的基站邏輯結構示意圖;圖18是本發(fā)明另一實施例提供的獲得合并增益的基站邏輯結構示意圖;圖19是本發(fā)明另一實施例提供的獲得合并增益的基站邏輯結構示意圖;圖20是本發(fā)明另一實施例提供的獲得合并增益的基站邏輯結構示意圖;圖21是本發(fā)明另一實施例提供的獲得合并增益的基站邏輯結構示意圖;圖22是本發(fā)明另一實施例提供的獲得合并增益的基站邏輯結構示意圖。
具體實施例方式下面將結合本發(fā)明實施例中的附圖,對本發(fā)明實施例中的技術方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本發(fā)明一部分實施例,而不是全部的實施例?;诒景l(fā)明中的實施例,本領域技術人員所獲得的所有其他實施例,都屬于本發(fā)明保護的范圍。本發(fā)明實施例提供一種獲得合并增益的方法和基站,以提高數據解調性能。請參閱附圖1,是本發(fā)明實施例提供的一種獲得合并增益的方法流程示意圖,主要包括步驟S101,主基帶處理芯片接收上行數據和至少一個輔基帶處理芯片對所述至少一個
9輔基帶處理芯片接收的上行數據進行最大比合并后發(fā)送至所述主基帶處理芯片的數據,所述上行數據由用戶設備同時向所述主基帶處理芯片和所述輔基帶處理芯片發(fā)送;在本發(fā)明提供的實施例中,主基帶處理芯片或輔基帶處理芯片可以是定制化的,也可以是通用的,例如,可以是特定用途集成電路(ASIC,Application Specific Integrated Circuit)。在本發(fā)明提供的一個實施例中,主基帶處理芯片是用戶設備^ser Equipment, UE)所有無線鏈路(Radio Link, RL)所在的所有基帶芯片中的一個,可以是小區(qū)中主服務基站中的處理芯片,輔基帶處理芯片是UE所有無線鏈路所在的所有基帶芯片中除主基帶處理芯片之外的處理芯片,可以是小區(qū)中輔服務基站中的處理芯片。所謂主服務基站和輔服務基站,是為了最大限度地提高數據解調性能而在小區(qū)中設立的兩類基站, 一般地,小區(qū)中只有一個主服務基站,但輔服務基站可以不限于一個。主服務基站和輔服務基站會接收同一 UE發(fā)送的同一數據,而且均會對這些數據進行解調解碼,所不同的是,主服務基站會通過與輔服務基站進行信息的交互(例如,輔服務基站通過Iub接口向主服務基站發(fā)送對數似然比軟值信息),通過從輔服務基站得到的信息并結合自身對UE發(fā)送的數據的處理而提高數據解調性能,但輔服務基站之間一般不會進行信息的交互。因此,從拓撲上來看,主服務基站與輔服務基站可以是一種星形連接,即,主服務基站與所有輔服務基站之間有連接關系,但輔服務基站之間不存在連接關系。在本發(fā)明提供的其他實施例中,主基帶處理芯片和輔基帶處理芯片也可以處于同一個基站(NodeB)中,此處的基站可以是一個物理基站實體,也可以是一個邏輯基站。所謂邏輯基站,是指包含一個物理基站或多個物理基站的邏輯體,這些邏輯體之間可以通過數據交換實現數據的更軟合并。S102,主基帶處理芯片對所述主基帶處理芯片接收的數據進行最大比合并。主基帶處理芯片在收到用戶設備發(fā)送至該主基帶處理芯片的上行數據后,首先進行解調,然后對解調后的數據進行最大比合并。如前所述,由于用戶設備同時向主基帶處理芯片和所有輔基帶處理芯片發(fā)送上行數據,因此,輔基帶處理芯片也可以對其自身接收的上行數據進行最大比合并后發(fā)送至主基帶處理芯片。主基帶處理芯片接收至少一個輔基帶處理芯片對接收到的上行數據進行最大比合并后的數據后,將對該主基帶處理芯片自身接收的上行數據進行最大比合并后的數據和至少一個輔基帶處理芯片對接收到的上行數據進行最大比合并后的數據再次進行最大比合并,之后,主基帶處理芯片對所述再次進行最大比合并后所得數據進行譯碼以及判決等處理。在本發(fā)明實施例中,譯碼也可在進行最大比合并之前處理,本實施例是在對數據進行最大比合并之后進行。在本發(fā)明提供的實施例中,主基帶處理芯片或輔基帶處理芯片能夠對解調后的數據進行最大比合并主要是基于這樣一個事實,即,一個傳輸符號由于多徑傳播,其能量被分散到不同的傳輸路徑上,并且這些能量通過這些路徑到達接收端的時間也不相同。所謂最大比合并是指先明確一個傳輸符號的不同路徑(例如,本發(fā)明實施例中一個傳輸符號經過所有輔服務基站),再統(tǒng)計這些不同路徑上的能量的總和,計算每條路徑在總能量中所占的比例,然后將這個比例乘以該條路徑在傳輸這個傳輸符號時刻的信噪比(Signal Noise Ratio, SNR),最后將這些乘積按照路徑數累加起來的結果即為最大比合并的結果。主基帶處理芯片可以將經過譯碼后所得數據進行干擾抵消(IC,Interference Cancellation),或者,將經過譯碼后所得數據發(fā)送至所有所述輔基帶處理芯片,以提供給所有輔基帶處理芯片由其決定是否進行IC的處理。在本發(fā)明實施例中,干擾抵消是指對解調或譯碼后的信號(數據)進行重構,將重構后的信號(數據)從天線數據中抵消掉,以減少該用戶對其它用戶的干擾。需要說明的是,并不是對所有的用戶都會進行干擾抵消,對于某用戶是否進行干擾抵消由資源管理模塊決定,例如,在主基帶處理芯片中該用戶是速率最高的用戶,則進行干擾抵消。然而,在輔基帶處理芯片中,若該用戶速率不是最高的,而且比該用戶更高速率的用戶占用了所有的干擾抵消資源,則該用戶在輔基帶處理芯片中可以不進行干擾抵消。主基帶處理芯片和輔基帶處理芯片之間進行數據交互前可以先進行消息通知,使得主基帶處理芯片和輔基帶處理芯片之間能夠正常通信。具體地,當無線網絡控制器(RNC, Radio Network Controller)對指定用戶設備(即同時向主基帶處理芯片和輔基帶處理芯片發(fā)送上行數據的用戶設備,下同)進行RL建立、重配和刪除等操作時,RNC通知主控模塊進行相應的操作,即,RNC對指定UE進行RL建立、重配和刪除等操作時,RNC通知主控模塊該RNC對指定用戶設備進行RL建立、重配和刪除等操作。主控模塊收到這一通知后,向主基帶處理芯片轉發(fā),主基帶處理芯片接收由主控模塊轉發(fā)的RNC對指定用戶設備進行RL建立、重配和刪除等操作的通知。在本發(fā)明實施例中,主控模塊可以是一個邏輯概念,例如,主控模塊可以是一個物理實體,也可以是多個物理實體映射在不同的物理NodeB、RNC等。RNC 對主控模塊的通知方式可以是顯式的信令,也可以是隱式的通知,例如,對于顯式的信令這種通知方式,所有信令發(fā)送至主控模塊后由主控模塊對信令進行解析,分發(fā)到主基帶處理芯片和輔基帶處理芯片,而隱式的通知方式,可以是直接將信令傳遞至主基帶處理芯片或輔基帶處理芯片,由主基帶處理芯片或輔基帶處理芯片解析信令,然后主基帶處理芯片或輔基帶處理芯片將解析之后的信令通知主控模塊;主控模塊也可以根據需要通知所有或部分主基帶處理芯片/輔基帶處理芯片相應的主基帶處理芯片/輔基帶處理芯片的地址信息,主基帶處理芯片/輔基帶處理芯片接收由主控模塊通知的主基帶處理芯片或輔基帶處理芯片的地址信息。例如,當主基帶處理芯片發(fā)生變化時,通知所有的輔基帶處理芯片,當輔基帶處理芯片發(fā)生變化時通知主基帶處理芯片,此處的通知不限于上述方式,也可以采用廣播、組播等方式。從上述本發(fā)明實施例可知,由于主基帶處理芯片先是對用戶設備發(fā)送至所述主基帶處理芯片的上行數據進行最大比合并,然后,將此次最大比合并所得數據與至少一個輔基帶處理芯片對所述至少一個輔基帶處理芯片接收的上行數據進行最大比合并所得數據一起,再次進行最大比合并,因此,相對于軟切換時的選擇性合并,本發(fā)明實施例提供的方法可以獲得較好的增益,提高數據解調性能;另一方面,主基帶處理芯片接收輔基帶處理芯片對上行數據進行最大比合并后的數據,這種通過片間交互的方式可以獲得更軟合并增益,減少用戶的重傳次數,提升小區(qū)邊緣用戶的速率,降低掉話率,提升用戶體驗。請參閱附圖2,本發(fā)明另一實施例提供的獲得合并增益的方法流程示意圖,主要包括步驟S201,主基帶處理芯片對上行數據進行譯碼。譯碼(或解碼)是編碼的逆過程,目的是還原或獲得編碼前的上行數據。在本發(fā)明實施例中,所述上行數據是由用戶設備同時向輔基帶處理芯片和所述主基帶處理芯片發(fā)送的數據,而主基帶處理芯片、輔基帶處理芯片分別與附圖1所述實施例中的主基帶處理芯片、輔基帶處理芯片類似,此處不做贅述,可參閱前述實施例。S202,若主基帶處理芯片譯碼錯誤且所有輔基帶處理芯片對所述輔基帶處理芯片接收的上行數據譯碼錯誤,則所述主基帶處理芯片接收至少一個輔基帶處理芯片對所述至少一個輔基帶處理芯片接收的上行數據進行最大比合并后的數據。顯然,對于譯碼錯誤的數據進行最大比合并沒有意義,并且,如前所述,譯碼可在數據進行了最大比合并(無論是初次進行最大比合并還是再次進行最大比合并)之后進行。因此,在本實施例中,若主基帶處理芯片譯碼錯誤且所有輔基帶處理芯片對所述輔基帶處理芯片接收的上行數據譯碼錯誤,則所述主基帶處理芯片接收至少一個輔基帶處理芯片對所述至少一個輔基帶處理芯片接收的上行數據進行最大比合并后的數據,以便在進行了最大比合并之后再進行譯碼等處理。S203,主基帶處理芯片對所述主基帶處理芯片接收的數據進行最大比合并。在本實施例中,若主基帶處理芯片對其接收的上行數據譯碼正確,則主基帶處理芯片可以對所述譯碼正確的數據進行最大比合并,或者,若所有輔基帶處理芯片中至少有一個輔基帶處理芯片對其接收的上行數據譯碼正確,則主基帶處理芯片可以接收至少一個輔基帶處理芯片對上行數據進行正確譯碼后的數據,即,接收來自于其中一個輔基帶處理芯片對其接收的上行數據進行正確譯碼后的數據、來自于所有輔基帶處理芯片對其接收的上行數據進行正確譯碼后的數據,或者根據預設的條件,選擇接收部分輔基帶處理芯片對該部分輔基帶處理芯片接收的上行數據進行正確譯碼后的數據。具體地,這些數據可以是軟符號經星座圖解映射和譯碼后得到的軟比特/硬比特,其中,軟符號是指在星座圖解映射之前的一個符號,可能包含一個比特,也可能包含多個比特,具體包含的比特數和調制方式有關,例如,BPSK調制方式的符號包含1個比特,QPSK調制方式的符號比特包含2個,而 16QAM調制方式的符號包含3個比特,等等。若所述主基帶處理芯片譯碼錯誤且所有所述輔基帶處理芯片對所述輔基帶處理芯片接收的上行數據譯碼錯誤,則主基帶處理芯片對接收的數據進行最大比合并包括主基帶處理芯片對譯碼錯誤之前接收的上行數據(用戶設備發(fā)送至所述主基帶處理芯片的上行數據)進行最大比合并。由于用戶設備同時向主基帶處理芯片和所有輔基帶處理芯片發(fā)送上行數據,輔基帶處理芯片可以對輔基帶處理芯片在譯碼錯誤前接收的上行數據進行最大比合并后發(fā)送至主基帶處理芯片。主基帶處理芯片接收到這部分數據后, 將對該主基帶處理芯片在譯碼錯誤之前接收的上行數據進行最大比合并后的數據和至少一個輔基帶處理芯片在譯碼錯誤前接收的上行數據進行最大比合并后的數據再次進行最大比合并,之后,主基帶處理芯片對所述再次進行最大比合并后所得數據進行譯碼以及判決等處理。主基帶處理芯片可以將經過譯碼后所得數據進行干擾抵消,或者,將經過譯碼后所得數據發(fā)送至所有所述輔基帶處理芯片,以提供給所有輔基帶處理芯片由其決定是否進行干擾抵消的處理。在本發(fā)明實施例中,干擾抵消是指對解調或譯碼后的信號(數據)進行重構,將重構后的信號(數據)從天線數據中抵消掉,以減少該用戶對其它用戶的干擾。需要說明的是,并不是對所有的用戶都會進行干擾抵消,對于某用戶是否進行干擾抵消由資源管理模塊決定,例如,在主基帶處理芯片中該用戶是速率最高的用戶,則進行干擾抵消。 然而,在輔基帶處理芯片中,若該用戶速率不是最高的,而且比該用戶更高速率的用戶占用了所有的干擾抵消所用資源,則該用戶在輔基帶處理芯片中可以不進行干擾抵消。與前述實施例類似,主基帶處理芯片和輔基帶處理芯片之間進行數據交互前可以先進行消息通知,使得主基帶處理芯片和輔基帶處理芯片之間能夠正常通信。具體地,當無線網絡控制器(RNC,Radio Network Controller)對指定用戶設備進行RL建立、重配和刪除等操作時,RNC通知主控模塊進行相應的操作,即,RNC對指定用戶設備進行RL建立、重配和刪除等操作時,RNC通知主控模塊該RNC對指定用戶設備進行RL建立、重配和刪除等操作。主控模塊收到這一通知后,向主基帶處理芯片轉發(fā),主基帶處理芯片接收由主控模塊轉發(fā)的RNC對指定用戶設備進行RL建立、重配和刪除等操作的通知。在本發(fā)明實施例中,主控模塊可以是一個邏輯概念,例如,主控模塊可以是一個物理實體,也可以是多個物理實體映射在不同的物理NodeB、RNC等。RNC對主控模塊的通知方式可以是顯式的信令,也可以是隱式的通知,例如,對于顯式的信令這種通知方式,所有信令發(fā)送至主控模塊后由主控模塊對信令進行解析,分發(fā)到主基帶處理芯片和輔基帶處理芯片,而隱式的通知方式,可以是直接將信令傳遞至主基帶處理芯片或輔基帶處理芯片,由主基帶處理芯片或輔基帶處理芯片解析信令,然后主基帶處理芯片或輔基帶處理芯片將解析之后的信令通知主控模塊;主控模塊也可以根據需要通知所有或部分主基帶處理芯片/輔基帶處理芯片相應的主基帶處理芯片/輔基帶處理芯片的地址信息,主基帶處理芯片/輔基帶處理芯片接收由主控模塊通知的主基帶處理芯片或輔基帶處理芯片的地址信息。例如,當主基帶處理芯片發(fā)生變化時,通知所有的輔基帶處理芯片,當輔基帶處理芯片發(fā)生變化時通知主基帶處理芯片,此處的通知不限于上述方式,也可以采用廣播、組播等方式。從上述本發(fā)明實施例可知,由于主基帶處理芯片先是對用戶設備發(fā)送至所述主基帶處理芯片的上行數據進行譯碼,在主基帶處理芯片譯碼錯誤且所有輔基帶處理芯片對所述輔基帶處理芯片接收的上行數據譯碼錯誤時,將主基帶處理芯片對用戶設備發(fā)送至所述主基帶處理芯片的上行數據進行最大比合并后所得數據與至少一個輔基帶處理芯片對所述至少一個輔基帶處理芯片接收的上行數據進行最大比合并所得數據一起,再次進行最大比合并,因此,相對于軟切換時的選擇性合并,本發(fā)明實施例提供的方法可以獲得較好的增益,提高數據解調性能;另一方面,主基帶處理芯片接收輔基帶處理芯片對上行數據進行最大比合并后的數據,這種通過片間交互的方式可以獲得更軟合并增益,減少用戶的重傳次數,提升小區(qū)邊緣用戶的速率,降低掉話率,提升用戶體驗。請參閱附圖3,基于本說明書前述實施例的實施,相對應的,附圖3是本發(fā)明另一實施例提供的獲得合并增益的方法流程示意圖,該方法主要包括步驟S301,輔基帶處理芯片對所述輔基帶處理芯片接收的上行數據進行譯碼。在本實施例中,所述上行數據是用戶設備同時向主基帶處理芯片和所述輔基帶處理芯片發(fā)送的數據。S302,若輔基帶處理芯片譯碼錯誤,則該輔基帶處理芯片對輔基帶處理芯片接收的上行數據進行最大比合并。在本發(fā)明提供的實施例中,輔基帶處理芯片能夠對解調后的數據進行最大比合并主要是基于這樣一個事實,即,一個傳輸符號由于多徑傳播,其能量被分散到不同的傳輸路徑上,并且這些能量通過這些路徑到達接收端的時間也不相同。所謂最大比合并是指先明確一個傳輸符號的不同路徑(例如,本發(fā)明實施例中一個傳輸符號經過所有輔服務基站),再統(tǒng)計這些不同路徑上的能量的總和,計算每條路徑在總能量中所占的比例,然后將這個比例乘以該條路徑在傳輸這個傳輸符號時刻的SNR,最后將這些乘積按照路徑數累加起來的結果即為最大比合并的結果。S303,輔基帶處理芯片將進行最大比合并后所得數據發(fā)送至所述主基帶處理芯片。輔基帶處理芯片將進行最大比合并后所得數據發(fā)送至主基帶處理芯片的目的在于,使主基帶處理芯片對接收到的數據進行最大比合并,主基帶處理芯片對接收到的數據進行最大比合并的原理與輔基帶處理芯片將進行最大比合并相同。主基帶處理芯片對接收到的數據進行最大比合并后,進行譯碼和判決等處理,可以將譯碼所得數據發(fā)送至輔基帶處理芯片。輔基帶處理芯片對接收到的主基帶處理芯片譯碼所得數據可進行干擾抵消。所謂干擾抵消,是指對解調或譯碼后的信號(數據)進行重構,將重構后的信號(數據)從天線數據中抵消掉,以減少該用戶對其它用戶的干擾。需要說明的是,并不是對所有的用戶都會進行干擾抵消,對于某用戶是否進行干擾抵消由資源管理模塊決定,例如,在主基帶處理芯片中該用戶是速率最高的用戶,則進行干擾抵消。然而,在輔基帶處理芯片中,若該用戶速率不是最高的,而且比該用戶更高速率的用戶占用了所有的干擾抵消所用資源,則該用戶在輔基帶處理芯片中可以不進行干擾抵消。請參閱附圖4,參考本說明書前述實施例的實施,附圖4是本發(fā)明另一實施例提供的獲得合并增益的方法流程示意圖,該方法主要包括步驟S401,輔基帶處理芯片對所述輔基帶處理芯片接收的上行數據進行最大比合并。在本實施例中,所述上行數據是用戶設備同時向主基帶處理芯片和所述輔基帶處理芯片發(fā)送的數據。輔基帶處理芯片能夠對接收的上行數據進行最大比合并主要是基于這樣一個事實,即,一個傳輸符號由于多徑傳播,其能量被分散到不同的傳輸路徑上,并且這些能量通過這些路徑到達接收端的時間也不相同。所謂最大比合并是指先明確一個傳輸符號的不同路徑(例如,本發(fā)明實施例中一個傳輸符號經過所有輔服務基站),再統(tǒng)計這些不同路徑上的能量的總和,計算每條路徑在總能量中所占的比例,然后將這個比例乘以該條路徑在傳輸這個傳輸符號時刻的SNR,最后將這些乘積按照路徑數累加起來的結果即為最大比合并的結果。S402,輔基帶處理芯片將進行最大比合并后所得數據發(fā)往所述主基帶處理芯片。輔基帶處理芯片將進行最大比合并后所得數據發(fā)送至主基帶處理芯片的目的在于,使主基帶處理芯片對接收到的數據進行最大比合并,主基帶處理芯片對接收到的數據進行最大比合并的原理與輔基帶處理芯片將進行最大比合并相同。主基帶處理芯片對接收到的數據進行最大比合并后,進行譯碼和判決等處理,可以將譯碼所得數據發(fā)送至輔基帶處理芯片。輔基帶處理芯片對接收到的主基帶處理芯片譯碼所得數據可進行干擾抵消。所謂干擾抵消,是指對解調或譯碼后的信號(數據)進行重構,將重構后的信號(數據)從天線數據中抵消掉,以減少該用戶對其它用戶的干擾。需要說明的是,并不是對所有的用戶都會進行干擾抵消,對于某用戶是否進行干擾抵消由資源管理模塊決定,例如,在主基帶處理芯片中該用戶是速率最高的用戶,則進行干擾抵消。然而,在輔基帶處理芯片中,若該用戶速
14率不是最高的,而且比該用戶更高速率的用戶占用了所有的干擾抵消所用資源,則該用戶在輔基帶處理芯片中可以不進行干擾抵消。參考前述本發(fā)明實施例的實現,以下再以兩個應用實施例從不同方面說明本發(fā)明提供的獲得更軟合并增益的方法。請參閱附圖5,參考本說明書前述實施例的實施,附圖5本發(fā)明另一實施例提供的獲得合并增益的方法流程圖,該方法包括S501,主基帶處理芯片和所有輔基帶處理芯片對上行數據進行最大比合并。主基帶處理芯片和所有輔基帶處理芯片解調同一用戶設備向主基帶處理芯片和所有輔基帶處理芯片發(fā)送的數據,主基帶處理芯片和所有輔基帶處理芯片分別各自對解調后的各徑上行數據進行最大比合并。 S502,所有輔基帶處理芯片中至少一個輔基帶處理芯片將進行最大比合并后的數據發(fā)送至主基帶處理芯片。其中,進行最大比合并后的數據可以包括最大比合并后的軟符號。S503,主基帶處理芯片對接收到的數據進行最大比合并。S卩,主基帶處理芯片將其接收的上行數據(用戶設備發(fā)送至所述主基帶處理芯片的上行數據)進行最大比合并后的數據和所有輔基帶處理芯片中至少一個輔基帶處理芯片對該上行數據進行最大比合并后的數據再次進行最大比合并。S504,主基帶處理芯片對再次最大比合并的數據譯碼。主基帶處理芯片對再次最大比合并的數據進行譯碼和判決等處理。S505,主基帶處理芯片將步驟S504譯碼后的數據發(fā)送至所有輔基帶處理芯片。主基帶處理芯片經步驟S504譯碼后的數據可以包括軟比特/硬比特等。S506,主基帶處理芯片和所有輔基帶處理芯片對譯碼后的數據進行干擾抵消。在本發(fā)明實施例中,干擾抵消(IC,Interference Cancellation)是指對解調或譯碼后的信號(數據)進行重構,將重構后的信號(數據)從天線數據中抵消掉,以減少該用戶對其它用戶的干擾。需要說明的是,并不是對所有的用戶都會進行干擾抵消,對于某用戶是否進行干擾抵消由資源管理模塊決定,例如,在主基帶處理芯片中該用戶是速率最高的用戶,則進行干擾抵消。然而,在輔基帶處理芯片中,該用戶速率不是最高的,而且比該用戶更高速率的用戶占用了所有的干擾抵消資源,則該用戶在輔基帶處理芯片中不進行干擾抵消。S507,主基帶處理芯片和所有輔基帶處理芯片將進行干擾抵消后的數據上報至 RNC。參考前述本發(fā)明實施例的實現,請參閱附圖6,本發(fā)明另一實施例提供的獲得更軟合并增益的方法流程圖,包括S601,主基帶處理芯片和所有輔基帶處理芯片對上行數據進行譯碼。主基帶處理芯片和所有輔基帶處理芯片解調同一用戶設備向基站發(fā)送的數據,主基帶處理芯片和所有輔基帶處理芯片分別各自對解調后的各徑上行數據進行譯碼。S602,所有輔基帶處理芯片根據譯碼正確與否發(fā)送相應的數據至主基帶處理芯片。所有輔基帶處理芯片中,能夠對解調后的各徑上行數據正確譯碼的輔基帶處理芯
15片將譯碼正確的數據發(fā)至主基帶處理芯片(S603),處理流程轉至步驟S607 ;或者,所有輔基帶處理芯片中,不能對解調后的各徑上行數據正確譯碼的輔基帶處理芯片對解調后的各徑上行數據進行最大比合并后發(fā)送至主基帶處理芯片(S604),處理流程轉至步驟S605。S605,主基帶處理芯片對接收到的數據再次進行最大比合并。若主基帶處理芯片對解調后的各徑上行數據譯碼錯誤,則主基帶處理芯片將其對解調后的各徑上行數據進行最大比合并后的數據和輔基帶處理芯片對其解調后的各徑上行數據進行最大比合并后的數據再次進行最大比合并。需要說明的是,根據步驟S602至步驟S604的說明或步驟S604的說明,此處對其解調后的各徑上行數據進行最大比合并的輔基帶處理芯片可以是指如下情況所有輔基帶處理芯片中,不能對解調后的各徑上行數據正確譯碼而對解調后的各徑上行數據進行最大比合并后發(fā)送至主基帶處理芯片的輔基帶處理芯片。S606,主基帶處理芯片對再次最大比合并后的數據進行譯碼。主基帶處理芯片對再次最大比合并后的數據進行譯碼可以獲得更大的增益。S607,主基帶處理芯片將步驟S606譯碼后的數據發(fā)送至所有輔基帶處理芯片或者譯碼錯誤的輔基帶處理芯片。這些譯碼后的數據可以包括軟比特/硬比特等。S608,主基帶處理芯片和所有輔基帶處理芯片對數據進行干擾抵消。本實施例中的干擾抵消與前述實施例中的干擾抵消原理、機制等等相同,此處不做贅述。S609,主基帶處理芯片和所有輔基帶處理芯片將進行干擾抵消后的數據上報至 RNC。參考上述方法實施例的實現,請參閱附圖7,附圖7是本發(fā)明實施例提供的獲得合并增益的基站邏輯結構示意圖,所述獲得合并增益的基站可用于實現前述實施例所揭示的獲得合并增益的方法。為了便于說明,僅僅示出了與本發(fā)明實施例相關的部分,其中包含的功能模塊/單元可以是軟件模塊/單元、硬件模塊/單元或軟硬件相結合模塊/單元(本說明書提供的各個實施例都可應用這一描述原則)。圖7示例的獲得合并增益的基站包括第一基帶處理芯片,可以是前述方法實施例的主基帶處理芯片,該第一基帶處理芯片包括接收模塊701和最大比合并模塊702,其中接收模塊701,用于接收上行數據和至少一個第二基帶處理芯片對所述至少一個第二基帶處理芯片接收的上行數據進行最大比合并后發(fā)送至所述第一基帶處理芯片的數據,所述上行數據由用戶設備同時向所述第一基帶處理芯片和所述第二基帶處理芯片發(fā)送。本實施例中,第二基帶處理芯片可以是前述實施例中的輔基帶處理芯片;最大比合并模塊702,用于對所述接收模塊701接收的數據進行最大比合并。需要說明的是,以上獲得合并增益的基站的實施方式中,各功能模塊的劃分僅是舉例說明,實際應用中可以根據需要,例如相應硬件的配置要求或者軟件的實現的便利考慮,而將上述功能分配由不同的功能模塊完成,即將所述獲得合并增益的基站的內部結構劃分成不同的功能模塊,以完成以上描述的全部或者部分功能。而且,實際應用中,本實施例中的相應的功能模塊可以是由相應的硬件實現,也可以由相應的硬件執(zhí)行相應的軟件完成,例如,前述的接收模塊,可以是具有執(zhí)行前述接收上行數據和至少一個第二基帶處理芯
1片對所述至少一個第二基帶處理芯片接收的上行數據進行最大比合并后發(fā)送至所述第一基帶處理芯片的數據的硬件,例如接收器,也可以是能夠執(zhí)行相應計算機程序從而完成前述功能的一般處理器或者其他硬件設備;再如前述的最大比合并模塊,可以是具有執(zhí)行前述對接收模塊(或接收器)接收的數據進行最大比合并功能的硬件,例如最大比合并器,也可以是能夠執(zhí)行相應計算機程序從而完成前述功能的一般處理器或者其他硬件設備(本說明書提供的各個實施例都可應用上述描述原則)。在附圖7示例的獲得合并增益的基站中,第一基帶處理芯片或第二基帶處理芯片可以是定制化的,也可以是通用的,例如,可以是特定用途集成電路(ASIC,Application Specific Integrated Circuit)。在本發(fā)明提供的一個實施例中,第一基帶處理芯片是用戶設備所有無線鏈路所在的所有基帶芯片中的一個,可以是小區(qū)中主服務基站中的處理芯片,第二基帶處理芯片是用戶設備所有無線鏈路所在的所有基帶芯片中除第一基帶處理芯片之外的處理芯片,可以是小區(qū)中輔服務基站中的處理芯片。所謂主服務基站和輔服務基站,是為了最大限度地提高數據解調性能而在小區(qū)中設立的兩類基站,一般地,小區(qū)中只有一個主服務基站,但輔服務基站不限于一個。主服務基站和輔服務基站會接收同一 UE發(fā)送的同一數據,而且均會對這些數據進行解調解碼,所不同的是,主服務基站會通過與輔服務基站進行信息的交互(例如,輔服務基站通過Iub接口向主服務基站發(fā)送對數似然比軟值信息),通過從輔服務基站得到的信息并結合自身對用戶設備發(fā)送的數據的處理而提高數據解調性能,但輔服務基站之間一般不會進行信息的交互。因此,從拓撲上來看,主服務基站與輔服務基站可以是一種星形連接,即,主服務基站與所有輔服務基站之間有連接關系, 但輔服務基站之間不存在連接關系。在附圖7示例的獲得合并增益的基站中,第一基帶處理芯片和第二基帶處理芯片也可以處于同一個基站(NodeB)中,此處的基站可以是一個物理基站實體,也可以是一個邏輯基站。所謂邏輯基站,是指包含一個物理基站或多個物理基站的邏輯體,這些邏輯體之間可以通過數據交換實現數據的更軟合并。附圖7示例的最大比合并模塊702可以包括第一合并單元801和第二合并單元 802,如附圖8所示本發(fā)明另一實施例提供的獲得合并增益的基站,其中第一合并單元801,用于對用戶設備發(fā)送至所述第一基帶處理芯片的上行數據進行最大比合并;第二合并單元802,用于對第一部分數據和第二部分數據再次進行最大比合并,所述第一部分數據為所述第一合并單元801對用戶設備發(fā)送至所述接收模塊701的上行數據進行最大比合并所得數據,所述第二部分數據為所述至少一個第二基帶處理芯片對所述至少一個第二基帶處理芯片接收的上行數據進行最大比合并所得數據,所述第二部分數據由所述至少一個第二基帶處理芯片發(fā)送至第一基帶處理芯片的接收模塊701。具體地,第一基帶處理芯片的接收模塊701在收到用戶設備發(fā)送至該第一基帶處理芯片的上行數據后,第一基帶處理芯片首先進行解調,然后第一合并單元801對解調后的數據進行最大比合并。如前所述,由于用戶設備同時向第一基帶處理芯片和所有第二基帶處理芯片發(fā)送上行數據,因此,第二基帶處理芯片也可以對其自身接收的上行數據進行最大比合并后發(fā)送至第一基帶處理芯片。第一基帶處理芯片的接收模塊701接收至少一個第二基帶處理芯片對接收到的上行數據進行最大比合并后的數據后,第二合并單元802將對該第一基帶處理芯片的接收模塊701接收的上行數據進行最大比合并后的數據和至少一個第二基帶處理芯片對接收到的上行數據進行最大比合并后的數據再次進行最大比合并,之后,第一基帶處理芯片對所述再次進行最大比合并后所得數據進行譯碼以及判決等處理。在本發(fā)明實施例中,譯碼也可在進行最大比合并之前處理,本實施例是在對數據進行最大比合并之后進行。附圖7或附圖8示例的第一基帶處理芯片還可以包括譯碼模塊901和發(fā)送模塊 902,如附圖9所示本發(fā)明另一實施例提供的獲得合并增益的基站,其中譯碼模塊901,用于對所述第二合并單元802再次進行最大比合并后所得數據進行譯碼;發(fā)送模塊902,用于將所述譯碼模塊901進行譯碼所得數據發(fā)送至所有所述第二基帶處理芯片。附圖9示例的第一基帶處理芯片還可以包括干擾抵消模塊1001,如附圖10所示本發(fā)明另一實施例提供的獲得合并增益的基站。干擾抵消模塊1001用于對所述譯碼模塊 901譯碼后所得數據進行干擾抵消(IC,Interference Cancellation)。在附圖10示例的獲得合并增益的基站中,所謂干擾抵消是指對解調或譯碼后的信號(數據)進行重構,將重構后的信號(數據)從天線數據中抵消掉,以減少該用戶對其它用戶的干擾。需要說明的是,并不是對所有的用戶都會進行干擾抵消,對于某用戶是否進行干擾抵消由資源管理模塊決定,例如,在第一基帶處理芯片中該用戶是速率最高的用戶, 則進行干擾抵消。然而,在第二基帶處理芯片中,若該用戶速率不是最高的,而且比該用戶更高速率的用戶占用了所有的干擾抵消資源,則該用戶在第二基帶處理芯片中可以不進行干擾抵消。第一基帶處理芯片和第二基帶處理芯片之間進行數據交互前可以先進行消息通知,使得第一基帶處理芯片和第二基帶處理芯片之間能夠正常通信。具體地,當無線網絡控制器(RNC,Radio Network Controller)對指定用戶設備進行RL建立、重配和刪除等操作時,RNC通知主控模塊進行相應的操作,即,RNC對指定用戶設備進行RL建立、重配和刪除等操作時,RNC通知主控模塊該RNC對指定用戶設備進行RL建立、重配和刪除等操作。因此, 附圖7至附圖10任一示例的第一基帶處理芯片還可以包括通知接收模塊1101或者地址信息接收模塊1102,如附圖11所示本發(fā)明另一實施例提供的獲得合并增益的基站,其中通知接收模塊1101,用于接收無線網絡控制器對指定用戶設備進行操作時由主控模塊轉發(fā)的無線網絡控制器對指定用戶設備進行操作的通知;地址信息接收模塊1102,用于接收由主控模塊通知的第一基帶處理芯片或第二基帶處理芯片的地址信息。具體地,主控模塊收到無線網絡控制器對指定用戶設備進行操作的通知后,向第一基帶處理芯片轉發(fā),第一基帶處理芯片的通知接收模塊1101接收由主控模塊轉發(fā)的RNC 對指定用戶設備進行RL建立、重配和刪除等操作的通知。在本實施例中,主控模塊可以是一個邏輯概念,例如,主控模塊可以是一個物理實體,也可以是多個物理實體映射在不同的物理NodeB、RNC等。RNC對主控模塊的通知方式可以是顯式的信令,也可以是隱式的通知,例如,對于顯式的信令這種通知方式,所有信令發(fā)送至主控模塊后由主控模塊對信令進行解析,分發(fā)到第一基帶處理芯片和第二基帶處理芯片,而隱式的通知方式,可以是直接將信令傳遞至第一基帶處理芯片或第二基帶處理芯片,由第一基帶處理芯片或第二基帶處理芯片解析信令,然后第一基帶處理芯片或第二基帶處理芯片將解析之后的信令通知主控模塊;主控模塊也可以根據需要通知所有或部分第一基帶處理芯片/第二基帶處理芯片相應的第一基帶處理芯片/第二基帶處理芯片的地址信息,第一基帶處理芯片的地址信息接收模塊1102/第二基帶處理芯片接收由主控模塊通知的第一基帶處理芯片或第二基帶處理芯片的地址信息。例如,當第一基帶處理芯片發(fā)生變化時,通知所有的第二基帶處理芯片, 當第二基帶處理芯片發(fā)生變化時通知第一基帶處理芯片,此處的通知不限于上述方式,也可以采用廣播、組播等方式。需要說明的是,在附圖7至附圖11任意一個示例的獲得增益的基站中,第一基帶處理芯片和第二基帶處理芯片可以處于相同的物理基站或邏輯基站;或者,第一基帶處理芯片和第二基帶處理芯片分別處于不同的物理基站,例如,第一基帶處理芯片處于主服務基站,第二基帶處理芯片處于輔服務基站;或者,第一基帶處理芯片和第二基帶處理芯片分別處于不同的邏輯基站。參考上述實施例的實施,請參閱附圖12,是本發(fā)明另一實施例提供的獲得增益的基站邏輯結構示意圖。為了便于說明,僅僅示出了與本發(fā)明實施例相關的部分,其中包含的功能模塊/單元可以是軟件模塊/單元、硬件模塊/單元或軟硬件相結合模塊/單元。附圖 12示例的獲得增益的基站包括第一基帶處理芯片,所述第一基帶處理芯片可以是前述實施例中的主基帶處理芯片,所述第一基帶處理芯片包括第一譯碼模塊1201、接收模塊1202和最大比合并模塊1203,其中第一譯碼模塊1201,用于對上行數據進行譯碼,所述上行數據是用戶設備同時向第二基帶處理芯片和所述第一基帶處理芯片發(fā)送的數據。本實施例中,第二基帶處理芯片可以是前述實施例中的輔基帶處理芯片;接收模塊1202,用于若所述第一譯碼模塊1201譯碼錯誤且所有所述第二基帶處理芯片對所述第二基帶處理芯片接收的上行數據譯碼錯誤,則接收至少一個第二基帶處理芯片對所述至少一個第二基帶處理芯片接收的上行數據進行最大比合并后的數據;最大比合并模塊1203,用于對所述接收模塊1202接收的數據進行最大比合并。在本實施例中,若第一基帶處理芯片的第一譯碼模塊1201對其接收的上行數據譯碼正確,則第一基帶處理芯片的最大比合并模塊1203可以對所述譯碼正確的數據進行最大比合并,或者,若所有第二基帶處理芯片中至少有一個第二基帶處理芯片對其接收的上行數據譯碼正確,則第一基帶處理芯片的接收模塊1202可以接收至少一個第二基帶處理芯片對上行數據進行正確譯碼后的數據,即,接收來自于其中一個第二基帶處理芯片對其接收的上行數據進行正確譯碼后的數據、來自于所有第二基帶處理芯片對其接收的上行數據進行正確譯碼后的數據,或者根據預設的條件,選擇接收部分第二基帶處理芯片對該部分第二基帶處理芯片接收的上行數據進行正確譯碼后的數據。具體地,這些數據可以是軟符號經星座圖解映射和譯碼后得到的軟比特/硬比特,其中,軟符號是指在星座圖解映射之前的一個符號,可能包含一個比特,也可能包含多個比特,具體包含的比特數和調制方式有關,例如,BPSK調制方式的符號包含1個比特,QPSK調制方式的符號比特包含2個,而 16QAM調制方式的符號包含3個比特,等等。在附圖12示例的獲得增益的基站中,第一基帶處理芯片或第二基帶處理芯片
19可以是定制化的,也可以是通用的,例如,可以是特定用途集成電路(ASIC,Application Specific Integrated Circuit)。在本發(fā)明提供的一個實施例中,第一基帶處理芯片是用戶設備所有無線鏈路(Radio Link, RL)所在的所有基帶芯片中的一個,可以是小區(qū)中主服務基站中的處理芯片,第二基帶處理芯片是用戶設備所有無線鏈路所在的所有基帶芯片中除第一基帶處理芯片之外的處理芯片,可以是小區(qū)中輔服務基站中的處理芯片。所謂主服務基站和輔服務基站,是為了最大限度地提高數據解調性能而在小區(qū)中設立的兩類基站, 一般地,小區(qū)中只有一個主服務基站,但輔服務基站不限于一個。主服務基站和輔服務基站會接收同一用戶設備發(fā)送的同一數據,而且均會對這些數據進行解調解碼,所不同的是,主服務基站會通過與輔服務基站進行信息的交互(例如,輔服務基站通過Iub接口向主服務基站發(fā)送對數似然比軟值信息),通過從輔服務基站得到的信息并結合自身對用戶設備發(fā)送的數據的處理而提高數據解調性能,但輔服務基站之間一般不會進行信息的交互。因此, 從拓撲上來看,主服務基站與輔服務基站可以是一種星形連接,即,主服務基站與所有輔服務基站之間有連接關系,但輔服務基站之間不存在連接關系。在附圖12示例的獲得增益的基站中,第一基帶處理芯片和第二基帶處理芯片也可以處于同一個基站(NodeB)中,此處的基站可以是一個物理基站實體,也可以是一個邏輯基站。所謂邏輯基站,是指包含一個物理基站或多個物理基站的邏輯體,這些邏輯體之間可以通過數據交換實現數據的更軟合并。附圖12示例的最大比合并模塊1203可以包括第一合并單元1301和第二合并單元1302,如附圖13所示本發(fā)明另一實施例提供的獲得合并增益的基站,其中第一合并單元1301,用于對用戶設備發(fā)送至所述第一基帶處理芯片的上行數據進行最大比合并;第二合并單元1302,用于對第一部分數據和所述至少一個第二基帶處理芯片發(fā)送的第二部分數據再次進行最大比合并,所述第一部分數據為所述第一合并單元1301對用戶設備發(fā)送至所述第一基帶處理芯片的上行數據進行最大比合并所得數據,所述第二部分數據為所述至少一個第二基帶處理芯片對所述至少一個第二基帶處理芯片接收的上行數據進行最大比合并所得數據,第二部分數據發(fā)送至第一基帶處理芯片的接收模塊1202。具體地,若所述第一譯碼模塊1201譯碼錯誤且所有所述第二基帶處理芯片對所述第二基帶處理芯片接收的上行數據譯碼錯誤,則第一基帶處理芯片的第一合并單元1301 對譯碼錯誤之前接收的上行數據(用戶設備發(fā)送至所述主基帶處理芯片的上行數據)進行最大比合并。由于用戶設備同時向第一基帶處理芯片和所有第二基帶處理芯片發(fā)送上行數據,第二基帶處理芯片可以對第二基帶處理芯片在譯碼錯誤前接收的上行數據進行最大比合并后發(fā)送至第一基帶處理芯片。第一基帶處理芯片的接收模塊1202接收到這部分數據后,第二合并單元1302將對該第一基帶處理芯片在譯碼錯誤之前接收的上行數據進行最大比合并后的數據和至少一個第二基帶處理芯片在譯碼錯誤前接收的上行數據進行最大比合并后的數據再次進行最大比合并,之后,第一基帶處理芯片對所述再次進行最大比合并后所得數據進行譯碼以及判決等處理。附圖12或附圖13示例的第一基帶處理芯片還可以包括第二譯碼模塊1401和發(fā)送模塊1402,如附圖14所示本發(fā)明另一實施例提供的獲得合并增益的基站,其中第二譯碼模塊1401,用于對所述第二合并單元1302再次進行最大比合并后所得
20數據進行譯碼;發(fā)送模塊1402,用于將所述第二譯碼模塊1401進行譯碼所得數據發(fā)送至所有所述第二基帶處理芯片。附圖14示例的第一基帶處理芯片還可以包括干擾抵消模塊1501,如附圖15所示本發(fā)明另一實施例提供的獲得合并增益的基站。干擾抵消模塊1501用于對所述第二譯碼模塊1401譯碼后所得數據進行干擾抵消(IC,Interference Cancellation)。在附圖15示例的獲得合并增益的基站中,所謂干擾抵消是指對解調或譯碼后的信號(數據)進行重構,將重構后的信號(數據)從天線數據中抵消掉,以減少該用戶對其它用戶的干擾。需要說明的是,并不是對所有的用戶都會進行干擾抵消,對于某用戶是否進行干擾抵消由資源管理模塊決定,例如,在第一基帶處理芯片中該用戶是速率最高的用戶, 則進行干擾抵消。然而,在第二基帶處理芯片中,若該用戶速率不是最高的,而且比該用戶更高速率的用戶占用了所有的干擾抵消資源,則該用戶在第二基帶處理芯片中可以不進行干擾抵消。第一基帶處理芯片和第二基帶處理芯片之間進行數據交互前可以先進行消息通知,使得第一基帶處理芯片和第二基帶處理芯片之間能夠正常通信。具體地,當無線網絡控制器(RNC,Radio Network Controller)對指定用戶設備進行RL建立、重配和刪除等操作時,RNC通知主控模塊進行相應的操作,即,RNC對指定用戶設備進行RL建立、重配和刪除等操作時,RNC通知主控模塊該RNC對指定用戶設備進行RL建立、重配和刪除等操作。因此, 附圖12至附圖15任一示例的第一基帶處理芯片還可以包括通知接收模塊1601或者地址信息接收模塊1602,如附圖16所示本發(fā)明另一實施例提供的獲得合并增益的基站,其中通知接收模塊1601,用于接收無線網絡控制器對指定用戶設備進行操作時由主控模塊轉發(fā)的無線網絡控制器對指定用戶設備進行操作的通知;地址信息接收模塊1602,用于接收由主控模塊通知的第一基帶處理芯片或第二基帶處理芯片的地址信息。具體地,主控模塊收到無線網絡控制器對指定用戶設備進行操作的通知后,向第一基帶處理芯片轉發(fā),第一基帶處理芯片的通知接收模塊1601接收由主控模塊轉發(fā)的RNC 對指定用戶設備進行RL建立、重配和刪除等操作的通知。在本實施例中,主控模塊可以是一個邏輯概念,例如,主控模塊可以是一個物理實體,也可以是多個物理實體映射在不同的物理NodeB、RNC等。RNC對主控模塊的通知方式可以是顯式的信令,也可以是隱式的通知,例如,對于顯式的信令這種通知方式,所有信令發(fā)送至主控模塊后由主控模塊對信令進行解析,分發(fā)到第一基帶處理芯片和第二基帶處理芯片,而隱式的通知方式,可以是直接將信令傳遞至第一基帶處理芯片或第二基帶處理芯片,由第一基帶處理芯片或第二基帶處理芯片解析信令,然后第一基帶處理芯片或第二基帶處理芯片將解析之后的信令通知主控模塊;主控模塊也可以根據需要通知所有或部分第一基帶處理芯片/第二基帶處理芯片相應的第一基帶處理芯片/第二基帶處理芯片的地址信息,第一基帶處理芯片的地址信息接收模塊1602/第二基帶處理芯片接收由主控模塊通知的第一基帶處理芯片或第二基帶處理芯片的地址信息。例如,當第一基帶處理芯片發(fā)生變化時,通知所有的第二基帶處理芯片, 當第二基帶處理芯片發(fā)生變化時通知第一基帶處理芯片,此處的通知不限于上述方式,也可以采用廣播、組播等方式。
需要說明的是,在附圖12至附圖16任意一個示例的獲得增益的基站中,第一基帶處理芯片和第二基帶處理芯片可以處于相同的物理基站或邏輯基站;或者,第一基帶處理芯片和第二基帶處理芯片分別處于不同的物理基站,例如,第一基帶處理芯片處于主服務基站,第二基帶處理芯片處于輔服務基站;或者,第一基帶處理芯片和第二基帶處理芯片分別處于不同的邏輯基站。請參閱附圖17,是本發(fā)明另一實施例提供的獲得增益的基站邏輯結構示意圖。為了便于說明,僅僅示出了與本發(fā)明實施例相關的部分,其中包含的功能模塊/單元可以是軟件模塊/單元、硬件模塊/單元或軟硬件相結合模塊/單元。附圖17示例的獲得增益的基站包括第二基帶處理芯片,所述第二基帶處理芯片可以是前述方法實施例中的第二基帶處理芯片,所述第二基帶處理芯片包括最大比合并模塊1701和發(fā)送模塊1702,其中最大比合并模塊1701,用于對所述第二基帶處理芯片接收的上行數據進行最大比合并,所述上行數據是用戶設備同時向第一基帶處理芯片和所述第二基帶處理芯片發(fā)送的數據。本實施例中,第一基帶處理芯片可以是前述方法實施例中的第一基帶處理芯片;發(fā)送模塊1702,用于將所述最大比合并模塊1701進行最大比合并后所得數據發(fā)往所述第一基帶處理芯片,以使所述第一基帶處理芯片對接收到的數據進行最大比合并。附圖17示例的第二基帶處理芯片還可以包括接收模塊1801,如附圖18所示本發(fā)明另一實施例提供的獲得合并增益的基站。接收模塊1801,用于接收第一基帶處理芯片對所述上行數據進行最大比合并后譯碼所得數據。附圖18示例的第二基帶處理芯片還可以包括干擾抵消模塊1901,如附圖19所示本發(fā)明另一實施例提供的獲得合并增益的基站。干擾抵消模塊1901,用于對所述接收模塊 1801接收到的所述第一基帶處理芯片譯碼所得數據進行干擾抵消。在本實施例中,干擾抵消是指對解調或譯碼后的信號(數據)進行重構,將重構后的信號(數據)從天線數據中抵消掉,以減少該用戶對其它用戶的干擾。需要說明的是,并不是對所有的用戶都會進行干擾抵消,對于某用戶是否進行干擾抵消由資源管理模塊決定,例如,在第一基帶處理芯片中該用戶是速率最高的用戶,則進行干擾抵消。然而,在第二基帶處理芯片中,若該用戶速率不是最高的,而且比該用戶更高速率的用戶占用了所有的干擾抵消所用資源,則該用戶在第二基帶處理芯片中可以不進行干擾抵消。需要說明的是,在附圖17至附圖19任意一個示例的獲得增益的基站中,第一基帶處理芯片和第二基帶處理芯片可以處于相同的物理基站或邏輯基站;或者,第一基帶處理芯片和第二基帶處理芯片分別處于不同的物理基站,例如,第一基帶處理芯片處于主服務基站,第二基帶處理芯片處于輔服務基站;或者,第一基帶處理芯片和第二基帶處理芯片分別處于不同的邏輯基站。請參閱附圖20,是本發(fā)明另一實施例提供的獲得增益的基站邏輯結構示意圖。為了便于說明,僅僅示出了與本發(fā)明實施例相關的部分,其中包含的功能模塊/單元可以是軟件模塊/單元、硬件模塊/單元或軟硬件相結合模塊/單元。附圖20示例的獲得增益的基站包括第二基帶處理芯片,所述第二基帶處理芯片可以是前述方法實施例中的第二基帶處理芯片,所述第二基帶處理芯片包括譯碼模塊2001、最大比合并模塊2002和發(fā)送模塊 2003,其中譯碼模塊2001,用于對所述第二基帶處理芯片接收的上行數據進行譯碼,所述上行數據是用戶設備同時向第一基帶處理芯片和所述第二基帶處理芯片發(fā)送的數據。本實施例中,第一基帶處理芯片可以是前述方法實施例中的第一基帶處理芯片;最大比合并模塊2002,用于若所述譯碼模塊2001譯碼錯誤,則對所述第二基帶處理芯片接收的上行數據進行最大比合并;發(fā)送模塊2003,用于將所述最大比合并模塊2002進行最大比合并后所得數據發(fā)送至所述第一基帶處理芯片,以使所述第一基帶處理芯片對接收到的數據進行最大比合并。附圖20示例的第二基帶處理芯片還可以包括接收模塊2101,如附圖21所示本發(fā)明另一實施例提供的獲得合并增益的基站。接收模塊2101,用于接收第一基帶處理芯片對所述上行數據進行最大比合并后譯碼所得數據。附圖21示例的第二基帶處理芯片還可以包括干擾抵消模塊2201,如附圖22所示本發(fā)明另一實施例提供的獲得合并增益的基站。干擾抵消模塊2201,用于對所述接收模塊 2101接收到的所述第一基帶處理芯片譯碼所得數據進行干擾抵消。在本實施例中,干擾抵消是指對解調或譯碼后的信號(數據)進行重構,將重構后的信號(數據)從天線數據中抵消掉,以減少該用戶對其它用戶的干擾。需要說明的是,并不是對所有的用戶都會進行干擾抵消,對于某用戶是否進行干擾抵消由資源管理模塊決定,例如,在第一基帶處理芯片中該用戶是速率最高的用戶,則進行干擾抵消。然而,在第二基帶處理芯片中,若該用戶速率不是最高的,而且比該用戶更高速率的用戶占用了所有的干擾抵消所用資源,則該用戶在第二基帶處理芯片中可以不進行干擾抵消。需要說明的是,在附圖20至附圖22任意一個示例的獲得增益的基站中,第一基帶處理芯片和第二基帶處理芯片可以處于相同的物理基站或邏輯基站;或者,第一基帶處理芯片和第二基帶處理芯片分別處于不同的物理基站,例如,第一基帶處理芯片處于主服務基站,第二基帶處理芯片處于輔服務基站;或者,第一基帶處理芯片和第二基帶處理芯片分別處于不同的邏輯基站。需要說明的是,上述裝置各模塊/單元之間的信息交互、執(zhí)行過程等內容,由于與本發(fā)明方法實施例基于同一構思,其帶來的技術效果與本發(fā)明方法實施例相同,具體內容可參見本發(fā)明方法實施例中的敘述,此處不再贅述。本領域普通技術人員可以理解上述實施例的各種方法中的全部或部分步驟是可以通過程序來指令相關的硬件來完成,比如以下各種方法的一種或多種或全部方法一主基帶處理芯片接收上行數據和至少一個輔基帶處理芯片對所述至少一個輔基帶處理芯片接收的上行數據進行最大比合并后發(fā)送至所述主基帶處理芯片的數據, 所述上行數據由用戶設備同時向所述主基帶處理芯片和所述輔基帶處理芯片發(fā)送;所述主基帶處理芯片對所述主基帶處理芯片接收的數據進行最大比合并。方法二 主基帶處理芯片對上行數據進行譯碼,所述上行數據由用戶設備同時向輔基帶處理芯片和所述主基帶處理芯片發(fā)送;若所述主基帶處理芯片譯碼錯誤且所有所述輔基帶處理芯片對所述輔基帶處理芯片接收的上行數據譯碼錯誤,則所述主基帶處理芯片接收至少一個輔基帶處理芯片對所述至少一個輔基帶處理芯片接收的上行數據進行最大比合并后的數據;所述主基帶處理芯片對所述主基帶處理芯片接收的數據進行最大比合并。
方法三輔基帶處理芯片對所述輔基帶處理芯片接收的上行數據進行最大比合并,所述上行數據是用戶設備同時向主基帶處理芯片和所述輔基帶處理芯片發(fā)送的數據; 所述輔基帶處理芯片將進行最大比合并后所得數據發(fā)往所述主基帶處理芯片,以使所述主基帶處理芯片對接收到的數據進行最大比合并。方法四輔基帶處理芯片對所述輔基帶處理芯片接收的上行數據進行譯碼,所述上行數據是用戶設備同時向主基帶處理芯片和所述輔基帶處理芯片發(fā)送的數據;若所述輔基帶處理芯片譯碼錯誤,則對所述接收的上行數據進行最大比合并;所述輔基帶處理芯片將進行最大比合并后所得數據發(fā)送至所述主基帶處理芯片,以使所述主基帶處理芯片對接收到的數據進行最大比合并。該程序可以存儲于一計算機可讀存儲介質中,存儲介質可以包括只讀存儲器 (ROM, Read Only Memory)、隨機存取存儲器(RAM,Random Access Memory)、磁盤或光盤等。以上對本發(fā)明實施例提供的獲得合并增益的方法和基站進行了詳細介紹,本文中應用了具體個例對本發(fā)明的原理及實施方式進行了闡述,以上實施例的說明只是用于幫助理解本發(fā)明的方法及其核心思想;同時,對于本領域的一般技術人員,依據本發(fā)明的思想, 在具體實施方式
及應用范圍上均會有改變之處,綜上所述,本說明書內容不應理解為對本發(fā)明的限制。
2權利要求
1.一種獲得合并增益的方法,其特征在于,所述方法包括主基帶處理芯片接收上行數據和至少一個輔基帶處理芯片對所述至少一個輔基帶處理芯片接收的上行數據進行最大比合并后發(fā)送至所述主基帶處理芯片的數據,所述上行數據由用戶設備同時向所述主基帶處理芯片和所述輔基帶處理芯片發(fā)送;所述主基帶處理芯片對所述主基帶處理芯片接收的數據進行最大比合并。
2.如權利要求1所述的方法,其特征在于,所述主基帶處理芯片對所述接收的數據進行最大比合并的過程,包括所述主基帶處理芯片對所述用戶設備發(fā)送至所述主基帶處理芯片的上行數據進行最大比合并;所述主基帶處理芯片對第一部分數據和第二部分數據再次進行最大比合并,所述第一部分數據為所述主基帶處理芯片對所述用戶設備發(fā)送至所述主基帶處理芯片的上行數據進行最大比合并所得數據,所述第二部分數據為所述至少一個輔基帶處理芯片對所述至少一個輔基帶處理芯片接收的上行數據進行最大比合并所得數據,所述第二部分數據由所述至少一個輔基帶處理芯片發(fā)送至所述主基帶處理芯片。
3.如權利要求2所述的方法,其特征在于,所述主基帶處理芯片對第一部分數據和所述至少一個輔基帶處理芯片發(fā)送的第二部分數據再次進行最大比合并的過程后,還包括所述主基帶處理芯片對所述再次進行最大比合并后所得數據進行譯碼;所述主基帶處理芯片將進行譯碼所得數據發(fā)送至所有所述輔基帶處理芯片。
4.如權利要求3所述的方法,其特征在于,所述方法還包括所述主基帶處理芯片對所述譯碼后所得數據進行干擾抵消。
5.如權利要求1至4任意一項所述的方法,其特征在于,所述主基帶處理芯片接收上行數據和至少一個輔基帶處理芯片對所述至少一個輔基帶處理芯片接收的上行數據進行最大比合并后發(fā)送至所述主基帶處理芯片的數據這一過程之前,還包括所述主基帶處理芯片接收無線網絡控制器對所述用戶設備進行操作時由主控模塊轉發(fā)的無線網絡控制器對所述用戶設備進行操作的通知;或者所述主基帶處理芯片接收由主控模塊通知的主基帶處理芯片或輔基帶處理芯片的地址f曰息。
6.一種獲得合并增益的方法,其特征在于,所述方法包括主基帶處理芯片對上行數據進行譯碼,所述上行數據由用戶設備同時向輔基帶處理芯片和所述主基帶處理芯片發(fā)送;若所述主基帶處理芯片譯碼錯誤且所有所述輔基帶處理芯片對所述輔基帶處理芯片接收的上行數據譯碼錯誤,則所述主基帶處理芯片接收至少一個輔基帶處理芯片對所述至少一個輔基帶處理芯片接收的上行數據進行最大比合并后的數據;所述主基帶處理芯片對所述主基帶處理芯片接收的數據進行最大比合并。
7.如權利要求6所述的方法,其特征在于,所述主基帶處理芯片對所述接收數據進行最大比合并的過程包括所述主基帶處理芯片對所述用戶設備發(fā)送至所述主基帶處理芯片的上行數據進行最大比合并;所述主基帶處理芯片對第一部分數據和所述至少一個輔基帶處理芯片發(fā)送的第二部分數據再次進行最大比合并,所述第一部分數據為所述主基帶處理芯片對用戶設備發(fā)送至所述主基帶處理芯片的上行數據進行最大比合并所得數據,所述第二部分數據為所述至少一個輔基帶處理芯片對所述至少一個輔基帶處理芯片接收的上行數據進行最大比合并所得數據。
8.如權利要求7所述的方法,其特征在于,所述主基帶處理芯片對第一部分數據和所述至少一個輔基帶處理芯片發(fā)送的第二部分數據再次進行最大比合并的過程之后還包括所述主基帶處理芯片對所述再次進行最大比合并后所得數據進行譯碼;所述主基帶處理芯片將所述再次進行最大比合并后所得數據進行譯碼所得數據發(fā)送至所有所述輔基帶處理芯片。
9.如權利要求8所述的方法,其特征在于,所述方法還包括所述主基帶處理芯片對所述譯碼后所得數據進行干擾抵消。
10.如權利要求7至9任意一項所述的方法,其特征在于,所述主基帶處理芯片對上行數據進行譯碼的過程之前還包括所述主基帶處理芯片接收無線網絡控制器對所述用戶設備進行操作時由主控模塊轉發(fā)的無線網絡控制器對所述用戶設備進行操作的通知;或者所述主基帶處理芯片接收由主控模塊通知的主基帶處理芯片或輔基帶處理芯片的地址f曰息。
11.一種獲得合并增益的方法,其特征在于,所述方法包括輔基帶處理芯片對所述輔基帶處理芯片接收的上行數據進行最大比合并,所述上行數據是用戶設備同時向主基帶處理芯片和所述輔基帶處理芯片發(fā)送的數據;所述輔基帶處理芯片將進行最大比合并后所得數據發(fā)往所述主基帶處理芯片,以使所述主基帶處理芯片對接收到的數據進行最大比合并。
12.如權利要求11所述的方法,其特征在于,所述方法還包括所述輔基帶處理芯片接收所述主基帶處理芯片對所述上行數據進行最大比合并后譯碼所得數據。
13.如權利要求12所述的方法,其特征在于,所述方法還包括所述輔基帶處理芯片對接收到的所述主基帶處理芯片譯碼所得數據進行干擾抵消。
14.一種獲得合并增益的方法,其特征在于,所述方法包括輔基帶處理芯片對所述輔基帶處理芯片接收的上行數據進行譯碼,所述上行數據是用戶設備同時向主基帶處理芯片和所述輔基帶處理芯片發(fā)送的數據;若所述輔基帶處理芯片譯碼錯誤,則對所述接收的上行數據進行最大比合并;所述輔基帶處理芯片將進行最大比合并后所得數據發(fā)送至所述主基帶處理芯片,以使所述主基帶處理芯片對接收到的數據進行最大比合并。
15.如權利要求14所述的方法,其特征在于,所述方法還包括所述輔基帶處理芯片接收所述主基帶處理芯片對所述上行數據進行最大比合并后譯碼所得數據。
16.如權利要求15所述的方法,其特征在于,所述方法還包括所述輔基帶處理芯片對接收到的所述主基帶處理芯片譯碼所得數據進行干擾抵消。
17.一種獲得增益的基站,其特征在于,所述基站包括第一基帶處理芯片,所述第一基帶處理芯片包括接收模塊和最大比合并模塊;所述接收模塊,用于接收上行數據和至少一個第二基帶處理芯片對所述至少一個第二基帶處理芯片接收的上行數據進行最大比合并后發(fā)送至所述第一基帶處理芯片的數據,所述上行數據由用戶設備同時向所述第一基帶處理芯片和所述第二基帶處理芯片發(fā)送; 所述最大比合并模塊,用于對所述接收模塊接收的數據進行最大比合并。
18.如權利要求17所述的基站,其特征在于,所述最大比合并模塊包括第一合并單元,用于對所述用戶設備發(fā)送至所述第一基帶處理芯片的上行數據進行最大比合并;第二合并單元,用于對第一部分數據和所述至少一個第二基帶處理芯片發(fā)送的第二部分數據再次進行最大比合并,所述第一部分數據為所述第一合并單元對所述用戶設備發(fā)送至所述第一基帶處理芯片的上行數據進行最大比合并所得數據,所述第二部分數據為所述至少一個第二基帶處理芯片對所述至少一個第二基帶處理芯片接收的上行數據進行最大比合并所得數據。
19.如權利要求18所述的基站,其特征在于,所述第一基帶處理芯片還包括 譯碼模塊,用于對所述第二合并單元再次進行最大比合并后所得數據進行譯碼; 發(fā)送模塊,用于將所述譯碼模塊進行譯碼所得數據發(fā)送至所有所述第二基帶處理芯片。
20.如權利要求19所述的基站,其特征在于,所述第一基帶處理芯片還包括 干擾抵消模塊,用于對所述譯碼模塊譯碼后所得數據進行干擾抵消。
21.如權利要求17至20任意一項所述的基站,其特征在于,所述第一基帶處理芯片還包括通知接收模塊,用于接收無線網絡控制器對所述用戶設備進行操作時由主控模塊轉發(fā)的無線網絡控制器對所述用戶設備進行操作的通知;或者地址信息接收模塊,用于接收由主控模塊通知的第一基帶處理芯片或第二基帶處理芯片的地址信息。
22.如權利要求17至20任意一項所述的基站,其特征在于,所述第一基帶處理芯片和第二基帶處理芯片處于相同的物理基站或邏輯基站;或者所述第一基帶處理芯片和第二基帶處理芯片分別處于不同的物理基站;或者所述第一基帶處理芯片和第二基帶處理芯片分別處于不同的邏輯基站。
23.一種獲得增益的基站,其特征在于,所述基站包括第一基帶處理芯片,所述第一基帶處理芯片包括第一譯碼模塊、接收模塊和最大比合并模塊;所述第一譯碼模塊,用于對上行數據進行譯碼,所述上行數據是用戶設備同時向第二基帶處理芯片和所述第一基帶處理芯片發(fā)送的數據;所述接收模塊,用于若所述第一譯碼模塊譯碼錯誤且所有所述第二基帶處理芯片對所述第二基帶處理芯片接收的上行數據譯碼錯誤,則接收至少一個第二基帶處理芯片對所述至少一個第二基帶處理芯片接收的上行數據進行最大比合并后的數據;所述最大比合并模塊,用于對所述接收模塊接收的數據進行最大比合并。
24.如權利要求23所述的基站,其特征在于,所述最大比合并模塊包括第一合并單元,用于對所述用戶設備發(fā)送至所述第一基帶處理芯片的上行數據進行最大比合并;第二合并單元,用于對第一部分數據和所述至少一個第二基帶處理芯片發(fā)送的第二部分數據再次進行最大比合并,所述第一部分數據為所述第一合并單元對用戶設備發(fā)送至所述第一基帶處理芯片的上行數據進行最大比合并所得數據,所述第二部分數據為所述至少一個第二基帶處理芯片對所述至少一個第二基帶處理芯片接收的上行數據進行最大比合并所得數據。
25.如權利要求M所述的基站,其特征在于,所述第一基帶處理芯片還包括 第二譯碼模塊,用于對所述第二合并單元所得數據進行譯碼;發(fā)送模塊,用于將所述第二譯碼模塊進行譯碼所得數據發(fā)送至所有所述第二基帶處理心片。
26.如權利要求25所述的基站,其特征在于,所述第一基帶處理芯片還包括 干擾抵消模塊,用于對所述第二譯碼模塊譯碼后所得數據進行干擾抵消。
27.如權利要求23至沈任意一項所述的基站,其特征在于,所述第一基帶處理芯片還包括通知接收模塊,用于接收無線網絡控制器對所述用戶設備進行操作時由主控模塊轉發(fā)的無線網絡控制器對所述用戶設備進行操作的通知;或者地址信息接收模塊,用于接收由主控模塊通知的第一基帶處理芯片或第二基帶處理芯片的地址信息。
28.如權利要求23至沈任意一項所述的基站,其特征在于,所述第一基帶處理芯片和第二基帶處理芯片處于相同的物理基站或邏輯基站;或者所述第一基帶處理芯片和第二基帶處理芯片分別處于不同的物理基站;或者所述第一基帶處理芯片和第二基帶處理芯片分別處于不同的邏輯基站。
29.一種獲得合并增益的基站,其特征在于,所述基站包括第二基帶處理芯片,所述第二基帶處理芯片包括最大比合并模塊和發(fā)送模塊;所述最大比合并模塊,用于對所述第二基帶處理芯片接收的上行數據進行最大比合并,所述上行數據是用戶設備同時向第一基帶處理芯片和所述第二基帶處理芯片發(fā)送的數據;所述發(fā)送模塊,用于將所述最大比合并模塊進行最大比合并后所得數據發(fā)往所述第一基帶處理芯片,以使所述第一基帶處理芯片對接收到的數據進行最大比合并。
30.如權利要求四所述的基站,其特征在于,所述第二基帶處理芯片還包括接收模塊,用于接收所述第一基帶處理芯片對所述上行數據進行最大比合并后譯碼所得數據。
31.如權利要求30所述的基站,其特征在于,所述第二基帶處理芯片還包括干擾抵消模塊,用于對所述接收模塊接收到的所述第一基帶處理芯片譯碼所得數據進行干擾抵消。
32.如權利要求四至31任意一項所述的基站,其特征在于,所述第一基帶處理芯片和第二基帶處理芯片處于相同的物理基站或邏輯基站;或者所述第一基帶處理芯片和第二基帶處理芯片分別處于不同的物理基站;或者所述第一基帶處理芯片和第二基帶處理芯片分別處于不同的邏輯基站。
33.一種獲得合并增益的基站,其特征在于,所述基站包括第二基帶處理芯片,所述第二基帶處理芯片包括譯碼模塊、最大比合并模塊和發(fā)送模塊;所述譯碼模塊,用于對所述第二基帶處理芯片接收的上行數據進行譯碼,所述上行數據是用戶設備同時向第一基帶處理芯片和所述第二基帶處理芯片發(fā)送的數據;所述最大比合并模塊,用于若所述譯碼模塊譯碼錯誤,則對所述第二基帶處理芯片接收的上行數據進行最大比合并;所述發(fā)送模塊,用于將所述最大比合并模塊進行最大比合并后所得數據發(fā)送至所述第一基帶處理芯片,以使所述第一基帶處理芯片對接收到的數據進行最大比合并。
34.如權利要求33所述的基站,其特征在于,所述第二基帶處理芯片還包括接收模塊,用于接收所述第一基帶處理芯片對所述上行數據進行最大比合并后譯碼所得數據。
35.如權利要求34所述的基站,其特征在于,所述第二基帶處理芯片還包括干擾抵消模塊,用于對所述接收模塊接收到的所述第一基帶處理芯片譯碼所得數據進行干擾抵消。
36.如權利要求33至35任意一項所述的基站,其特征在于,所述第一基帶處理芯片和第二基帶處理芯片處于相同的物理基站或邏輯基站;或者所述第一基帶處理芯片和第二基帶處理芯片分別處于不同的物理基站;或者所述第一基帶處理芯片和第二基帶處理芯片分別處于不同的邏輯基站。
全文摘要
本發(fā)明實施例提供一種獲得合并增益的方法和基站,以提高數據解調性能。所述方法包括主基帶處理芯片接收上行數據和至少一個輔基帶處理芯片對所述至少一個輔基帶處理芯片接收的上行數據進行最大比合并后發(fā)送至所述主基帶處理芯片的數據,所述上行數據由用戶設備同時向所述主基帶處理芯片和所述輔基帶處理芯片發(fā)送;所述主基帶處理芯片對所述主基帶處理芯片接收的數據進行最大比合并。與軟切換時的選擇性合并相比,本發(fā)明實施例提供的方法可以獲得較好的增益,提高數據解調性能。
文檔編號H04L1/06GK102405612SQ201180001245
公開日2012年4月4日 申請日期2011年6月28日 優(yōu)先權日2011年6月28日
發(fā)明者梁自軍, 許亮, 鄧中明 申請人:華為技術有限公司
網友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
无极县| 余姚市| 平昌县| 长海县| 临猗县| 沈阳市| 台北县| 闵行区| 神木县| 巴楚县| 资讯 | 瓦房店市| 商都县| 肥东县| 邹平县| 云龙县| 福泉市| 伊金霍洛旗| 基隆市| 宁波市| 孟村| 杭锦旗| 东光县| 呼伦贝尔市| 延吉市| 通江县| 江津市| 巩留县| 镇安县| 花莲县| 蓝田县| 自贡市| 浮梁县| 博客| 无锡市| 济宁市| 普安县| 尼勒克县| 乌拉特后旗| 大城县| 玛曲县|