專利名稱:一種vga在位檢測(cè)方法、電路及數(shù)字硬盤錄像機(jī)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明屬于電子監(jiān)控領(lǐng)域,尤其涉及ー種VGA在位檢測(cè)方法、電路及數(shù)字硬盤錄像機(jī)。
背景技術(shù):
目前,在監(jiān)控行業(yè)中,數(shù)字硬盤錄像機(jī)(Digital Video Recorder, DVR)等主流設(shè)備為了支持常用的視頻圖像陣列(Video Graphics Array, VGA)顯示器,都會(huì)設(shè)計(jì)有VGA顯示接ロ,以支持高清顯示,同時(shí)也會(huì)支持復(fù)合電視廣播信號(hào)(composite video broadcastsignal, CVBS)接ロ以連接標(biāo)清顯示設(shè)備。相當(dāng)多的場(chǎng)景下,CVBS接ロ連接標(biāo)清設(shè)備即可滿足多數(shù)顯示需求,高清顯示設(shè)備使用的頻率并不高,因此VGA接ロ大多時(shí)候處在閑置狀態(tài),沒(méi)有連接連接器,此時(shí),DVR等設(shè)備內(nèi)還需要給VGA部分顯示控制電路供電,造成不必要的功耗損失。為了降低功耗,業(yè)界通常使用VGA連接器上的集成電路接ロ電路(IntegratedCircuit Interface Circuit, I2C)定時(shí)讀取對(duì)接顯示器的信息,進(jìn)行在位檢測(cè),在未對(duì)接顯示器時(shí)進(jìn)行節(jié)能控制,但是由于目前大多數(shù)設(shè)備的顯示驅(qū)動(dòng)接ロ已經(jīng)可以默認(rèn)兼容目前常用主流顯示設(shè)備,I2C的查詢功能很多設(shè)計(jì)里已取消使用,使用局限,并且目前設(shè)備端的接ロ電平一般為3. 3V,而外接顯示器標(biāo)準(zhǔn)電平是5V,需要在設(shè)備單板上増加較復(fù)雜的電平轉(zhuǎn)換電路實(shí)現(xiàn)I2C信號(hào)的電平兼容,增大了產(chǎn)品可靠性風(fēng)險(xiǎn)和設(shè)備成本,而且增加電平轉(zhuǎn)換電路需在VGA連接器上増加了兩個(gè)信號(hào)管腳,進(jìn)而增加了設(shè)備被靜電打壞的風(fēng)險(xiǎn)。
發(fā)明內(nèi)容
本發(fā)明實(shí)施例的目的在于提供ー種VGA在位檢測(cè)方法,g在解決現(xiàn)有在位檢測(cè)方法復(fù)雜,可靠性低,成本高的問(wèn)題。本發(fā)明實(shí)施例是這樣實(shí)現(xiàn)的,ー種VGA在位檢測(cè)方法,所述方法包括下述步驟通過(guò)VGA接ロ獲取在位檢測(cè)信號(hào);根據(jù)所述在位檢測(cè)信號(hào)判斷VGA顯示器是否在位;若否,則生成關(guān)斷信號(hào)以關(guān)斷VGA電源。本發(fā)明實(shí)施例的另ー目的在于提供ー種VGA在位檢測(cè)電路,所述在位檢測(cè)電路的輸入端與VGA接ロ的第五引腳內(nèi)端連接,所述在位檢測(cè)電路的輸出端與供電電路的控制端連接,所述在位檢測(cè)電路的電源端與VGA接ロ電源電壓連接,所述在位檢測(cè)電路包括信號(hào)獲取單元,所述信號(hào)獲取單元的輸入端為所述在位檢測(cè)電路的輸入端,用于獲取在位檢測(cè)信號(hào);處理單元,所述處理単元的輸入端與所述信號(hào)獲取單元的輸出端連接,所述處理単元的輸出端為所述在位檢測(cè)電路的輸出端,用于根據(jù)所述在位檢測(cè)信號(hào)判斷VGA顯示器是否在位,在VGA顯示器不在位時(shí)生成關(guān)斷信號(hào)以關(guān)斷VGA電源。 本發(fā)明實(shí)施例的另ー目的在于提供ー種包括上述VGA在位檢測(cè)電路的顯示控制電路。本發(fā)明實(shí)施例的另ー目的在于提供ー種包括上述VGA顯示控制電路的數(shù)字硬盤錄像機(jī)。本發(fā)明實(shí)施例通過(guò)與懸空的VGA接ロ第五引腳連接判斷VGA顯示器是否在位,并在VGA顯示器不在位的狀態(tài)現(xiàn),控制關(guān)斷供電電路以及芯片內(nèi)部電源,實(shí)現(xiàn)DVR等設(shè)備中的VGA顯示電路由常供電模式,變?yōu)閂GA顯示器連接上后再供電,降低了不使用VGA顯示時(shí)的功耗。并且,該方案結(jié)構(gòu)簡(jiǎn)単,實(shí)現(xiàn)容易,可靠性高,成本低。
圖I為本發(fā)明一實(shí)施例提供的VGA在位檢測(cè)方法的實(shí)現(xiàn)流程圖;
圖2為本發(fā)明一實(shí)施例提供的VGA在位檢測(cè)電路結(jié)構(gòu)圖;圖3為本發(fā)明一實(shí)施例提供的VGA在位檢測(cè)電路示例電路結(jié)構(gòu)圖。
具體實(shí)施例方式為了使本發(fā)明的目的、技術(shù)方案及優(yōu)點(diǎn)更加清楚明白,以下結(jié)合附圖及實(shí)施例,對(duì)本發(fā)明進(jìn)行進(jìn)ー步詳細(xì)說(shuō)明。應(yīng)當(dāng)理解,此處所描述的具體實(shí)施例僅僅用以解釋本發(fā)明,并不用于限定本發(fā)明。本發(fā)明實(shí)施例通過(guò)與懸空的VGA接ロ第五引腳連接判斷VGA顯示器是否在位,實(shí)現(xiàn)在VGA顯示器連接上后再供電,降低了不使用VGA顯示時(shí)的功耗,該方案結(jié)構(gòu)簡(jiǎn)単,實(shí)現(xiàn)容易,可靠性高,成本低。圖I示出了本發(fā)明ー實(shí)施例提供的VGA在位檢測(cè)方法的實(shí)現(xiàn)流程,詳述如下在步驟SlOl中,通過(guò)VGA接ロ獲取在位檢測(cè)信號(hào);在本發(fā)明實(shí)施例中,該在位檢測(cè)信號(hào)可以為通用輸入/輸出(General PurposeInput Output, GPIO)信號(hào)。在步驟S102中,根據(jù)該在位檢測(cè)信號(hào)判斷VGA顯示器是否在位;在本發(fā)明實(shí)施例中,通過(guò)在位檢測(cè)信號(hào)判斷VGA顯示器是否在位,在沒(méi)有VGA顯示器接入?yún)迹粚?duì)在位檢測(cè)信號(hào)進(jìn)行處理。在步驟S103中,若否,則生成關(guān)斷信號(hào)以關(guān)斷VGA電源。作為本發(fā)明ー實(shí)施例,該VGA電源包括單板VGA電源和處理單元內(nèi)部VGA模塊電源。在本發(fā)明實(shí)施例中,當(dāng)通過(guò)在位檢測(cè)信號(hào)檢測(cè)沒(méi)有VGA顯示器接入?yún)?,生成關(guān)斷信號(hào)控制關(guān)斷供電電路3,以關(guān)斷外部單板上VGA顯示控制電路的電源以及處理芯片內(nèi)部關(guān)于VGA模塊的電源。本發(fā)明實(shí)施例通過(guò)VGA接ロ獲取在位檢測(cè)信號(hào),對(duì)顯示器是否在位進(jìn)行狀態(tài)檢測(cè),并在VGA顯示器不在位的狀態(tài)下,控制關(guān)斷供電電路以及芯片內(nèi)部電源,實(shí)現(xiàn)DVR等設(shè)備中的VGA顯示電路由常供電模式,變?yōu)閂GA顯示器連接上后再供電,降低了不使用VGA顯示時(shí)的功耗,該方案結(jié)構(gòu)簡(jiǎn)單,實(shí)現(xiàn)容易,可靠性高,成本低。圖2示出了本發(fā)明ー實(shí)施例提供的VGA在位檢測(cè)電路結(jié)構(gòu),為了便于說(shuō)明,僅示出了與本發(fā)明實(shí)施例相關(guān)的部分。
作為本發(fā)明ー實(shí)施例,該VGA在位檢測(cè)電路2的輸入端與VGA接ロ I的第五引腳DDCGND內(nèi)端連接,在位檢測(cè)電路2的輸出端與供電電路3連接,在位檢測(cè)電路2的電源端與VGA接ロ I的電源電壓連接,在位檢測(cè)電路2具體包括信號(hào)獲取單元21,該信號(hào)獲取單元21的輸入端為在位檢測(cè)電路2的輸入端,用于獲取在位檢測(cè)信號(hào);處理單元22,該處理単元22的輸入端與信號(hào)獲取單元21的輸出端連接,處理單元22的輸出端為在位檢測(cè)電路2的輸出端與供電電路3連接,用于根據(jù)在位檢測(cè)信號(hào)判斷VGA顯示器是否在位,在VGA顯示器不 在位時(shí)生成關(guān)斷信號(hào)以關(guān)斷VGA電源。作為本發(fā)明ー實(shí)施例,該VGA電源包括單板VGA電源和處理單元內(nèi)部VGA模塊電源。圖3示出了本發(fā)明ー實(shí)施例提供的VGA在位檢測(cè)電路的示例電路結(jié)構(gòu)圖,為了便于說(shuō)明,僅示出了與本發(fā)明實(shí)施例相關(guān)的部分。在本發(fā)明實(shí)施例中,信號(hào)獲取單元21包括至少ー上拉電位R1,該上拉電阻Rl的一端同時(shí)為信號(hào)獲取單元21的輸入端和輸出端,上拉電阻Rl的另一端為所述信號(hào)獲取單元的電源端。優(yōu)選地,當(dāng)上拉電阻Rl的阻值范圍為IK Ω-IOK Ω,尤其當(dāng)上拉電阻Rl的阻值為4.7ΚΩ時(shí),在位檢測(cè)信號(hào)的參數(shù)比較理想。在本發(fā)明實(shí)施例中,處理單元22可以為微處理器CPU,該微處理器CPU的輸入端為處理單元22的輸入端,微處理器CPU的輸出端為處理単元22的輸出端。在本發(fā)明實(shí)施例中,圖3示出了標(biāo)準(zhǔn)的VGA接ロ I的管腳定義,其中第五引腳DDCGND在顯示器端與接地端GND連接在一起,在DVR設(shè)備端是懸空的,本發(fā)明實(shí)施例在設(shè)備板端増加上拉電阻Rl,當(dāng)VGA連接器連接時(shí),在位檢測(cè)信號(hào)變?yōu)榈碗娖?,從而觸發(fā)微處理器CPU中斷,微處理器CPU控制供電電路3為VGA顯示控制電路供電,實(shí)現(xiàn)VGA顯示,當(dāng)沒(méi)有VGA連接器接入時(shí),在位檢測(cè)信號(hào)為高電平,微處理器CPU不響應(yīng),輸出低電平的關(guān)斷信號(hào),控制供電電路3停止為VGA顯示控制電路供電,以實(shí)現(xiàn)在不對(duì)接VGA顯示時(shí)降低功耗,并且同時(shí)關(guān)斷芯片內(nèi)部電源,進(jìn)ー步降低VGA顯示控制電路功耗。作為本發(fā)明ー實(shí)施例,VGA在位檢測(cè)電路可以適用于各種數(shù)字硬盤錄像機(jī)等監(jiān)控設(shè)備的VGA顯示控制電路中,而值得注意的是,該VGA顯示控制電路在使用場(chǎng)景中并不一直與顯示設(shè)備連接。在本發(fā)明實(shí)施例中,通過(guò)與懸空的VGA接ロ第五引腳連接判斷VGA顯示器是否在位,并在VGA顯示器不在位的狀態(tài)現(xiàn),控制關(guān)斷供電電路以及芯片內(nèi)部電源,實(shí)現(xiàn)DVR等設(shè)備中的VGA顯示電路由常供電模式,變?yōu)閂GA顯示器連接上后再供電,降低了不使用VGA顯示時(shí)的功耗。并且,該方案結(jié)構(gòu)簡(jiǎn)單,實(shí)現(xiàn)容易,可靠性高,成本低。以上僅為本發(fā)明的較佳實(shí)施例而已,并不用以限制本發(fā)明,凡在本發(fā)明的精神和原則之內(nèi)所作的任何修改、等同替換和改進(jìn)等,均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。
權(quán)利要求
1.ー種VGA在位檢測(cè)方法,其特征在于,所述方法包括下述步驟 通過(guò)VGA接ロ獲取在位檢測(cè)信號(hào); 根據(jù)所述在位檢測(cè)信號(hào)判斷VGA顯示器是否在位; 若否,則生成關(guān)斷信號(hào)以關(guān)斷VGA電源。
2.如權(quán)利要求I所述方法,其特征在于,所述VGA電源包括單板VGA電源和處理單元內(nèi)部VGA模塊電源。
3.如權(quán)利要求I所述方法,其特征在于,所述在位檢測(cè)信號(hào)為通用輸入/輸出信號(hào)。
4.ー種VGA在位檢測(cè)電路,其特征在于,所述在位檢測(cè)電路的輸入端與VGA接ロ的第五引腳內(nèi)端連接,所述在位檢測(cè)電路的輸出端與供電電路的控制端連接,所述在位檢測(cè)電路的電源端與VGA接ロ電源電壓連接,所述在位檢測(cè)電路包括 信號(hào)獲取單元,所述信號(hào)獲取單元的輸入端為所述在位檢測(cè)電路的輸入端,用于獲取在位檢測(cè)信號(hào); 處理單元,所述處理単元的輸入端與所述信號(hào)獲取單元的輸出端連接,所述處理単元的輸出端為所述在位檢測(cè)電路的輸出端,用于根據(jù)所述在位檢測(cè)信號(hào)判斷VGA顯示器是否在位,在VGA顯示器不在位時(shí)生成關(guān)斷信號(hào)以關(guān)斷VGA電源。
5.如權(quán)利要求4所述的VGA在位檢測(cè)電路,其特征在于,所述VGA電源包括單板VGA電源和處理單元內(nèi)部VGA模塊電源。
6.如權(quán)利要求4所述的VGA在位檢測(cè)電路,其特征在于,所述信號(hào)獲取單元包括至少ー上拉電位,所述上拉電阻的一端同時(shí)為所述信號(hào)獲取單元的輸入端和輸出端,所述上拉電阻的另一端為所述信號(hào)獲取單元的電源端。
7.如權(quán)利要求6所述的VGA在位檢測(cè)電路,其特征在于,所述上拉電阻的阻值范圍為一千歐姆至十千歐姆。
8.如權(quán)利要求4所述的VGA在位檢測(cè)電路,其特征在于,所述處理單元為微處理器,所述微處理器的輸入端為所述處理單元的輸入端,所述微處理器的輸出端為所述處理單元的輸出端。
9.ー種VGA顯示控制電路,其特征在于,所述顯示控制電路中的VGA在位檢測(cè)電路為如權(quán)利要求4至8任一項(xiàng)所述的VGA在位檢測(cè)電路。
10.ー種數(shù)字硬盤錄像機(jī),其特征在于,所述數(shù)字硬盤錄像機(jī)的顯示控制電路為如權(quán)利要求9所述的顯示控制電路。
全文摘要
本發(fā)明適用于電子監(jiān)控領(lǐng)域,提供了一種VGA在位檢測(cè)方法、電路及數(shù)字硬盤錄像機(jī),所述VGA在位檢測(cè)方法包括下述步驟通過(guò)VGA接口獲取在位檢測(cè)信號(hào);根據(jù)所述在位檢測(cè)信號(hào)判斷VGA顯示器是否在位;是否,則生成關(guān)斷信號(hào)關(guān)斷外部電源,并根據(jù)所述在位檢測(cè)信號(hào)關(guān)斷內(nèi)部電源。本發(fā)明實(shí)施例通過(guò)與懸空的VGA接口第五引腳連接判斷VGA顯示器是否在位,實(shí)現(xiàn)在VGA顯示器連接上后再供電,降低了不使用VGA顯示時(shí)的功耗,該方案結(jié)構(gòu)簡(jiǎn)單,實(shí)現(xiàn)容易,可靠性高,成本低。
文檔編號(hào)H04N5/781GK102685431SQ20121012672
公開(kāi)日2012年9月19日 申請(qǐng)日期2012年4月26日 優(yōu)先權(quán)日2012年4月26日
發(fā)明者何梁, 鄧安剛 申請(qǐng)人:華為技術(shù)有限公司