專利名稱:一種實現(xiàn)傳聲器靈敏度一致的方法及一種可調(diào)增益?zhèn)髀暺鞯闹谱鞣椒?br>
技術(shù)領(lǐng)域:
本發(fā)明涉及傳聲器技術(shù)領(lǐng)域,更具體的說,是涉及一種實現(xiàn)傳聲器靈敏度一致的方法及一種可調(diào)增益?zhèn)髀暺鳌?br>
背景技術(shù):
MIC (Microphone,麥克風或傳聲器),是將聲音信號轉(zhuǎn)換為電信號的能量轉(zhuǎn)換器件,也被成為話筒或微音器。目前,大多數(shù)麥克風都是ECM (Electret CondensorMicrophone,駐極體電容器麥克風),其工作原理是利用具有永久電荷隔離的聚合材料振動膜。ECM的靈敏度由聲學靈敏度和電路增益兩個方面構(gòu)成,其中,聲學靈敏度與ECM的振膜面積、振膜張力、極板間距、極化電位和背聲腔體積等相關(guān);電路增益與引出線寄生電容、放大器增益和放大器寄生電容等方面相關(guān),上述參數(shù)的可能變化范圍非常有限,并且其細微差異是不可避免的,并且其V/ι轉(zhuǎn)換器件使用的是J-FET,而對于J-FET來說,其增益是固定的,不可以也沒法進行增益的調(diào)整,部件的細微差異和工藝制程的差異導致靈敏度的分散。在ECM制作完成后,在后期根據(jù)對靈敏度要求的情況下,對ECM進行篩選測來選擇出合格的產(chǎn)品,因此,靈敏度的分布仍是一種離散式的分布狀況,誤差為+/_2dB的成品最好的也僅僅是95%左右。
因此,由于這些差異是不可避免的,為此提供一種實現(xiàn)傳聲器靈敏度一致的方法,可以在MIC制作完成后,設(shè)置需要的靈敏度時通過調(diào)整增益使制作成的產(chǎn)品具有一致的靈敏度值,進而提高成品率和降低制作成本,是本領(lǐng)域技術(shù)人員亟待解決的問題。
發(fā)明內(nèi)容
有鑒于此,本發(fā)明提供了一種實現(xiàn)傳聲器靈敏度一致的方法及一種可調(diào)增益?zhèn)髀暺?,以克服現(xiàn)有技術(shù)中由于V/I轉(zhuǎn)換器件使用的是J-FET,而對于J-FET來說,其增益是固定的,不可以也沒法進行增益的調(diào)整,無法設(shè)置需要的靈敏度使制作成的產(chǎn)品具有一致的靈敏度值,進而提高成品率和降低制作成本的問題。為實現(xiàn)上述目的,本發(fā)明提供如下技術(shù)方案—種實現(xiàn)傳聲器靈敏度一致性的方法,所述傳聲器的V/I轉(zhuǎn)換器件為具有可調(diào)整增益功能的ASIC集成線路,該方法包括所述傳聲器在組裝完成后,外部調(diào)試設(shè)備接收所述傳聲器的靈敏度,并對所述傳聲器的靈敏度進行測試;判斷測試結(jié)果的靈敏度是否在所述合格靈敏度范圍,如果否,所述外部調(diào)試設(shè)備控制所述ASIC集成線路進入增益調(diào)整狀態(tài);在所述增益調(diào)整狀態(tài)下,根據(jù)靈敏度的高低通過所述ASIC集成線路進行增益的調(diào)整,將所述傳聲器的靈敏度調(diào)整到所述合格靈敏度范圍。其中,所述ASIC集成線路有兩種工作狀態(tài),具體為正常使用狀態(tài)和增益調(diào)整狀態(tài)。其中,在所述增益調(diào)整狀態(tài)下,對所述ASIC集成線路內(nèi)的增益控制寄存器進行讀
寫調(diào)整。本發(fā)明在上述公開的一種實現(xiàn)傳聲器靈敏度一致性的方法的基礎(chǔ)上,還公開了一種可調(diào)增益?zhèn)髀暺?,所述傳聲器的V/I轉(zhuǎn)換器件為具有可調(diào)整增益功能的ASIC集成線路,對所述ASIC集成線路內(nèi)的增益控制寄存器進行讀寫調(diào)整。其中,所述ASIC集成線路有兩種工作狀態(tài),具體為正常使用狀態(tài)和增益調(diào)整狀態(tài)。經(jīng)由上述的技術(shù)方案可知,與現(xiàn)有技術(shù)相比,本發(fā)明公開了一種實現(xiàn)傳聲器靈敏度一致的方法及一種可調(diào)增益?zhèn)髀暺?,所述傳聲器的V/I轉(zhuǎn)換器件為具有可調(diào)整增益功能的ASIC集成線路,該方法包括所述傳聲器在組裝完成后,外部調(diào)試設(shè)備接收所述傳聲器的靈敏度,并對所述傳聲器的靈敏度進行測試;判斷測試結(jié)果的靈敏度是否在所述合格靈敏度范圍,如果否,所述外部調(diào)試設(shè)備控制所述ASIC集成線路進入增益調(diào)整狀態(tài);在所述增益調(diào)整狀態(tài)下,根據(jù)靈敏度的高低通過所述ASIC集成線路進行增益的調(diào)整,將所述傳聲器的靈敏度調(diào)整到所述合格靈敏度范圍。通過外部調(diào)試設(shè)備設(shè)置合格的靈敏度范圍,采用具有可調(diào)整增益功能的ASIC集成線路使制作成的產(chǎn)品具有一致靈敏度值,從而提高成品率和減低生產(chǎn)成本。
為了更清楚地說明本發(fā)明實施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對實施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的實施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)提供的附圖獲得其他的附圖。圖1為本發(fā)明實施例公開的一種實現(xiàn)傳聲器靈敏度一致的方法流程圖;圖2為本發(fā)明實施例公開的一種可調(diào)增益?zhèn)髀暺鹘Y(jié)構(gòu)示意圖;圖3為本發(fā)明實施例公開的ASIC集成線路的原理圖。
具體實施例方式下面將結(jié)合本發(fā)明實施例中的附圖,對本發(fā)明實施例中的技術(shù)方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本發(fā)明一部分實施例,而不是全部的實施例?;诒景l(fā)明中的實施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其他實施例,都屬于本發(fā)明保護的范圍。本發(fā)明公開了一種實現(xiàn)傳聲器靈敏度一致的方法及一種可調(diào)增益?zhèn)髀暺?,傳聲器的V/ι轉(zhuǎn)換器件為具有可調(diào)整增益功能的ASIC集成線路,該方法包括傳聲器在組裝完成后,外部調(diào)試設(shè)備接收所述傳聲器的靈敏度,并對所述傳聲器的靈敏度進行測試;判斷測試結(jié)果的靈敏度是否在合格靈敏度范圍,如果否,外部調(diào)試設(shè)備控制ASIC集成線路進入增益調(diào)整狀態(tài);在增益調(diào)整狀態(tài)下,根據(jù)靈敏 度的高低通過所述ASIC集成線路進行增益的調(diào)整,將所述傳聲器的靈敏度調(diào)整到合格靈敏度范圍。通過外部調(diào)試設(shè)備設(shè)置合格的靈敏度范圍,采用具有可調(diào)整增益功能的ASIC集成線路使制作成的產(chǎn)品具有一致靈敏度值,從而提聞成品率和減低生廣成本。請參閱附圖1,為本發(fā)明實施例公開的一種實現(xiàn)傳聲器靈敏度一致的方法流程圖。本發(fā)明實施例公開了一種實現(xiàn)傳聲器靈敏度一致的方法,所述傳聲器的V/I轉(zhuǎn)換器件為具有可調(diào)整增益功能的ASIC集成線路,該方法具體步驟包括步驟S1:傳聲器在組裝完成后,外部調(diào)試設(shè)備接收所述傳聲器的靈敏度,并對所述傳聲器的靈敏度進行測試。步驟S2 :判斷測試結(jié)果的靈敏度是否在合格靈敏度范圍。步驟S3 :如果否,外部調(diào)試設(shè)備控制ASIC集成線路進入增益調(diào)整狀態(tài)。步驟S4 :如果是,則不作任何改變。步驟S5 :在增益調(diào)整狀態(tài)下,根據(jù)靈敏度的高低通過ASIC集成線路進行增益的調(diào)整,將傳聲器的靈敏度調(diào)整到合格靈敏度范圍。傳聲器內(nèi)使用這種ASIC集成線路,其具有2種狀態(tài)工作狀態(tài)(正常使用狀態(tài))和增益調(diào)整狀態(tài),傳聲器組裝完成后,設(shè)置合格靈敏度范圍,對傳聲器的靈敏度進行測試,不在范圍內(nèi)的設(shè)置使ASIC集成線路進入“增益調(diào)整狀態(tài)”,根據(jù)靈敏度的高低并調(diào)低或調(diào)高ASIC集成線路的增益,使傳聲器得靈敏度變化到合格的靈敏度范圍內(nèi)。本發(fā)明公開了一種實現(xiàn)傳聲器靈敏度一致的方法,通過外部調(diào)試設(shè)備設(shè)置合格的靈敏度范圍,采用具有可調(diào)整增益功能的ASIC集成線路使制作成的產(chǎn)品具有一致靈敏度值,從而提聞成品率和減低生 廣成本。在上述本發(fā)明公開的實施例的基礎(chǔ)上,請參閱附圖2,為本發(fā)明實施例公開的一種可調(diào)增益?zhèn)髀暺鞯慕Y(jié)構(gòu)示意圖。本發(fā)明還公開了一種可調(diào)增益?zhèn)髀暺?,所述傳聲器I的V/
I轉(zhuǎn)換器件為具有可調(diào)整增益功能的ASIC集成線路2,對所述ASIC集成線路2內(nèi)的增益控制寄存器進行讀寫調(diào)整。所述ASIC集成線路2有兩種工作狀態(tài),具體為正常使用狀態(tài)和增益調(diào)整狀態(tài)。請參閱附圖3,為本發(fā)明實施例公開的ASIC集成線路的原理圖。傳聲器內(nèi)使用這種ASIC集成線路,在傳聲器組裝完成后,設(shè)置合格靈敏度范圍,對傳聲器的靈敏度進行測試,不在范圍內(nèi)的設(shè)置使ASIC集成線路進入“增益調(diào)整狀態(tài)”,根據(jù)靈敏度的高低并調(diào)低或調(diào)高ASIC集成線路的增益,使傳聲器得靈敏度變化到合格的靈敏度范圍內(nèi)。本發(fā)明公開了一種可調(diào)增益?zhèn)髀暺?,通過外部調(diào)試設(shè)備設(shè)置合格的靈敏度范圍,采用具有可調(diào)整增益功能的ASIC集成線路使制作成的產(chǎn)品具有一致靈敏度值,從而提高成品率和減低生產(chǎn)成本。綜上所述本發(fā)明公開了一種實現(xiàn)傳聲器靈敏度一致的方法及一種可調(diào)增益?zhèn)髀暺?,傳聲器的V/I轉(zhuǎn)換器件為具有可調(diào)整增益功能的ASIC集成線路,該方法包括傳聲器在組裝完成后,外部調(diào)試設(shè)備接收所述傳聲器的靈敏度,并對所述傳聲器的靈敏度進行測試;判斷測試結(jié)果的靈敏度是否在合格靈敏度范圍,如果否,外部調(diào)試設(shè)備控制ASIC集成線路進入增益調(diào)整狀態(tài);在增益調(diào)整狀態(tài)下,根據(jù)靈敏度的高低通過所述ASIC集成線路進行增益的調(diào)整,將所述傳聲器的靈敏度調(diào)整到合格靈敏度范圍。通過外部調(diào)試設(shè)備設(shè)置合格的靈敏度范圍,采用具有可調(diào)整增益功能的ASIC集成線路使制作成的產(chǎn)品具有一致靈敏度值,從而提聞成品率和減低生廣成本。
對所公開的實施例的上述說明,使本領(lǐng)域?qū)I(yè)技術(shù)人員能夠?qū)崿F(xiàn)或使用本發(fā)明。對這些實施例的多種修改對本領(lǐng)域的專業(yè)技術(shù)人員來說將是顯而易見的,本文中所定義的一般原理可以在不脫離本發(fā)明的精神或范圍的情況下,在其它實施例中實現(xiàn)。因此,本發(fā)明將不會被限制于本文所示的這些實施例,而是要符合與本文所公開的原理和新穎特點相一致的最寬的范圍 。
權(quán)利要求
1.一種實現(xiàn)傳聲器靈敏度一致性的方法,其特征在于,所述傳聲器的V/ι轉(zhuǎn)換器件為具有可調(diào)整增益功能的ASIC集成線路,該方法包括 所述傳聲器在組裝完成后,外部調(diào)試設(shè)備接收所述傳聲器的靈敏度,并對所述傳聲器的靈敏度進行測試; 判斷測試結(jié)果的靈敏度是否在所述合格靈敏度范圍,如果否,所述外部調(diào)試設(shè)備控制所述ASIC集成線路進入增益調(diào)整狀態(tài); 在所述增益調(diào)整狀態(tài)下,根據(jù)靈敏度的高低通過所述ASIC集成線路進行增益的調(diào)整,將所述傳聲器的靈敏度調(diào)整到所述合格靈敏度范圍。
2.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述ASIC集成線路有兩種工作狀態(tài),具體為正常使用狀態(tài)和增益調(diào)整狀態(tài)。
3.根據(jù)權(quán)利要求1所述的方法,其特征在于,在所述增益調(diào)整狀態(tài)下,對所述ASIC集成線路內(nèi)的增益控制寄存器進行讀寫調(diào)整。
4.一種可調(diào)增益?zhèn)髀暺?,其特征在于,所述傳聲器的V/I轉(zhuǎn)換器件為具有可調(diào)整增益功能的ASIC集成線路,對所述ASIC集成線路內(nèi)的增益控制寄存器進行讀寫調(diào)整。
5.根據(jù)權(quán)利要求4所述的傳聲器,其特征在于,所述ASIC集成線路有兩種工作狀態(tài),具體為正常使用狀態(tài)和增益調(diào)整狀態(tài)。
全文摘要
本申請公開了一種實現(xiàn)傳聲器靈敏度一致的方法及一種可調(diào)增益?zhèn)髀暺?,所述傳聲器的V/I轉(zhuǎn)換器件為具有可調(diào)整增益功能的ASIC集成線路,該方法包括傳聲器在組裝完成后,外部調(diào)試設(shè)備接收所述傳聲器的靈敏度,并對所述傳聲器的靈敏度進行測試;判斷測試結(jié)果的靈敏度是否在合格靈敏度范圍,如果否,外部調(diào)試設(shè)備控制所述ASIC集成線路進入增益調(diào)整狀態(tài);在增益調(diào)整狀態(tài)下,根據(jù)靈敏度的高低通過所述ASIC集成線路進行增益的調(diào)整,將所述傳聲器的靈敏度調(diào)整到所述合格靈敏度范圍。通過外部調(diào)試設(shè)備設(shè)置合格的靈敏度范圍,采用具有可調(diào)整增益功能的ASIC集成線路使制作成的產(chǎn)品具有一致靈敏度值,從而提高成品率和減低生產(chǎn)成本。
文檔編號H04R29/00GK103052015SQ201210519540
公開日2013年4月17日 申請日期2012年12月6日 優(yōu)先權(quán)日2012年12月6日
發(fā)明者田達亨, 姜增文, 許澎勝 申請人:山東共達電聲股份有限公司