欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

一種短波電臺的信號處理裝置的制作方法

文檔序號:7874550閱讀:522來源:國知局
專利名稱:一種短波電臺的信號處理裝置的制作方法
技術(shù)領(lǐng)域
本實(shí)用新型涉及短波電臺,特別涉及一種短波電臺的信號處理裝置。
背景技術(shù)
目前,短波電臺在信號處理過程中,短波通信功能、 控制、射頻部分分別由DSP(數(shù)字信號處理器)功能單元電路板、控制單元電路板、射頻信道單元電路板三個硬件模塊實(shí)現(xiàn),DSP功能單元電路板只能處理中頻信號,射頻信道單元電路板處理短波信道的上下變頻處理,另外控制命令的處理需要由單獨(dú)的硬件模塊(控制單元電路板)實(shí)現(xiàn)。這樣的硬件模塊組合形式導(dǎo)致的電臺重量、尺寸增大,成本增高;在使用過程中功耗大,并且易發(fā)生單元之間通信故障等問題。
發(fā)明內(nèi)容本實(shí)用新型的目的在于提供一種短波電臺的信號處理裝置,能夠?qū)⒍滩ㄍㄐ殴δ堋⒖刂?、射頻部分集成在一起,減少各部分之間的通信故障,減小電臺尺寸與重量。為了達(dá)到上述目的,本實(shí)用新型采用以下技術(shù)方案予以實(shí)現(xiàn)。一種短波電臺的信號處理裝置,其特征在于,包括設(shè)置在一塊電路板上依次電連接的數(shù)字信號處理器DSP、現(xiàn)場可編程邏輯陣列FPGA和高級精簡指令微處理器ARM ;所述現(xiàn)場可編程邏輯陣列FPGA完成短波信道數(shù)字信號的上、下變頻;所述數(shù)字信號處理器DSP完成短波功能業(yè)務(wù)和信號的調(diào)制解調(diào)功能;所述高級精簡指令微處理器ARM完成控制數(shù)據(jù)接口的管理和控制命令的處理。本實(shí)用新型的特點(diǎn)在于所述數(shù)字信號處理器DSP外圍擴(kuò)展有RAM和FLASH。所述現(xiàn)場可編程邏輯陣列FPGA電連接有射頻輸入通道和射頻輸出通道,所述射頻輸入通道包括依次連接的第一前端放大器、第一低通濾波器和A/D轉(zhuǎn)換器,所述射頻輸出通道包括依次連接的D/A轉(zhuǎn)換器、第二低通濾波器和第二前端放大器。本實(shí)用新型中三個智能器件的功能明確,現(xiàn)場可編程邏輯陣列FPGA完成短波信道數(shù)字信號的上、下變頻,實(shí)現(xiàn)信道單元的功能;數(shù)字信號處理器DSP完成短波功能業(yè)務(wù)和信號的調(diào)制解調(diào)功能,實(shí)現(xiàn)功能單元的功能;高級精簡指令微處理器ARM完成控制數(shù)據(jù)接口的管理和控制命令的處理,實(shí)現(xiàn)控制單元的功能;并且將數(shù)字信號處理器DSP、現(xiàn)場可編程邏輯陣列FPGA和高級精簡指令微處理器ARM依次電連接的在一塊電路板上,有效地將短波通信功能、控制、射頻集成在一起,減少了各部分之間的通信故障,減小了電臺尺寸與重量。此外,對于硬件要求較高場合,電臺內(nèi)部的電磁屏蔽也容易實(shí)現(xiàn)。
以下結(jié)合附圖和具體實(shí)施方式
對本實(shí)用新型作進(jìn)一步詳細(xì)說明。圖I為本實(shí)用新型的一種短波電臺的信號處理裝置的結(jié)構(gòu)示意圖。
具體實(shí)施方式
參照

圖1,為本實(shí)用新型的一種短波電臺的信號處理裝置,主要包括數(shù)字信號處理器DSP、現(xiàn)場可編程邏輯陣列FPGA和高級精簡指令微處理器ARM,其中,現(xiàn)場可編程邏輯陣列FPGA完成短波信道數(shù)字信號的上、下變頻,實(shí)現(xiàn)信道單元的功能;數(shù)字信號處理器DSP完成短波功能業(yè)務(wù)和信號的調(diào)制解調(diào)功能,實(shí)現(xiàn)功能單元的功能;高級精簡指令微處理器ARM完成控制數(shù)據(jù)接口的管理和控制命令的處理,實(shí)現(xiàn)控制單元的功能。數(shù)字信號處理器DSP、現(xiàn)場可編程邏輯陣列FPGA和高級精簡指令微處理器ARM設(shè)置在一塊電路板上。數(shù)字信號處理器DSP和現(xiàn)場可編程邏輯陣列FPGA之間連接有數(shù)據(jù)總線和地址總線,數(shù)字信號處理器DSP外圍擴(kuò)展有RAM和FLASH電路。高級精簡指令微處理器ARM和現(xiàn)場可編程邏輯陣列FPGA之間連接有主控?cái)?shù)據(jù)收/發(fā)數(shù)據(jù)線?,F(xiàn)場可編程邏輯陣列FPGA電連接有射頻輸入通道和射頻輸出通道。射頻輸入通道包括依次連接的第一前端放大器、第一低通濾波器和A/D轉(zhuǎn)換器。接收到的射頻信號經(jīng)過系統(tǒng)進(jìn)行放大、低通濾波、A/D轉(zhuǎn)換后,送往FPGA經(jīng)過下變頻處理,直接變頻為基帶信號送往DSP進(jìn)行信號的解調(diào)。射頻輸出通道包括依次連接的D/A轉(zhuǎn)換器、第二低通濾波器和第二前端放大器。DSP將待發(fā)送信號進(jìn)行調(diào)制后轉(zhuǎn)換為基帶信號送往FPGA,F(xiàn)PGA將基帶信號經(jīng)過上變頻處理,直接變頻為射頻信號,經(jīng)過D/A轉(zhuǎn)換、低通濾波、放大后送往功放單元模塊和天調(diào)單元模塊?,F(xiàn)場可編程邏輯陣列FPGA的外圍電路還包括有晶振、可編程存儲器PROM等輔助電路。本實(shí)用新型的技術(shù)方案有效降低成本約40%,減小尺寸約50%,減輕重量約50%,并且采用軟件進(jìn)行上下變頻,降低了對硬件的依賴程度,降低故障率,真正實(shí)現(xiàn)了軟件無線電構(gòu)架。盡管以上結(jié)合附圖對本實(shí)用新型的實(shí)施方案進(jìn)行了描述,但本實(shí)用新型并不局限于上述的具體實(shí)施方案,上述的具體實(shí)施方案僅僅是示意性的、指導(dǎo)性的,而不是限制性的。本領(lǐng)域的普通技術(shù)人員在本說明書的啟示下,在不脫離本實(shí)用新型權(quán)利要求所保護(hù)的范圍的情況下,還可以做出很多種的形式,這些均屬于本實(shí)用新型保護(hù)之列。
權(quán)利要求1.一種短波電臺的信號處理裝置,其特征在于,包括設(shè)置在一塊電路板上依次電連接的數(shù)字信號處理器DSP、現(xiàn)場可編程邏輯陣列FPGA和高級精簡指令微處理器ARM;所述現(xiàn)場可編程邏輯陣列FPGA完成短波信道數(shù)字信號的上、下變頻;所述數(shù)字信號處理器DSP完成短波功能業(yè)務(wù)和信號的調(diào)制解調(diào)功能;所述高級精簡指令微處理器ARM完成控制數(shù)據(jù)接口的管理和控制命令的處理。
2.根據(jù)權(quán)利要求I所述的短波電臺的信號處理裝置,其特征在于,所述數(shù)字信號處理器DSP外圍擴(kuò)展有RAM和FLASH。
3.根據(jù)權(quán)利要求I所述的短波電臺的信號處理裝置,其特征在于,所述現(xiàn)場可編程邏輯陣列FPGA電連接有射頻輸入通道和射頻輸出通道,所述射頻輸入通道包括依次連接的第一前端放大器、第一低通濾波器和A/D轉(zhuǎn)換器,所述射頻輸出通道包括依次連接的D/A轉(zhuǎn)換器、第二低通濾波器和第二前端放大器。
專利摘要本實(shí)用新型涉及短波電臺,公開一種短波電臺的信號處理裝置,其特征在于,包括設(shè)置在一塊電路板上依次電連接的數(shù)字信號處理器DSP、現(xiàn)場可編程邏輯陣列FPGA和高級精簡指令微處理器ARM;所述現(xiàn)場可編程邏輯陣列FPGA完成短波信道數(shù)字信號的上、下變頻;所述數(shù)字信號處理器DSP完成短波功能業(yè)務(wù)和信號的調(diào)制解調(diào)功能;所述高級精簡指令微處理器ARM完成控制數(shù)據(jù)接口的管理和控制命令的處理。
文檔編號H04H20/44GK202513937SQ20122013990
公開日2012年10月31日 申請日期2012年4月5日 優(yōu)先權(quán)日2012年4月5日
發(fā)明者周勇敢, 李召恒, 王鵬, 邱利利, 馬洪峰 申請人:西安烽火電子科技有限責(zé)任公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
1
蓬安县| 通江县| 曲水县| 惠水县| 东丽区| 汶上县| 溆浦县| 宁乡县| 长治市| 永靖县| 铅山县| 丰镇市| 濮阳县| 甘德县| 南投市| 海兴县| 连江县| 辉县市| 永吉县| 会理县| 徐州市| 威海市| 福清市| 香港| 洪江市| 黑龙江省| 黔西县| 若尔盖县| 珲春市| 安岳县| 化德县| 安阳县| 漳州市| 南皮县| 蓝山县| 齐河县| 青岛市| 湖北省| 嘉善县| 乐安县| 武陟县|