專利名稱:一種高速突發(fā)誤碼測(cè)試裝置的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種高速突發(fā)誤碼測(cè)試裝置。
背景技術(shù):
目前,隨著技術(shù)的進(jìn)步,光線通信的速率越來(lái)越高。光接入網(wǎng)也進(jìn)入了 IOG時(shí)代。目前IOG的GP0N/EP0N協(xié)議均已經(jīng)出爐,其標(biāo)準(zhǔn)支持上行2.5G/10G的突發(fā)信號(hào)傳輸。現(xiàn)有的1.25G的突發(fā)誤碼測(cè)試儀已經(jīng)不適用于IOG的GP0N/EP0N誤碼測(cè)試。
實(shí)用新型內(nèi)容本實(shí)用新型提供了一種高速突發(fā)誤碼測(cè)試裝置,用于進(jìn)行各種測(cè)試。本實(shí)用新型解決上述技術(shù)問(wèn)題所采取的技術(shù)方案如下:一種高速突發(fā)誤碼測(cè)試裝置,包括:碼型產(chǎn)生單元、時(shí)鐘分配單元、高速信號(hào)產(chǎn)生單元;其中,所述碼型產(chǎn)生單元分別連接所述時(shí)鐘分配單元和高速信號(hào)產(chǎn)生單元,所述高速信號(hào)產(chǎn)生單元連接至測(cè)試環(huán)境。進(jìn)一步優(yōu)選的是,還設(shè)有位同步模塊、碼型比對(duì)單元;其中,所述測(cè)試環(huán)境又連接至所述位同步模塊,所述位同步模塊連接至所述碼型比對(duì)單元。進(jìn)一步優(yōu)選的是,所述時(shí)鐘分配單元又與所述位同步模塊和所述碼型比對(duì)單元連接。該裝置可以·提供2.5/10Gbps的突發(fā)信號(hào)測(cè)試,滿足IOG GP0N/EP0N的測(cè)試要求。本實(shí)用新型的其它特征和優(yōu)點(diǎn)將在隨后的說(shuō)明書(shū)中闡述,并且,部分地從說(shuō)明書(shū)中變得顯而易見(jiàn),或者通過(guò)實(shí)施本實(shí)用新型而了解。本實(shí)用新型的目的和其他優(yōu)點(diǎn)可通過(guò)在所寫(xiě)的說(shuō)明書(shū)、權(quán)利要求書(shū)、以及附圖中所特別指出的結(jié)構(gòu)來(lái)實(shí)現(xiàn)和獲得。
以下結(jié)合附圖對(duì)本實(shí)用新型進(jìn)行詳細(xì)的描述,以使得本實(shí)用新型的上述優(yōu)點(diǎn)更加明確。
圖1是本實(shí)用新型高速突發(fā)誤碼測(cè)試裝置的結(jié)構(gòu)示意圖。
具體實(shí)施方式
下面結(jié)合具體實(shí)施例對(duì)本實(shí)用新型進(jìn)行詳細(xì)地說(shuō)明。如圖1所示,本實(shí)用新型高速突發(fā)誤碼測(cè)試裝置,主要完成以下工作:a)通過(guò)碼型產(chǎn)生單元,高速信號(hào)復(fù)用單元和高速信號(hào)產(chǎn)生單元,生成
2.5G/10Gbps的高速串行測(cè)試信號(hào);b)通過(guò)時(shí)鐘移相來(lái)和特定的算法來(lái)完成位時(shí)鐘的最優(yōu)化同步。其中,如圖1所示,所述高速突發(fā)誤碼測(cè)試裝置,包括:碼型產(chǎn)生單元、時(shí)鐘分配單元、高速信號(hào)產(chǎn)生單元;其中,所述碼型產(chǎn)生單元分別連接所述時(shí)鐘分配單元和高速信號(hào)產(chǎn)生單元,所述高速信號(hào)產(chǎn)生單元連接至測(cè)試環(huán)境(或者測(cè)試設(shè)備)。進(jìn)一步優(yōu)選的是,還設(shè)有位同步模塊、碼型比對(duì)單元;其中,所述測(cè)試環(huán)境又連接至所述位同步模塊,所述位同步模塊連接至所述碼型比對(duì)單元。進(jìn)一步優(yōu)選的是,所述時(shí)鐘分配單元又與所述位同步模塊和所述碼型比對(duì)單元連接。該裝置可以提供2.5/10Gbps的突發(fā)信號(hào)測(cè)試,滿足IOG GP0N/EP0N的測(cè)試要求。具體來(lái)說(shuō),碼型產(chǎn)生單元產(chǎn)生高速的并行為隨機(jī)碼,通過(guò)時(shí)鐘分配單元和高速信號(hào)復(fù)用單元來(lái)產(chǎn)生2.5G/10Gbps的高速突發(fā)測(cè)試偽隨機(jī)碼流。由位同步單元對(duì)經(jīng)過(guò)高速測(cè)試路徑之后的測(cè)試碼流作為同步,已經(jīng)達(dá)到位同步狀態(tài)的數(shù)據(jù)碼流和同步信號(hào)送入碼型比對(duì)單元對(duì)誤碼比對(duì)。其中,各個(gè)部件單元的工作模式如下:(I)碼型產(chǎn)生單元,提生產(chǎn)測(cè)試所需的各種偽隨機(jī)碼型和用戶自定義的并行碼型(8bit或是其它各種位寬)。(2)高速信號(hào)產(chǎn)生單元,將并行的低速信號(hào)復(fù)用為高速的串行信號(hào)。(3)時(shí)鐘分配單元,用于生成系統(tǒng)中各個(gè)部分所需的速或是低速時(shí)鐘,同時(shí)能調(diào)整時(shí)鐘間的相位關(guān)系。(4)位同步模塊,將突發(fā)接收信號(hào)的bit數(shù)據(jù)同步到指定的時(shí)鐘上。使后續(xù)的電路能正常的接收·到高速的串行數(shù)據(jù)。(5)碼型比對(duì)單元,將接收到的信號(hào)與發(fā)送的碼型比較,確定線路的誤碼情況。工作時(shí),⑴在⑵提供的參考信號(hào)下產(chǎn)生相位不同的低速的并行信號(hào),低速并行信號(hào)和(2)模塊提供的高速串行時(shí)鐘一起送到(3),并在模塊(3)中復(fù)用為高速的串行信號(hào)(測(cè)試用的兩路突發(fā)信號(hào))。通過(guò)測(cè)試路徑的高速串行突發(fā)信號(hào)和(2)模塊提供的高速串行時(shí)鐘一起經(jīng)過(guò)(4)模塊完成接收數(shù)據(jù)與本地時(shí)鐘的重新bit同步。并將同步之后的時(shí)鐘和高數(shù)串行信號(hào)送到(5)模塊,由(5)模塊比較對(duì)收到的高數(shù)串行信號(hào)與發(fā)送的原始信號(hào)的差別,統(tǒng)計(jì)誤碼信息。最后應(yīng)說(shuō)明的是:以上所述僅為本實(shí)用新型的優(yōu)選實(shí)施例而已,并不用于限制本實(shí)用新型,盡管參照前述實(shí)施例對(duì)本實(shí)用新型進(jìn)行了詳細(xì)的說(shuō)明,對(duì)于本領(lǐng)域的技術(shù)人員來(lái)說(shuō),其依然可以對(duì)前述各實(shí)施例所記載的技術(shù)方案進(jìn)行修改,或者對(duì)其中部分技術(shù)特征進(jìn)行等同替換。凡在本實(shí)用新型的精神和原則之內(nèi),所作的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本實(shí)用新型的保護(hù)范圍之內(nèi)。
權(quán)利要求1.一種高速突發(fā)誤碼測(cè)試裝置,其特征在于,包括:碼型產(chǎn)生單元、時(shí)鐘分配單元、高速信號(hào)產(chǎn)生單元; 其中,所述碼型產(chǎn)生單元分別連接所述時(shí)鐘分配單元和高速信號(hào)產(chǎn)生單元,所述高速信號(hào)產(chǎn)生單元連接至測(cè)試環(huán)境; 其中,所述碼型產(chǎn)生單元,用于提供生產(chǎn)測(cè)試所需的各種偽隨機(jī)碼型和用戶自定義的并行碼型; 所述高速信號(hào)產(chǎn)生單元,將并行的低速信號(hào)復(fù)用為高速的串行信號(hào); 所述時(shí)鐘分配單元,用于生成系統(tǒng)中各個(gè)部分所需的高速或是低速時(shí)鐘,并調(diào)整時(shí)鐘間的相位關(guān)系; 所述測(cè)試化境選取測(cè)試設(shè)備。
2.根據(jù)權(quán)利要求1所述的高速突發(fā)誤碼測(cè)試裝置,其特征在于,還設(shè)有位同步模塊、碼型比對(duì)單元;其中,所述測(cè)試環(huán)境又連接至所述位同步模塊,所述位同步模塊連接至所述碼型比對(duì)單元。
3.根據(jù)權(quán)利要求1或2所述的高速突發(fā)誤碼測(cè)試裝置,其特征在于,所述時(shí)鐘分配單元又與所述位同步模塊和所述碼型比對(duì)單`元連接。
專利摘要本實(shí)用新型公開(kāi)了一種高速突發(fā)誤碼測(cè)試裝置,包括碼型產(chǎn)生單元、時(shí)鐘分配單元、高速信號(hào)產(chǎn)生單元;其中,所述碼型產(chǎn)生單元分別連接所述時(shí)鐘分配單元和高速信號(hào)產(chǎn)生單元,所述高速信號(hào)產(chǎn)生單元連接至測(cè)試環(huán)境。該裝置可以提供2.5/10Gbps的突發(fā)信號(hào)測(cè)試,滿足10G GPON/EPON的測(cè)試要求。
文檔編號(hào)H04L1/00GK203151517SQ20122062400
公開(kāi)日2013年8月21日 申請(qǐng)日期2012年11月13日 優(yōu)先權(quán)日2012年11月13日
發(fā)明者黃秋元 申請(qǐng)人:武漢普賽斯電子技術(shù)有限公司