專利名稱:一種光纖形變信號處理電路的制作方法
一種光纖形變信號處理電路技術領域
本發(fā)明屬于光纖監(jiān)測領域,涉及一種電路,具體涉及一種光纖形變信號處理電路。
技術背景光纖在現(xiàn)代工業(yè)、日常生活中越來越起到重要的作用,多股光導纖維做成的光纜可用于通信,它的傳導性能良好,傳輸信息容量大,一條通路可同時容納十億人通話。在光纖傳輸中有正常的形變,為了保證信號的有效傳輸,需要在光纖信號傳輸過程中對其進行監(jiān)測,要求對光纖的形變監(jiān)測準確,需要對其溫度、型變量等進行監(jiān)測。發(fā)明內(nèi)容
本發(fā)明針對現(xiàn)有技術的不足,提出了一種光纖形變信號處理電路。
一種光纖形變信號處理電路,包括第一電容Cl、第二電容C2、第三電容C3、第四電容C4、第五電容C5、第六電容C6、第七電容C7、第八電容C8、第九電容C9、第十電容C10、第 i^一電容C11、第十二電容C12、第十三電容C13、第一電感L1、第二電感L2、第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R5、第五電阻R6、第六電阻R7、第七電阻R8、第一滑動變阻器R4、第二滑動變阻器R9、第一運算放大器(LM358AN)U1A、第二運算放大器(LM358AN) U1B、AD637有效值處理芯片(AD637)U2、模擬開關(DG470)U3。
輸入信號IN_A輸入第四電容C4的一端連接,第四電容C4的另一端與第一運算放大器UlA的同向輸入端連接,第一運算放大器UlA的反向輸入端與第一電阻Rl的一端、第二電阻R2的一端、第一電容Cl的一端連接,第一電阻Rl的另一端與第一電容Cl的另一端、 第一運算放大器UlA的輸出端與第一電感LI的一端連接,第二電阻R2的另一端接地,第一運算放大器UlA的負電源端與系統(tǒng)負電源VSS、第六電容C6的一端連接,第一運算放大器 UlA的正電源端與系統(tǒng)正電源VCC、第二電容C2的一端連接,第二電容C2的另一端、第六電容C6的另一端分別接地,第一電感LI的另一端與第七電容C7的一端連接,第七電容C7的另一端與模擬開關U3的I腳連接。輸入信號IN_B與第十二電容C12的一端連接,第十二電容C12的另一端與第二運算放大器UlB的同向輸入端連接,第二運算放大器UlB的反向輸入端與第六電阻R7的一端、第七電阻R8的一端、第八電容C8的一端連接,第六電阻R7的另一端與第八電 容C8的另一端、第二運算放大器UlB的輸出端、第二電感L2的一端連接, 第七電阻R8的另一端接地,第二運算放大器UlB的負電源端與系統(tǒng)負電源VSS、第十三電容 C13的一端連接,第二運算放大器UlB的正電源端與系統(tǒng)正電源VCC、第i^一電容Cll的一端連接,第十一電容Cll的另一端、第十三電容C13的另一端分別接地,第二電感L2的另一端與第十電容ClO的一端連接,第十電容ClO的另一端與模擬開關U3的2腳連接,模擬開關U3的3腳接地,模擬開關U3的4腳與單獨正電源V+連接,模擬開關U3的6腳與控制信號輸入KEY_A連接,模擬開關U3的7腳與單獨負電源V-連接,模擬開關U3的8腳與有效值處理芯片U2的13腳連接,模擬開關U3的5腳架空,有效值處理芯片U2的I腳與第三電阻R3的一端連接,第三電阻R3的另一端與第三電容C3的一端連接,第三電容C3的另一端接地,有效值處理芯片U2的3腳接地,有效值處理芯片U2的4腳與第五電阻R6的一端連接,第五電阻R6的另一端與第一滑動變阻器R4的調節(jié)端連接,第一滑動變阻器R4的一端與系統(tǒng)正電源VCC連接,第一滑動變阻器R4的另一端與系統(tǒng)正電源VSS連接,有效值處理芯片U2的5腳與片選信號CS連接,有效值處理芯片U2的6腳與第二滑動變阻器R9的一端連接,第二滑動變阻器R9的另一端與其調節(jié)端、有效值處理芯片U2的9腳連接,有效值處理芯片U2的10腳與負電源VS —連接,有效值處理芯片U2的11腳與正電源VS+,有效值處理芯片U2的8腳與第九電容C9的一端連接,第九電容C9的另一端與第四電阻R5的一端連接,第四電阻R5的另一端與第五電容C5的一端連接,第五電容C5的另一端與有效值處理芯片U2的14腳、AD_0UT連接,有效值處理芯片U2的2、7、12腳架空。
有益效果本發(fā)明采用的元器件成熟可靠,成本低廉,來源豐富。本發(fā)明隔離放大、 濾波、選頻、有效值處理等功能。
圖1為本發(fā)明的結構示意圖。
具體實施方式
下面結合附圖進一步說明本發(fā)明的具體實施方式
。
如圖1所示,一種光纖形變信號處理電路,包括第一電容Cl、第二電容C2、第三電容C3、第四電容C4、第五電容C5、第六電容C6、第七電容C7、第八電容C8、第九電容C9、第十電容C10、第i^一電容CU、第十二電容C12、第十三電容C13、第一電感L1、第二電感L2、 第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R5、第五電阻R6、第六電阻R7、第七電阻 R8、第一滑動變阻器R4、第二滑動變阻器R9、第一運算放大器(LM358AN)U1A、第二運算放大器(LM358AN)U1B、AD637 有效值處理芯片(AD637)U2、模擬開關(DG470)U3。
輸入信號IN_A輸入第四電容C4的一端連接,第四電容C4的另一端與第一運算放大器UlA的同向輸入端連接,第一運算放大器UlA的反向輸入端與第一電阻Rl的一端、第二電阻R2的一端、第一電容Cl的一端連接,第一電阻Rl的另一端與第一電容Cl的另一端、 第一運算放大器UlA的輸出端與第一電感LI的一端連接,第二電阻R2的另一端接地,第一運算放大器UlA的負電源端與系統(tǒng)負電源VSS、第六電容C6的一端連接,第一運算放大器 UlA的正電源端與系統(tǒng)正電源VCC、第二電容C2的一端連接,第二電容C2的另一端、第六電容C6的另一端分別接地,第一電感LI的另一端與第七電容C7的一端連接,第七電容C7的另一端與模擬開關U3的I腳連接。輸入信號IN_B與第十二電容C12的一端連接,第十二電容C12的另一端與第二運算放大器UlB的同向輸入端連接,第二運算放大器UlB的反向輸入端與第六電阻R7的一端、第七電阻R8的一端、第八電容C8的一端連接,第六電阻R7的另一端與第八電容C8的另一端、第二運算放大器UlB的輸出端、第二電感L2的一端連接, 第七電阻R8的另一端接地,第二運算放大器UlB的負電源端與系統(tǒng)負電源VSS、第十三電容 C13的一端連接,第二運算放大器UlB的正電源端與系統(tǒng)正電源VCC、第i^一電容Cll的一端連接,第十一電容Cll的另一端、第十三電容C13的另一端分別接地,第二電感L2的另一端與第十電容ClO的一端連接,第十電容ClO的另一端與模擬開關U3的2腳連接,模擬開關U3的3腳接地,模擬開關U3的4腳與單獨正電源V+連接 ,模擬開關U3的6腳與控制信號輸入KEY_A連接,模擬開關U3的7腳與單獨負電源V-連接,模擬開關U3的8腳與有效值處理芯片U2的13腳連接,模擬開關U3的5腳架空,有效值處理芯片U2的I腳與第三電阻R3的一端連接,第三電阻R3的另一端與第三電容C3的一端連接,第三電容C3的另一端接地,有效值處理芯片U2的3腳接地,有效值處理芯片U2的4腳與第五電阻R6的一端連接,第五電阻R6的另一端與第一滑動變阻器R4的調節(jié)端連接,第一滑動變阻器R4的一端與系統(tǒng)正電源VCC連接,第一滑動變阻器R4的另一端與系統(tǒng)正電源VSS連接,有效值處理芯片U2的5腳與片選信號CS連接,有效值處理芯片U2的6腳與第二滑動變阻器R9的一端連接,第二滑動變阻器R9的另一端與其調節(jié)端、有效值處理芯片U2的9腳連接,有效值處理芯片U2的10腳與負電源VS —連接,有效值處理芯片U2的11腳與正電源VS+,有效值處理芯片U2的8腳與第九電容C9的一端連接,第九電容C9的另一端與第四電阻R5的一端連接,第四電阻R5的另一端與第五電容C5的一端連接,第五電容C5的另一端與有效值處理芯片U2的14腳、AD_0UT連接,有效值處理芯片U2的2、7、12腳架空。
本發(fā)明電 路中兩路信號中IN_A經(jīng)過第四電容C4隔離直流信號,經(jīng)過由第一運算放大器UlA等組成的運放電路放大,經(jīng)過由第一電感L1、第七電容C7組成的LC選頻網(wǎng)絡, 兩路信號中IN_B經(jīng)過第十二電容C12隔離直流信號,經(jīng)過由第二運算放大器UlB等組成的運放電路放大,經(jīng)過由第二電感L2、第十電容ClO組成的LC選頻網(wǎng)絡;兩路信號放大和選頻后過模擬開關U3,通過信號輸入KEY_A輸入不同信號控制模擬開關U3選擇模擬開關U3 中I腳或2腳中輸入的信號;模擬開關U3輸出信號經(jīng)過有效值處理芯片U2輸出信號有效值。第二電容C2、第六電容C6、第i^一電容CU、第十三電容C13等分別組成電源濾波電路。
權利要求
1.一種光纖形變信號處理電路,包括第一電容Cl、第二電容C2、第三電容C3、第四電容C4、第五電容C5、第六電容C6、第七電容C7、第八電容C8、第九電容C9、第十電容C10、第 i^一電容C11、第十二電容C12、第十三電容C13、第一電感L1、第二電感L2、第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R5、第五電阻R6、第六電阻R7、第七電阻R8、第一滑動變阻器R4、第二滑動變阻器R9、第一運算放大器(LM358AN)U1A、第二運算放大器(LM358AN) U1B、AD637有效值處理芯片(AD637) U2、模擬開關(DG470)U3 ;其特征在于輸入信號IN_A輸入第四電容C4的一端連接,第四電容C4的另一端與第一運算放大器UlA的同向輸入端連接,第一運算放大器UlA的反向輸入端與第一電阻Rl的一端、第二電阻R2的一端、第一電容Cl的一端連接,第一電阻Rl的另一端與第一電容Cl的另一端、第一運算放大器UlA的輸出端與第一電感LI的一端連接,第二電阻R2的另一端接地,第一運算放大器UlA的負電源端與系統(tǒng)負電源VSS、第六電容C6的一端連接,第一運算放大器UlA的正電源端與系統(tǒng)正電源VCC、第二電容C2的一端連接,第二電容C2的另一端、 第六電容C6的另一端分別接地,第一電感LI的另一端與第七電容C7的一端連接,第七電容C7的另一端與模擬開關U3的I腳連接;輸入信號IN_B與第十二電容C12的一端連接, 第十二電容C12的另一端與第二運算放大器UlB的同向輸入端連接,第二運算放大器UlB 的反向輸入端與第六電阻R7的一端、第七電阻R8的一端、第八電容C8的一端連接,第六電阻R7的另一端與第八電容C8的另一端、第二運算放大器UlB的輸出端、第二電感L2的一端連接,第七電阻R8的另一端接地,第二運算放大器UlB的負電源端與系統(tǒng)負電源VSS、第十三電容C13的一端連接,第二運算放大器UlB的正電源端與系統(tǒng)正電源VCC、第i^一電容 Cll的一端連接,第十一電容Cll的另一端、第十三電容C13的另一端分別接地,第二電感 L2的另一端與第十電容ClO的一端連接,第十電容ClO的另一端與模擬開關U3的2腳連接,模擬開關U3的3腳接地,模擬開關U3的4腳與單獨正電源V+連接,模擬開關U3的6 腳與控制信號輸入KEY_A連接,模擬開關U3的7腳與單獨負電源V-連接,模擬開關U3的 8腳與有效值處理芯片U2的13腳連接,模擬開關U3的5腳架空,有效值處理芯片U2的I 腳與第三電阻R3的一端連接,第三電阻R3的另一端與第三電容C3的一端連接,第三電容 C3的另一端接地,有效值處理芯片U2的3腳接地,有效值處理芯片U2的4腳與第五電阻 R6的一端連接,第五電阻R6的另一端與第一滑動變阻器R4的調節(jié)端連接,第一滑動變阻器R4的一端與系統(tǒng)正電源VCC連接,第一滑動變阻器R4的另一端與系統(tǒng)正電源VSS連接, 有效值處理芯片U2的5腳與片選信號CS連接,有效值處理芯片U2的6腳與第二滑動變阻器R9的一端連接,第二滑動變阻器R9的另一端與其調節(jié)端、有效值處理芯片U2的9腳連接,有效值處理芯片U2的10腳與負電源VS —連接,有效值處理芯片U2的11腳與正電源 VS+,有效值處理芯片U2的8腳與第九電容C9的一端連接,第九電容C9的另一端與第四電阻R5的一端連接,第四電阻R5的另一端與第五電容C5的一端連接,第五電容C5的另一端與有效值處理芯片U2的14腳、AD_0UT連接,有效值處理芯片U2的2、7、12腳架空。
全文摘要
本發(fā)明公開了一種光纖形變信號處理電路,現(xiàn)有技術中難以對光纖的形變準確監(jiān)測,對需要對其溫度、型變量等進行監(jiān)測,本發(fā)明包括十三個電容、兩個電感、八個電阻、兩個滑動變阻器、兩個運算放大器、有效值處理芯片和模擬開關。本發(fā)明采用的元器件成熟可靠,成本低廉,來源豐富。本發(fā)明隔離放大、濾波、選頻、有效值處理等功能。
文檔編號H04B10/07GK103067079SQ201310005159
公開日2013年4月24日 申請日期2013年1月6日 優(yōu)先權日2013年1月6日
發(fā)明者趙曉東, 王丹 申請人:富通集團有限公司