一種視頻信號(hào)處理電路的制作方法
【專利摘要】一種視頻信號(hào)處理電路,屬于醫(yī)療器械【技術(shù)領(lǐng)域】。其結(jié)構(gòu)由OPA電路LM6643(1)、行場(chǎng)分離電路LM1881(2)、模數(shù)轉(zhuǎn)換電路AD9984(3)、FPGA電路(4)、數(shù)模轉(zhuǎn)換電路ADV7123(5)、DDR電路(6)、單片機(jī)電路(7)組成,其特征在于:視頻信號(hào)通過(guò)OPA電路LM6643(1)隔離濾噪后,再由行場(chǎng)分離出行場(chǎng)同步信號(hào)和模數(shù)轉(zhuǎn)換為數(shù)字信號(hào),信號(hào)由FPGA電路(4)處理后,通過(guò)數(shù)模轉(zhuǎn)換電路ADV7123(5)輸出到監(jiān)視器,DDR電路(6)是FPGA電路(4)的外圍存儲(chǔ)電路,單片機(jī)電路(7)既對(duì)模數(shù)轉(zhuǎn)換電路AD9984(3)進(jìn)行設(shè)置,又對(duì)視頻數(shù)據(jù)進(jìn)行鏡像、濾噪、翻轉(zhuǎn)等處理。本發(fā)明優(yōu)點(diǎn):方案簡(jiǎn)單可靠,穩(wěn)定性高,抗干擾性強(qiáng)。
【專利說(shuō)明】一種視頻信號(hào)處理電路
【技術(shù)領(lǐng)域】
[0001]本發(fā)明屬于醫(yī)療器械【技術(shù)領(lǐng)域】。
【背景技術(shù)】
[0002]在醫(yī)療器械【技術(shù)領(lǐng)域】,為了得到合適的影像信息,必須對(duì)采集到的視頻信號(hào)進(jìn)行處理,一方面由于視頻信號(hào)在采集和傳輸過(guò)程中不可避免的會(huì)受到噪聲干擾,另一方面由于臨床上對(duì)圖像的細(xì)節(jié)部分提出更高的要求,即具有圖像翻轉(zhuǎn)、鏡像、濾噪等處理功能。
【發(fā)明內(nèi)容】
[0003]本發(fā)明目的是:設(shè)計(jì)發(fā)明一種具有圖像翻轉(zhuǎn)、鏡像、濾噪等處理功能的視頻信號(hào)處理電路。
[0004]本發(fā)明采取的技術(shù)方案是:其結(jié)構(gòu)由OPA電路LM6643、行場(chǎng)分離電路LM1881、模數(shù)轉(zhuǎn)換電路AD9984、FPGA電路、數(shù)模轉(zhuǎn)換電路ADV7123、DDR電路、單片機(jī)電路組成,其特征在于:輸入的視頻信號(hào)通過(guò)OPA電路LM6643進(jìn)行隔離濾噪后,再進(jìn)行行場(chǎng)分離和模數(shù)轉(zhuǎn)換,通過(guò)行場(chǎng)分離電路LM1881分離出行場(chǎng)同步信號(hào)并送入FPGA電路進(jìn)行處理,通過(guò)模數(shù)轉(zhuǎn)換電路AD9984轉(zhuǎn)化為數(shù)字信號(hào)并送入FPGA電路進(jìn)行處理,F(xiàn)PGA電路處理后所得信號(hào)通過(guò)數(shù)模轉(zhuǎn)換電路ADV7123轉(zhuǎn)換為視頻輸出信號(hào)輸出到外部的監(jiān)視器,DDR電路是FPGA電路的外圍存儲(chǔ)電路,單片機(jī)電路一方面對(duì)模數(shù)轉(zhuǎn)換電路AD9984進(jìn)行設(shè)置,同時(shí)根據(jù)指令協(xié)同F(xiàn)PGA電路對(duì)視頻數(shù)據(jù)進(jìn)行鏡像、濾噪、翻轉(zhuǎn)等處理。
[0005]本發(fā)明的有益效果是:方案簡(jiǎn)單可靠,系統(tǒng)穩(wěn)定性高,外圍控制方便,使用的AD9984芯片和ADV7123芯片具有精度高,穩(wěn)定性好,抗干擾能力強(qiáng)。
【專利附圖】
【附圖說(shuō)明】
[0006]圖1是一種視頻信號(hào)處理電路的原理框圖。
[0007]圖2是OPA電路LM6643原理圖。
[0008]圖3是行場(chǎng)分離電路LM1881原理圖。
[0009]圖4是模數(shù)轉(zhuǎn)換電路AD9984原理圖。
[0010]圖5是數(shù)模轉(zhuǎn)換電路ADV7123原理圖。
【具體實(shí)施方式】
[0011]參照附圖,其結(jié)構(gòu)由OPA電路LM6643 (I )、行場(chǎng)分離電路LM1881 (2)、模數(shù)轉(zhuǎn)換電路AD9984 (3)、FPGA電路(4)、數(shù)模轉(zhuǎn)換電路ADV7123 (5)、DDR電路(6)、單片機(jī)電路(7)組成,其特征在于:輸入的視頻信號(hào)通過(guò)OPA電路LM6643 (I)進(jìn)行隔離濾噪后,再進(jìn)行行場(chǎng)分離和模數(shù)轉(zhuǎn)換,通過(guò)行場(chǎng)分離電路LM1881(2)分離出行場(chǎng)同步信號(hào)并送入FPGA電路(4)進(jìn)行處理,通過(guò)模數(shù)轉(zhuǎn)換電路AD9984(3)轉(zhuǎn)化為數(shù)字信號(hào)并送入FPGA電路(4)進(jìn)行處理,F(xiàn)PGA電路(4)處理后所得信號(hào)通過(guò)數(shù)模轉(zhuǎn)換電路ADV7123(5)轉(zhuǎn)換為視頻輸出信號(hào)輸出到外部的監(jiān)視器,DDR電路(6)是FPGA電路(4)的外圍存儲(chǔ)電路,單片機(jī)電路(7)—方面對(duì)模數(shù)轉(zhuǎn)換電路AD9984(3)進(jìn)行設(shè)置,同時(shí)根據(jù)指令協(xié)同F(xiàn)PGA電路(4)對(duì)視頻數(shù)據(jù)進(jìn)行鏡像、濾噪、翻轉(zhuǎn)等處理。
[0012]其優(yōu)點(diǎn)是:方案簡(jiǎn)單可靠,系統(tǒng)穩(wěn)定性高,外圍控制方便,抗干擾能力強(qiáng)。
【權(quán)利要求】
1.一種視頻信號(hào)處理電路,其結(jié)構(gòu)由OPA電路LM6643 (I)、行場(chǎng)分離電路LM1881 (2)、模數(shù)轉(zhuǎn)換電路AD9984 (3),FPGA電路(4)、數(shù)模轉(zhuǎn)換電路ADV7123 (5)、DDR電路(6)、單片機(jī)電路(7)組成,其特征在于:輸入的視頻信號(hào)通過(guò)OPA電路LM6643 (I)進(jìn)行隔離濾噪后,再進(jìn)行行場(chǎng)分離和模數(shù)轉(zhuǎn)換,通過(guò)行場(chǎng)分離電路LM1881 (2)分離出行場(chǎng)同步信號(hào)并送入FPGA電路(4)進(jìn)行處理,通過(guò)模數(shù)轉(zhuǎn)換電路AD9984(3)轉(zhuǎn)化為數(shù)字信號(hào)并送入FPGA電路(4)進(jìn)行處理,F(xiàn)PGA電路(4)處理后所得信號(hào)通過(guò)數(shù)模轉(zhuǎn)換電路ADV7123(5)轉(zhuǎn)換為視頻輸出信號(hào)輸出到外部的監(jiān)視器,DDR電路(6)是FPGA電路(4)的外圍存儲(chǔ)電路,單片機(jī)電路(7)—方面對(duì)模數(shù)轉(zhuǎn)換電路AD9984(3)進(jìn)行設(shè)置,同時(shí)根據(jù)指令協(xié)同F(xiàn)PGA電路(4)對(duì)視頻數(shù)據(jù)進(jìn)行鏡像、濾噪、翻轉(zhuǎn)等處理。
【文檔編號(hào)】H04N5/21GK103929571SQ201310009570
【公開(kāi)日】2014年7月16日 申請(qǐng)日期:2013年1月11日 優(yōu)先權(quán)日:2013年1月11日
【發(fā)明者】李勁生, 紀(jì)長(zhǎng)春 申請(qǐng)人:南京普愛(ài)射線影像設(shè)備有限公司