欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

高速并行判決反饋均衡器、均衡方法及信道接口模塊的制作方法

文檔序號(hào):8005078閱讀:220來(lái)源:國(guó)知局
高速并行判決反饋均衡器、均衡方法及信道接口模塊的制作方法
【專利摘要】本發(fā)明提供一種高速并行判決反饋均衡器、均衡方法及信道接口模塊,該方法包括:在多個(gè)連續(xù)的時(shí)間間隔中的每一個(gè)間隔處獲得一個(gè)初步判決集合,每個(gè)初步判決都說明了之前符號(hào)判決的假定序列引起對(duì)應(yīng)程度的后續(xù)符號(hào)間干擾;從一系列所述初步判決集合中形成一個(gè)并行組;將所述并行組應(yīng)用到一個(gè)管線化DFE多路復(fù)用器單元集合中,每個(gè)所述DFE多路復(fù)用器單元都基于之前符號(hào)判決的假定序列從所述這組中的每個(gè)初步判決集合中選擇一個(gè)可能發(fā)生的符號(hào)判決,從而形成一組可能發(fā)生的符號(hào)判決;基于之前符號(hào)判決的實(shí)際序列,選擇所述多組可能發(fā)生的符號(hào)判決中的一組作為一組實(shí)際符號(hào)判決。可見,本發(fā)明克服了數(shù)據(jù)速率對(duì)反饋信號(hào)實(shí)現(xiàn)元件的工作時(shí)間的限制。
【專利說明】高速并行判決反饋均衡器、均衡方法及信道接口模塊
【技術(shù)領(lǐng)域】
[0001]本發(fā)明屬于數(shù)字通信【技術(shù)領(lǐng)域】,涉及信號(hào)接收裝置中的一種信號(hào)均衡器,尤其涉及一種高速并行判決反饋均衡器、均衡方法及接口模塊。
【背景技術(shù)】
[0002]數(shù)字通信通過中間通信媒介或“信道”(例如,光纜或絕緣銅線)發(fā)生在發(fā)送裝置與接收裝置之間。每個(gè)發(fā)送裝置通常都以固定的符號(hào)率傳輸符號(hào),而每個(gè)接收裝置則檢測(cè)符號(hào)的(可能損壞的)序列并且嘗試對(duì)所傳輸數(shù)據(jù)進(jìn)行重構(gòu)?!胺?hào)”是持續(xù)固定時(shí)間段(稱為“符號(hào)間隔”)的信道的狀態(tài)或重要條件。符號(hào)可以是,例如,電壓電平或電流電平、光功率電平、相位值,或特定的頻率或波長(zhǎng)。從一個(gè)信道狀態(tài)變化到另一信道狀態(tài)稱為符號(hào)轉(zhuǎn)移。每個(gè)符號(hào)都可以表示(即,編碼)數(shù)據(jù)的一個(gè)或多個(gè)二進(jìn)位?;蛘撸瑪?shù)據(jù)可以用符號(hào)轉(zhuǎn)移或用含兩個(gè)或兩個(gè)以上符號(hào)的一個(gè)序列表不。
[0003]最簡(jiǎn)單的數(shù)字通信鏈路對(duì)每個(gè)符號(hào)僅使用一個(gè)位;二進(jìn)制‘0’用一個(gè)符號(hào)(例如,在第一范圍內(nèi)的電壓或電流信號(hào))表示,并且二進(jìn)制‘ I’用另一符號(hào)(例如,在第二范圍內(nèi)的電壓或電流信號(hào))表示。信道非理想因素會(huì)產(chǎn)生分散作用,所述分散作用可以使每個(gè)符號(hào)干擾其相鄰的符號(hào),從而產(chǎn)生符號(hào)間干擾(ISI)。對(duì)于接收裝置,ISI可以使其難以確定在每個(gè)間隔中所發(fā)送的符號(hào),尤其當(dāng)此種ISI與加性噪聲相結(jié)合時(shí)。
[0004]為了應(yīng)對(duì)噪聲和ISI,接收裝置可以采用各種均衡技術(shù)。線性均衡器一般需要在減少ISI與避免噪聲放大之間進(jìn)行平衡。判決反饋均衡器(DFE)通常為優(yōu)選的,因?yàn)樗鼈兡軌驊?yīng)對(duì)ISI同時(shí)不會(huì)固有地需要進(jìn)行噪聲放大。顧名思義,DFE采用一個(gè)反饋路徑來(lái)消除從先前決定的符號(hào)中獲得的ISI效應(yīng)。
[0005]DFE的標(biāo)準(zhǔn)教材實(shí)施方式采用若干級(jí)聯(lián)電路元件來(lái)生成反饋信號(hào),并且將所述反饋信號(hào)施加至接收到的輸入信號(hào),所有這些元件都必須在少于一個(gè)符號(hào)間隔內(nèi)完成它們的操作。(對(duì)于lOGbit/s的符號(hào)率)在100皮秒的符號(hào)間隔下,用當(dāng)前可用的硅半導(dǎo)體處理技術(shù)無(wú)法執(zhí)行此實(shí)施方式。由于基于硅的集成電路的性能上有所限制,因此即使約幾吉比特每秒的數(shù)據(jù)速率也可能難以實(shí)現(xiàn)。

【發(fā)明內(nèi)容】

[0006]本發(fā)明提供一種高速并行判決反饋均衡器、均衡方法及信道接口模塊。其中:
[0007]所述高速并行判決反饋均衡方法包括:
[0008]在多個(gè)連續(xù)的時(shí)間間隔中的每一個(gè)間隔處獲得一個(gè)初步判決集合,每個(gè)初步判決都說明了之前符號(hào)判決的假定序列引起對(duì)應(yīng)程度的后續(xù)符號(hào)間干擾;
[0009]從一系列所述初步判決集合中形成一個(gè)并行組;
[0010]將所述并行組應(yīng)用到一個(gè)管線化DFE多路復(fù)用器單元集合中,每個(gè)所述DFE多路復(fù)用器單元都基于之前符號(hào)判決的假定序列從所述這組中的每個(gè)初步判決集合中選擇一個(gè)可能發(fā)生的符號(hào)判決,從而形成一組可能發(fā)生的符號(hào)判決;以及[0011]基于之前符號(hào)判決的實(shí)際序列,選擇所述多組可能發(fā)生的符號(hào)判決中的一組作為一組實(shí)際符號(hào)判決。
[0012]優(yōu)選地,所述獲得一個(gè)初步判決集合的步驟包括:
[0013]用前端過濾器將前期符號(hào)間干擾最小化,從而提供過濾后的輸入信號(hào);以及
[0014]通過一個(gè)路徑集合分配所述過濾后的輸入信號(hào),每條路徑用所述過濾后的輸入信號(hào)對(duì)對(duì)應(yīng)程度的后續(xù)符號(hào)間干擾進(jìn)行補(bǔ)償。
[0015]優(yōu)選地,所述初步判決集合和所述管線化DFE多路復(fù)用器單元集合的集合的勢(shì)均為2N,其中N是引起后續(xù)符號(hào)間干擾的之前符號(hào)的數(shù)量。
[0016]優(yōu)選地,每個(gè)組都具有集合的勢(shì)為P,其中P是至少等于2的整數(shù)并行化因子。
[0017]優(yōu)選地,所述方法還進(jìn)一步包括對(duì)所述這組實(shí)際符號(hào)判決進(jìn)行鎖存。
[0018]優(yōu)選地,所述方法還進(jìn)一步包括將N個(gè)最新的實(shí)際符號(hào)判決施加到執(zhí)行所述選擇的多路復(fù)用器。
[0019]所述均衡器包括:
[0020]前端過濾器,減少接收信號(hào)中的前期符號(hào)間干擾以提供過濾后的信號(hào);
[0021]串并行轉(zhuǎn)換器和至少一個(gè)預(yù)補(bǔ)償單元,所述串并行轉(zhuǎn)換器和至少一個(gè)預(yù)補(bǔ)償單元一起將所述過濾后的信號(hào)轉(zhuǎn)換成初步判決的集合組,每個(gè)組中的集合可以以并行形式提供;
[0022]一個(gè)管線化DFE多路復(fù)用器單元集合,每個(gè)多路復(fù)用器單元都基于之前符號(hào)判決的假定序列從每個(gè)組中的每個(gè)初步判決集合中選擇一個(gè)可能發(fā)生的符號(hào)判決,從而形成多組可能發(fā)生的符號(hào)判決;以及
[0023]輸出多路復(fù)用器,所述輸出多路復(fù)用器基于之前符號(hào)判決的實(shí)際序列,選擇所述多組可能發(fā)生的符號(hào)判決中的一組作為一組實(shí)際符號(hào)判決。
[0024]優(yōu)選地,所述均衡器進(jìn)一步包括因組間隔延遲而保持所述實(shí)際符號(hào)判決的輸出鎖存器。
[0025]優(yōu)選地,所述預(yù)補(bǔ)償單元從模擬信號(hào)中獲得數(shù)字判決。
[0026]優(yōu)選地,所述預(yù)補(bǔ)償單元以超過IOGHz的速率輸出判決。
[0027]優(yōu)選地,所述前端過濾器、串并行轉(zhuǎn)換器以及預(yù)補(bǔ)償單元用數(shù)字電路元件來(lái)實(shí)施。
[0028]優(yōu)選地,所述初步判決集合和所述管線化DFE多路復(fù)用器單元集合的集合的勢(shì)均為2N,其中N是引起后續(xù)符號(hào)間干擾的之前符號(hào)的數(shù)量,并且其中每個(gè)組都具有集合的勢(shì)為P,其中P是至少等于2的整數(shù)并行化因子。
[0029]所述信道接口模塊包括接收器,所述接收器具有:
[0030]傳感器,所述傳感器將接收信道信號(hào)轉(zhuǎn)換成電信號(hào);
[0031]前端過濾器,所述前端過濾器增強(qiáng)所述電信號(hào)的信噪比;
[0032]至少一個(gè)預(yù)補(bǔ)償單元和串并行轉(zhuǎn)換器,所述至少一個(gè)預(yù)補(bǔ)償單元和串并行轉(zhuǎn)換器一起生成多組初步判決集合,每組中的所述集合可以以并行形式提供;
[0033]一個(gè)多路復(fù)用器單元集合,每個(gè)多路復(fù)用器單元都在每個(gè)組上運(yùn)行,以基于之前符號(hào)判決的假定序列獲得一組可能發(fā)生的判決;
[0034]輸出多路復(fù)用器,所述輸出多路復(fù)用器基于實(shí)際的之前符號(hào)判決,從所述多組可能發(fā)生的判決中選擇多組實(shí)際的符號(hào)判決;以及[0035]裝置接口,所述裝置接口提供具有從所述多組實(shí)際符號(hào)判決中獲得的接收數(shù)據(jù)流的主節(jié)點(diǎn)。
[0036]優(yōu)選地,所述模塊進(jìn)一步包括發(fā)射器,所述發(fā)射器從所述裝置接口中接收傳輸數(shù)據(jù)流并且將所述傳輸數(shù)據(jù)流轉(zhuǎn)換成傳輸信道信號(hào)。
[0037]優(yōu)選地,所述接收到的數(shù)據(jù)流以至少lOGbit/s傳送。
[0038]優(yōu)選地,所述接收器進(jìn)一步包括因組間隔延遲而保持所述多組實(shí)際符號(hào)判決的輸出鎖存器。
[0039]優(yōu)選地,所述初步判決集合和所述多路復(fù)用器單元集合的集合的勢(shì)均為2N,其中N是引起后續(xù)符號(hào)間干擾的之前符號(hào)的數(shù)量。
[0040]優(yōu)選地,所述輸出多路復(fù)用器采用從之前的一組實(shí)際符號(hào)判決中產(chǎn)生的N個(gè)最新的實(shí)際符號(hào)判決,來(lái)執(zhí)行所述選擇。
[0041]優(yōu)選地,每個(gè)組都具有集合的勢(shì)為P,其中P是至少等于2的整數(shù)并行化因子。
[0042]優(yōu)選地,P大于N。
[0043]優(yōu)選地,所述傳輸信道信號(hào)和所述接收信道信號(hào)是可選信號(hào)。
[0044]優(yōu)選地,所述信道是信息存儲(chǔ)媒介。
[0045]優(yōu)選地,所述傳輸信道信號(hào)和所述接收信道信號(hào)是經(jīng)由雙絞線、同軸電纜或底板傳輸線傳送的電磁信號(hào)。
[0046]本發(fā)明中揭示采用并行化和預(yù)計(jì)算技術(shù)的設(shè)備和方法,以在高于lOGbit/s的比特率下實(shí)施判決反饋均衡(DFE),從而可以在基于硅的光收發(fā)器模塊中采用DFE。一個(gè)說明性實(shí)施例包括:前端過濾器,所述前端過濾器用于減少接收信號(hào)中前期(leading)符號(hào)間干擾;串并行轉(zhuǎn)換器和至少一個(gè)預(yù)補(bǔ)償單元,所述串并行轉(zhuǎn)換器和至少一個(gè)預(yù)補(bǔ)償單元一起將過濾后的信號(hào)轉(zhuǎn)換成初步判決的分組集合,每個(gè)組中的集合可以以并行形式提供;一個(gè)管線化DFE多路復(fù)用器單元集合,所述集合用于基于之前符號(hào)判決的假定序列從每個(gè)初步判決集合中選擇可能發(fā)生的符號(hào)判決,從而形成多組可能發(fā)生的符號(hào)判決;以及輸出多路復(fù)用器,所述輸出多路復(fù)用器基于之前符號(hào)判決來(lái)選擇所述多組可能發(fā)生的符號(hào)判決中的一組。
[0047]可見,本發(fā)明克服了數(shù)據(jù)速率對(duì)反饋信號(hào)實(shí)現(xiàn)元件的工作時(shí)間的限制,對(duì)反饋方案的有效應(yīng)用做出了重大貢獻(xiàn)。
【專利附圖】

【附圖說明】
[0048]圖1示出說明性計(jì)算機(jī)網(wǎng)絡(luò)。
[0049]圖2為說明性點(diǎn)對(duì)點(diǎn)通信鏈路的功能框圖。
[0050]圖3為說明性光纖接口模塊的功能框圖。
[0051]圖4示出說明性教材判決反饋均衡器(DFE)實(shí)施方式。
[0052]圖5示出采用單抽頭預(yù)計(jì)算單元的說明性DFE。
[0053]圖6示出具有完全展開的預(yù)計(jì)算單元的說明性DFE。
[0054]圖7A示出生成一個(gè)并行陣列的預(yù)計(jì)算信號(hào)集合的說明性DFE前端。
[0055]圖7B示出說明性管線化DFE多路復(fù)用器單元。
[0056]圖7C示出管線化DFE多路復(fù)用器單元的精簡(jiǎn)表示。[0057]圖7D示出具有一個(gè)并行陣列的管線化DFE多路復(fù)用器單元的說明性DFE后端。
[0058]圖8為用于高速接收裝置的說明性均衡方法的流程圖。
[0059]然而,應(yīng)理解,在附圖和【具體實(shí)施方式】中給定的特定實(shí)施例不會(huì)限制本發(fā)明。相反,這些實(shí)施例為普通技術(shù)人員提供依據(jù),以鑒別涵蓋在所附權(quán)利要求書范圍內(nèi)的替代形式、等效物以及修改。
【具體實(shí)施方式】
[0060]當(dāng)采用并行化和預(yù)計(jì)算技術(shù)時(shí),可以在較高頻率下運(yùn)行判決反饋均衡器(DFE)。本發(fā)明所揭示的是一種適用于對(duì)比特率高于IOGHz的接收信號(hào)進(jìn)行均衡的DFE設(shè)計(jì),從而可以在基于硅的光收發(fā)器模塊中采用判決反饋均衡。一個(gè)說明性實(shí)施例包括:前端過濾器,所述前端過濾器用于減少接收信號(hào)中前期符號(hào)間干擾;串并行轉(zhuǎn)換器和至少一個(gè)預(yù)補(bǔ)償單元,所述串并行轉(zhuǎn)換器和至少一個(gè)預(yù)補(bǔ)償單元一起將過濾后的信號(hào)轉(zhuǎn)換成初步判決的分組集合,每個(gè)組中的集合可以以并行形式提供;一個(gè)管線化DFE多路復(fù)用器單元集合,所述集合用于基于之前符號(hào)判決的假定序列從每個(gè)初步判決集合中選擇可能發(fā)生的符號(hào)判決,從而形成多組可能發(fā)生的符號(hào)判決;以及輸出多路復(fù)用器,所述輸出多路復(fù)用器基于之前符號(hào)判決來(lái)選擇所述多組可能發(fā)生的符號(hào)判決中的一組。
[0061]本發(fā)明的具體方案如下:
[0062]所述高速并行判決反饋均衡方法包括:
[0063]在多個(gè)連續(xù)的時(shí)間間隔中的每一個(gè)間隔處獲得一個(gè)初步判決集合,每個(gè)初步判決都說明了之前符號(hào)判決的假定序列引起對(duì)應(yīng)程度的后續(xù)符號(hào)間干擾;
[0064]從一系列所述初步判決集合中形成一個(gè)并行組;
[0065]將所述并行組應(yīng)用到一個(gè)管線化DFE多路復(fù)用器單元集合中,每個(gè)所述DFE多路復(fù)用器單元都基于之前符號(hào)判決的假定序列從所述這組中的每個(gè)初步判決集合中選擇一個(gè)可能發(fā)生的符號(hào)判決,從而形成一組可能發(fā)生的符號(hào)判決;以及
[0066]基于之前符號(hào)判決的實(shí)際序列,選擇所述多組可能發(fā)生的符號(hào)判決中的一組作為一組實(shí)際符號(hào)判決。
[0067]進(jìn)一步,所述獲得一個(gè)初步判決集合的步驟包括:
[0068]用前端過濾器將前期符號(hào)間干擾最小化,從而提供過濾后的輸入信號(hào);以及
[0069]通過一個(gè)路徑集合分配所述過濾后的輸入信號(hào),每條路徑用所述過濾后的輸入信號(hào)對(duì)對(duì)應(yīng)程度的后續(xù)符號(hào)間干擾進(jìn)行補(bǔ)償。
[0070]進(jìn)一步,所述初步判決集合和所述管線化DFE多路復(fù)用器單元集合的集合的勢(shì)均為2N,其中N是引起后續(xù)符號(hào)間干擾的之前符號(hào)的數(shù)量。
[0071]進(jìn)一步,每個(gè)組都具有集合的勢(shì)為P,其中P是至少等于2的整數(shù)并行化因子。
[0072]進(jìn)一步,所述方法還進(jìn)一步包括對(duì)所述這組實(shí)際符號(hào)判決進(jìn)行鎖存。
[0073]進(jìn)一步,所述方法還進(jìn)一步包括將N個(gè)最新的實(shí)際符號(hào)判決施加到執(zhí)行所述選擇的多路復(fù)用器。
[0074]所述均衡器包括:
[0075]前端過濾器,減少接收信號(hào)中的前期符號(hào)間干擾以提供過濾后的信號(hào);
[0076]串并行轉(zhuǎn)換器和至少一個(gè)預(yù)補(bǔ)償單元,所述串并行轉(zhuǎn)換器和至少一個(gè)預(yù)補(bǔ)償單元一起將所述過濾后的信號(hào)轉(zhuǎn)換成初步判決的集合組,每個(gè)組中的集合可以以并行形式提供;
[0077]一個(gè)管線化DFE多路復(fù)用器單元集合,每個(gè)多路復(fù)用器單元都基于之前符號(hào)判決的假定序列從每個(gè)組中的每個(gè)初步判決集合中選擇一個(gè)可能發(fā)生的符號(hào)判決,從而形成多組可能發(fā)生的符號(hào)判決;以及
[0078]輸出多路復(fù)用器,所述輸出多路復(fù)用器基于之前符號(hào)判決的實(shí)際序列,選擇所述多組可能發(fā)生的符號(hào)判決中的一組作為一組實(shí)際符號(hào)判決。
[0079]進(jìn)一步,所述均衡器進(jìn)一步包括因組間隔延遲而保持所述實(shí)際符號(hào)判決的輸出鎖存器。
[0080]進(jìn)一步,所述預(yù)補(bǔ)償單元從模擬信號(hào)中獲得數(shù)字判決。
[0081]進(jìn)一步,所述預(yù)補(bǔ)償單元以超過IOGHz的速率輸出判決。
[0082]進(jìn)一步,所述前端過濾器、串并行轉(zhuǎn)換器以及預(yù)補(bǔ)償單元用數(shù)字電路元件來(lái)實(shí)施。
[0083]進(jìn)一步,所述初步判決集合和所述管線化DFE多路復(fù)用器單元集合的集合的勢(shì)均為2N,其中N是引起后續(xù)符號(hào)間干擾的之前符號(hào)的數(shù)量,并且其中每個(gè)組都具有集合的勢(shì)為P,其中P是至少等于2的整數(shù)并行化因子。
[0084]所述信道接口模塊包括接收器,所述接收器具有:
[0085]傳感器,所述傳感器將接收信道信號(hào)轉(zhuǎn)換成電信號(hào);
[0086]前端過濾器,所述前端過濾器增強(qiáng)所述電信號(hào)的信噪比;
[0087]至少一個(gè)預(yù)補(bǔ)償單元和串并行轉(zhuǎn)換器,所述至少一個(gè)預(yù)補(bǔ)償單元和串并行轉(zhuǎn)換器一起生成多組初步判決集合,每組中的所述集合可以以并行形式提供;
[0088]一個(gè)多路復(fù)用器單元集合,每個(gè)多路復(fù)用器單元都在每個(gè)組上運(yùn)行,以基于之前符號(hào)判決的假定序列獲得一組可能發(fā)生的判決;
[0089]輸出多路復(fù)用器,所述輸出多路復(fù)用器基于實(shí)際的之前符號(hào)判決,從所述多組可能發(fā)生的判決中選擇多組實(shí)際的符號(hào)判決;以及
[0090]裝置接口,所述裝置接口提供具有從所述多組實(shí)際符號(hào)判決中獲得的接收數(shù)據(jù)流的主節(jié)點(diǎn)。
[0091]進(jìn)一步,所述模塊進(jìn)一步包括發(fā)射器,所述發(fā)射器從所述裝置接口中接收傳輸數(shù)據(jù)流并且將所述傳輸數(shù)據(jù)流轉(zhuǎn)換成傳輸信道信號(hào)。
[0092]進(jìn)一步,所述接收到的數(shù)據(jù)流以至少10Gbit/s傳送。
[0093]進(jìn)一步,所述接收器進(jìn)一步包括因組間隔延遲而保持所述多組實(shí)際符號(hào)判決的輸出鎖存器。
[0094]進(jìn)一步,所述初步判決集合和所述多路復(fù)用器單元集合的集合的勢(shì)均為2N,其中N是引起后續(xù)符號(hào)間干擾的之前符號(hào)的數(shù)量。
[0095]進(jìn)一步,所述輸出多路復(fù)用器采用從之前的一組實(shí)際符號(hào)判決中產(chǎn)生的N個(gè)最新的實(shí)際符號(hào)判決,來(lái)執(zhí)行所述選擇。
[0096]進(jìn)一步,每個(gè)組都具有集合的勢(shì)為P,其中P是至少等于2的整數(shù)并行化因子。
[0097]進(jìn)一步,P大于N。
[0098]進(jìn)一步,所述傳輸信道信號(hào)和所述接收信道信號(hào)是可選信號(hào)。
[0099]進(jìn)一步,所述信道是信息存儲(chǔ)媒介。[0100]進(jìn)一步,所述傳輸信道信號(hào)和所述接收信道信號(hào)是經(jīng)由雙絞線、同軸電纜或底板傳輸線傳送的電磁信號(hào)。
[0101]本發(fā)明所揭示的設(shè)備和方法在它們運(yùn)行的大型環(huán)境背景中能獲得最佳理解。下面結(jié)合附圖對(duì)本發(fā)明做進(jìn)一步詳細(xì)說明。
[0102]因此,圖1示出說明性通信網(wǎng)絡(luò)100,所述通信網(wǎng)絡(luò)100包括移動(dòng)裝置102和經(jīng)由路由網(wǎng)絡(luò)106耦合的計(jì)算機(jī)系統(tǒng)104A-104C。路由網(wǎng)絡(luò)106可以是或者可以包括,例如,因特網(wǎng)、廣域網(wǎng)或局域網(wǎng)。在圖1中,路由網(wǎng)絡(luò)106包括設(shè)備項(xiàng)目108的網(wǎng)絡(luò),所述設(shè)備項(xiàng)目例如,交換機(jī)、路由器以及類似者。設(shè)備項(xiàng)目108相互連接,并且經(jīng)由點(diǎn)對(duì)點(diǎn)通信鏈路110連接到計(jì)算機(jī)系統(tǒng)104A-104C,所述點(diǎn)對(duì)點(diǎn)通信鏈路110在多個(gè)網(wǎng)絡(luò)部件之間傳送數(shù)據(jù)。
[0103]圖2為可以表示圖1中的鏈路110的說明性點(diǎn)對(duì)點(diǎn)通信鏈路的圖。圖示的實(shí)施例包括與第二節(jié)點(diǎn)204 (節(jié)點(diǎn)B)通信的第一節(jié)點(diǎn)202 (節(jié)點(diǎn)A)。節(jié)點(diǎn)A和B每個(gè)都可以是,例如,以下項(xiàng)中的任何一項(xiàng):移動(dòng)裝置102、設(shè)備項(xiàng)目108、計(jì)算機(jī)系統(tǒng)104A-104C,或適用于進(jìn)行高速率數(shù)字?jǐn)?shù)據(jù)通信的其他發(fā)送/接收裝置。
[0104]耦合到節(jié)點(diǎn)A的是收發(fā)器220,并且耦合到節(jié)點(diǎn)B的是收發(fā)器222。通信信道208和214在收發(fā)器220與收發(fā)器222之間延伸。信道208和214可以包括,例如,光纜之類的傳輸媒介、雙絞線、同軸電纜、底板傳輸線以及無(wú)線通信鏈路。(信道也可以是磁性或光學(xué)信息存儲(chǔ)媒介,其中讀寫變換器用作發(fā)射器和接收器。)可以使用單獨(dú)的信道208和214,或者在一些實(shí)施例中,使用在相反方向上傳送信號(hào)而不會(huì)產(chǎn)生干擾的單個(gè)信道來(lái)提供節(jié)點(diǎn)A與節(jié)點(diǎn)B之間的雙向通信。
[0105]收發(fā)器220的發(fā)射器206從節(jié)點(diǎn)A接收數(shù)據(jù)并且經(jīng)由信道208上的信號(hào)將數(shù)據(jù)傳輸?shù)绞瞻l(fā)器222。信號(hào)可以是,例如,電壓、電流、光功率電平、波長(zhǎng)、頻率或相位值。收發(fā)器222的接收器210經(jīng)由信道208接收信號(hào),使用信號(hào)來(lái)對(duì)所傳輸數(shù)據(jù)進(jìn)行重構(gòu),并且將數(shù)據(jù)提供到節(jié)點(diǎn)B。類似地,收發(fā)器222的發(fā)射器212從節(jié)點(diǎn)B接收數(shù)據(jù)并且經(jīng)由信道214上的信號(hào)將數(shù)據(jù)傳輸?shù)绞瞻l(fā)器220。收發(fā)器220的接收器216經(jīng)由信道214接收信號(hào),使用信號(hào)來(lái)對(duì)所傳輸數(shù)據(jù)進(jìn)行重構(gòu),并且將數(shù)據(jù)提供到節(jié)點(diǎn)A。
[0106]圖3用說明性光纖接口模塊的功能框圖來(lái)圖示專門針對(duì)光纖信令的收發(fā)器實(shí)施例。光纖302耦合到分流器304,所述分流器304產(chǎn)生到達(dá)光纖的兩條光學(xué)路徑:一條路徑用于接收,另并且一條路徑用于發(fā)送。傳感器306位于接收路徑上,以將接收到的光信號(hào)轉(zhuǎn)換成模擬電信號(hào),所述模擬電信號(hào)由放大器308進(jìn)行放大,從而為通過判決反饋均衡器(DFE) 310進(jìn)行的處理作準(zhǔn)備。DFE310將接收到的信號(hào)重構(gòu)成數(shù)字化的數(shù)據(jù)流。裝置接口312緩沖接收到的數(shù)據(jù)流,并且在一些實(shí)施例中,裝置接口 312它執(zhí)行錯(cuò)誤糾正和有效荷載提取,從而使所傳輸?shù)臄?shù)據(jù)可以經(jīng)由執(zhí)行根據(jù)標(biāo)準(zhǔn)I/O總線協(xié)議的內(nèi)部數(shù)據(jù)總線而用于主節(jié)點(diǎn)。
[0107]相反地,用于發(fā)送的數(shù)據(jù)可以通過主節(jié)點(diǎn)經(jīng)由總線通信到裝置接口 312。在至少在一些實(shí)施例中,裝置接口 312用合適的幀頭標(biāo)記和幀尾標(biāo)記對(duì)數(shù)據(jù)進(jìn)行打包,裝置接口 312還可以可選地對(duì)數(shù)據(jù)進(jìn)行糾錯(cuò)編碼和/或校驗(yàn)位處理。驅(qū)動(dòng)器314從裝置接口 312接收傳輸數(shù)據(jù)流并且將數(shù)字信號(hào)轉(zhuǎn)換成用于發(fā)射體316的模擬電驅(qū)動(dòng)信號(hào),從而使所述發(fā)射體生成經(jīng)由分流器304稱合到光纖302的光信號(hào)。
[0108]如先前所述,接收器中的DFE用于應(yīng)對(duì)由信道中的信號(hào)分散產(chǎn)生的符號(hào)間干擾(ISI)0圖4示出了 DFE的功能的具體說明。在圖4中,模擬或數(shù)字前端過濾器402對(duì)接收信號(hào)進(jìn)行操作,以形成系統(tǒng)的總體信道響應(yīng)并且將當(dāng)前符號(hào)上的前期ISI效應(yīng)最小化。加法器404從前端過濾器402的輸出中減去反饋信號(hào),以將當(dāng)前符號(hào)上的后續(xù)ISI效應(yīng)最小化。組合的信號(hào)隨后進(jìn)行數(shù)字化,從而生成輸出數(shù)據(jù)流(表示為Ak,其中k是時(shí)間指數(shù))。在圖示的實(shí)例中,符號(hào)假定為雙極的(-1,+1),從而使判決閾值為O伏特。均衡器408會(huì)產(chǎn)生二元結(jié)果:如果加法器404的輸出低于閾值,那么結(jié)果為0,并且如果輸出高于所述閾值,那么結(jié)果為I。DFE用具有一系列延遲元件412 (例如,鎖存器、觸發(fā)器或寄存器)的反饋過濾器410生成反饋信號(hào),所述延遲元件412存儲(chǔ)最近的輸出符號(hào)判決(Aky Ak_N,其中N為過濾器系數(shù)fi的數(shù)目)。一系列的乘法器414確定每個(gè)符號(hào)與對(duì)應(yīng)過濾器系數(shù)的乘積,并且一系列加法器416將所述乘積合在一起以獲得反饋信號(hào)。
[0109]此外,此處應(yīng)注意,采用前端過濾器402和反饋過濾器410的電路系統(tǒng)可以對(duì)模擬信號(hào)進(jìn)行操作,或者相反地,所述電路系統(tǒng)可以使用數(shù)字電路元件和/或可編程處理器中的軟件來(lái)實(shí)施。此外,通過使用額外的判決閾值,DFE可以容易地從檢測(cè)二進(jìn)制符號(hào)擴(kuò)展到M進(jìn)制符號(hào)。通常,定時(shí)恢復(fù)單元和過濾器系數(shù)適應(yīng)單元會(huì)加強(qiáng)DFE的操作,但是此類考慮已在文獻(xiàn)資料中解決并且為所屬領(lǐng)域的技術(shù)人員所熟知,因此此處不會(huì)對(duì)它們進(jìn)行詳述。
[0110]在圖4的實(shí)施例中,反饋過濾器410必須在少于一個(gè)符號(hào)間隔內(nèi)完成其操作,因?yàn)樗龇答佭^濾器的電流輸出部分地取決于緊接的前個(gè)判決。在極高的數(shù)據(jù)速率下,一個(gè)符號(hào)間隔無(wú)法提供足夠的時(shí)間來(lái)完成過濾器乘法和反饋減法。因此,文獻(xiàn)資料中已提出的一種解決方案是“展 開”反饋過濾器。圖5示出用一個(gè)抽頭來(lái)展開反饋過濾器的圖4中一個(gè)說明性變化形式。圖5的實(shí)施例采用相同的前端過濾器402,但是加法器404減去反饋信號(hào)以消除除了之前符號(hào)外的所有符號(hào)所引起的后續(xù)ISI。預(yù)補(bǔ)償單元406提供兩條路徑。假定緊接的前個(gè)符號(hào)為“1”,那么第一路徑上的均衡器407形成初步符號(hào)判決,而假定緊接的前個(gè)符號(hào)為“O”(對(duì)應(yīng)于雙極信令方案中的-1),那么則有,第二路徑上的第二均衡器409形成初步符號(hào)判決。由于這些符號(hào)產(chǎn)生的后續(xù)ISI是不同的(對(duì)于+1符號(hào),為+f\,而對(duì)于-1符號(hào),為-f\),因此兩條路徑為ISI提供不同的補(bǔ)償,方式是通過使用圖5所指示的不同判決閾值或者將信號(hào)路徑偏移以不同的量。多路復(fù)用器413基于由觸發(fā)器415存儲(chǔ)的緊接著的前個(gè)符號(hào)判決Alri在兩個(gè)初步判決中作出選擇。反饋過濾器419具有數(shù)量減少的抽頭(過濾器系數(shù)),但是在其他方面類似于反饋過濾器410來(lái)操作。
[0111]盡管此種展開的步驟會(huì)增加DFE回路中的元件數(shù)量(加法器404、預(yù)補(bǔ)償單元406、多路復(fù)用器413以及反饋過濾器419),但是僅多路復(fù)用器413和觸發(fā)器415需要在少于一個(gè)符號(hào)間隔內(nèi)完成它們的操作。剩余的回路元件可以占用兩個(gè)符號(hào)間隔來(lái)進(jìn)行操作。如果及時(shí)完成反饋過濾器操作仍具有挑戰(zhàn)性,那么可以進(jìn)一步進(jìn)行展開。
[0112]圖6示出3抽頭反饋過濾器已完全展開的一個(gè)說明性變化形式。此實(shí)施例仍然采用前端過濾器402,但是加法器被移除,因?yàn)榉答佭^濾器已完全展開。所述加法器的功能已由預(yù)補(bǔ)償單元606完全取代,所述預(yù)補(bǔ)償單元606為含三個(gè)之前符號(hào)的每個(gè)組合(例如,
000、001、010、…、111)提供單獨(dú)的路徑。對(duì)這些可能組合中每一組合所產(chǎn)生的后續(xù)ISI進(jìn)行確定和消除(例如,用加法器)或以其他方式進(jìn)行補(bǔ)償(例如,在每條路徑上使用針對(duì)均衡器的合適判決閾值)。每條路徑都具有提供初步符號(hào)判決的對(duì)應(yīng)均衡器607-609,所述初步符號(hào)判決遵照之前符號(hào)的假定組合。含八個(gè)初步判決的集合在圖6中被標(biāo)記為B0k-B7k,其中k再次為時(shí)間指數(shù)。多路復(fù)用器613基于保持在觸發(fā)器615-617中的之前符號(hào)判決,從初步符號(hào)判決集合中進(jìn)行選擇,從而生成符號(hào)判決Ak的序列。[0113]顯而易見,此種展開可以解決對(duì)反饋過濾器的定時(shí)約束,但是在極高的數(shù)據(jù)速率下,觸發(fā)器615和多路復(fù)用器613的操作時(shí)間可能會(huì)變成限制因素。換言之,對(duì)于任何給定的半導(dǎo)體工藝,隨著數(shù)據(jù)速率提高,多路復(fù)用器的傳播延遲會(huì)變成回路展開方法的阻礙。圖7A至圖7D圖示了采用獨(dú)特并行架構(gòu)的新型DFE實(shí)施例,所述并行架構(gòu)基本上可以按需要標(biāo)定比例,從而從根本上消除作為數(shù)據(jù)速率的限制因素的此種反饋回路定時(shí)。
[0114]圖7A示出生成一個(gè)并行陣列的預(yù)計(jì)算信號(hào)集合的說明性DFE前端。圖7A示出前端過濾器402,如上所述,所述前端過濾器402形成系統(tǒng)的總體信道響應(yīng)并且將前期ISI最小化。針對(duì)每個(gè)符號(hào)間隔k (假定二進(jìn)制符號(hào)),預(yù)補(bǔ)償單元606 (對(duì)于完全展開的反饋過濾器)獲得初步判決的完整集合B0k-B(2N-l)k,其中N為引起后續(xù)ISI的之前符號(hào)的數(shù)量。(圖6提供用于3符號(hào)后續(xù)ISI效應(yīng)的預(yù)補(bǔ)償單元的實(shí)例,但是實(shí)際上,符號(hào)的數(shù)量可以更多或更少。)
[0115]串并行轉(zhuǎn)換器702接受初步判決集合的序列,并且以并行形式將這些初步判決提供為含P個(gè)集合的多個(gè)組。(在圖中,開放面編字碼(open face lettering)用于表示含P個(gè)信號(hào)的一組,例如,BO (L)表不一組信號(hào)BOip-BOu^im。)寄存器703集合可以以循環(huán)的方式進(jìn)行鎖存,以在寄存器可用時(shí)捕獲每個(gè)初步判決集合并且將每個(gè)集合保持足夠長(zhǎng)的時(shí)間以用于隨后的處理,即,長(zhǎng)到P個(gè)符號(hào)間隔。已知并且可以使用串并行轉(zhuǎn)換單元的其他實(shí)施方式。捕獲之后,一些實(shí)施方式將所捕獲的初步判決集合提供為輸出,而其他實(shí)施方式則可以將要同時(shí)輸出的所捕獲的集合作為整個(gè)組存儲(chǔ)起來(lái)。串并行轉(zhuǎn)換器的輸出對(duì)應(yīng)于圖7B至7D的輸入。
[0116]圖7B示出說明性管線化DFE多路復(fù)用器單元704。單元704從初步判決的每個(gè)集合中選擇一個(gè)信號(hào)作為符號(hào)判決,從而根據(jù)初步判決的P個(gè)集合生成P個(gè)符號(hào)判決。對(duì)于初步判決的每個(gè)集合BOk-BOW,單元704采用對(duì)應(yīng)的多路復(fù)用器710、712、…、716,以從每個(gè)集合中轉(zhuǎn)發(fā)所選定的判決。其中符號(hào)判決可用于N個(gè)之前符號(hào)間隔,多路復(fù)用器基于那些符號(hào)判決作出選擇。在每個(gè)組的開端,所述N個(gè)之前符號(hào)判決被用作到達(dá)單元的輸入(在圖中表示為Aum至\Ρ_Ν)。這些輸入在圖7Α中被示為估計(jì)值,下文會(huì)進(jìn)一步解釋其原因。
[0117]一組觸發(fā)器720-726將P個(gè)符號(hào)判決鎖存,并且將所述符號(hào)判決提供為組Clf-P-Clp^1 (也表示為C(L-1))。由于串并行操作,單元704的元件中的每個(gè)元件都具有多達(dá)P個(gè)符號(hào)間隔,以執(zhí)行每個(gè)操作。圖7Β也示出輸入延遲元件732-736的可選組和輸出延遲元件740-744的可選組。此類可選的延遲元件可能需要沿著通過單元704的P條并行路徑中的每一者提供一致的傳播延遲,同時(shí)也引起多路復(fù)用器輸出以穿過所述單元進(jìn)行級(jí)聯(lián)所需的延遲。因此,所示的可選的延遲元件增加了或減少了 d,所述延遲與每個(gè)多路復(fù)用器的操作相關(guān)聯(lián)。
[0118]圖7C示出圖7B中的管線化DFE多路復(fù)用器單元的精簡(jiǎn)表示。如先前所述,單元704基于之前符號(hào)判決從初步判決的每個(gè)集合中作出選擇,從而生成一組符號(hào)判決,該組符號(hào)判決在下文中被稱為可能發(fā)生的符號(hào)判決,通過圖7D的論述將會(huì)清楚其原因。
[0119]圖7D示出具有含2N個(gè)管線化DFE多路復(fù)用器單元704A-704C的一個(gè)并行陣列的說明性DFE后端。來(lái)自圖7A中的DFE前端的這組初步判決集合被分配到所有管線化DFE多路復(fù)用器單元,以待由每個(gè)單元進(jìn)行處理。每個(gè)單元對(duì)該組初步判決集合進(jìn)行操作,以提供對(duì)應(yīng)的一組可能發(fā)生的符號(hào)判決(在圖7D中標(biāo)記為C0(L-1)-C(2n-1) (L-1))。每個(gè)管線化DFE多路復(fù)用器單元都假定一個(gè)不同序列的之前符號(hào)判決。例如,單元704A假定之前N個(gè)符號(hào)判決都為零,單元704B假定之前N-1個(gè)符號(hào)判決為零并且第N個(gè)之前符號(hào)判決為一,以此類推至單元704C,它假定之前符號(hào)判決都為一。
[0120]因?yàn)槊總€(gè)單元的初始假定不同,所以預(yù)期該組可能發(fā)生的符號(hào)判決Cn(L-1)在各單元之間會(huì)有所變化。多路復(fù)用器753基于存儲(chǔ)在鎖存器755中的N個(gè)(實(shí)際的)之前符號(hào)判決A(L-2)選擇一組可能發(fā)生的符號(hào)判決。在圖7D中,所選組的符號(hào)判決(標(biāo)記為A(L-1))由鎖存器755鎖存,所述鎖存器755將含P個(gè)符號(hào)的該組保持長(zhǎng)至P個(gè)符號(hào)間隔。
[0121]如果多路復(fù)用操作采用2對(duì)I選擇器,那么多路復(fù)用操作僅需要N個(gè)階段,這意味著與多路復(fù)用器753相關(guān)聯(lián)的延遲在N中是線性的。(我們著重于多路復(fù)用器753,因?yàn)樗龆嗦窂?fù)用器753是電路中具有反饋回路的唯一部分。其他所有部分均被實(shí)施為(可能管線化的)前饋布置。)這種總的多路復(fù)用器延遲必須保持小于時(shí)間間隔PT,其中P是并行化因子,T是符號(hào)間隔。由于并行化因子P可以根據(jù)需要放大,因此電路設(shè)計(jì)者未由于不可約的反饋回路延遲而被阻止提供能夠處理任意小的符號(hào)間隔的電路,所述任意小的符號(hào)間隔具有任意低的裝置(門電路)。將這種情況與回路展開的DFE架構(gòu)形成對(duì)照,其中多路復(fù)用器延遲必須安全地小于符號(hào)間隔,從而針對(duì)給定的裝置(門電路)速度生成難以超越的數(shù)據(jù)速率極限值。
[0122]圖8為供高速接收裝置使用的基于DFE的說明性均衡方法的流程圖。出于說明目的,操作按相繼次序示出和描述,但是預(yù)期這些操作通常將由裝置的不同部分同時(shí)執(zhí)行。然而,按次序?qū)嵤┦强赡艿牟⑶以谝恍?shí)施方式中可以是優(yōu)選的(例如,通過可編程處理器上的軟件)。
[0123]在塊802中,DFE使用,例如,前端過濾器對(duì)進(jìn)入信號(hào)進(jìn)行過濾,所述前端過濾器形成總體的信道響應(yīng)并且將前期ISI最小化。在塊804中,DFE使用與從不同可能的之前符號(hào)判決中產(chǎn)生的各種后續(xù)ISI量相對(duì)應(yīng)的多條路徑來(lái)對(duì)后續(xù)ISI進(jìn)行預(yù)補(bǔ)償。初步符號(hào)判決在每條路徑上生成,從而產(chǎn)生含2N個(gè)初步判決的一個(gè)集合。在塊806中,DFE采用P個(gè)順序集合的初步判決,并且將這些初步判決以并行形式提供為一個(gè)組。在塊808中,該組集合被分配到2Nf管線化DFE多路復(fù)用器單元中的每一者。所述DFE多路復(fù)用器單元中的每一者都從每個(gè)集合中選擇初步判決,從而產(chǎn)生取決于之前判決符號(hào)的假定序列的一組判決符號(hào)。對(duì)于每個(gè)管線化DFE多路復(fù)用器單元,所述假定序列是不同的。在塊810中,DFE基于之前判決符號(hào)的實(shí)際序列選擇一組可能發(fā)生的判決符號(hào)。在塊812中,所選組被鎖存并且被輸出為一組實(shí)際判決符號(hào)。
[0124]在完全理解上述揭露內(nèi)容之后,各種替代形式、等效物和修改對(duì)所屬領(lǐng)域的技術(shù)人員來(lái)說是顯而易見的。例如,各種DFE部件可以用模擬電氣部件或用數(shù)字電氣部件來(lái)實(shí)施。在許多情況下,元件的順序可以變化,例如,在串并行轉(zhuǎn)換之后執(zhí)行預(yù)補(bǔ)償,但這樣需要以并形方式運(yùn)行的多個(gè)預(yù)補(bǔ)償單元。后續(xù)ISI符號(hào)間隔N的數(shù)量可以為1、2、3、4或更多。并行化因子P可以為2、3、4、5或更多。容許的符號(hào)判決數(shù)可以是二進(jìn)制或M進(jìn)制的,其中M通常為2的冪。權(quán)利要求書意圖解釋為包括涵蓋在所附權(quán)利要求書范圍內(nèi)的所有此類替代形式、等效物和修改。
【權(quán)利要求】
1.一種高速并行判決反饋均衡方法,其特征在于,所述高速均衡方法包括: 在多個(gè)連續(xù)的時(shí)間間隔中的每一個(gè)間隔處獲得一個(gè)初步判決集合,每個(gè)初步判決都說明了之前符號(hào)判決的假定序列引起對(duì)應(yīng)程度的后續(xù)符號(hào)間干擾; 從一系列所述初步判決集合中形成Iv并打組; 將所述并行組應(yīng)用到一個(gè)管線化DFE多路復(fù)用器單元集合中,每個(gè)所述DFE多路復(fù)用器單元都基于之前符號(hào)判決的假定序列從所述這組中的每個(gè)初步判決集合中選擇一個(gè)可能發(fā)生的符號(hào)判決,從而形成一組可能發(fā)生的符號(hào)判決; 以及 基于之前符號(hào)判決的實(shí)際序列,選擇所述多組可能發(fā)生的符號(hào)判決中的一組作為一組實(shí)際符號(hào)判決。
2.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述獲得一個(gè)初步判決集合的步驟包括: 用前端過濾器將前期符號(hào)間干擾最小化,從而提供過濾后的輸入信號(hào);以及 通過一個(gè)路徑集合分配所述過濾后的輸入信號(hào),每條路徑用所述過濾后的輸入信號(hào)對(duì)對(duì)應(yīng)程度的后續(xù)符號(hào)間干擾進(jìn)行補(bǔ)償。
3.根據(jù)權(quán)利要求1所 述的方法,其特征在于:所述初步判決集合和所述管線化DFE多路復(fù)用器單元集合的集合的勢(shì)均為2N,其中N是引起后續(xù)符號(hào)間干擾的之前符號(hào)的數(shù)量。
4.根據(jù)權(quán)利要求1所述的方法,其特征在于:每個(gè)組都具有集合的勢(shì)為P,其中P是至少等于2的整數(shù)并行化因子。
5.根據(jù)權(quán)利要求1所述的方法,其特征在于:所述方法還進(jìn)一步包括對(duì)所述這組實(shí)際符號(hào)判決進(jìn)行鎖存。
6.根據(jù)權(quán)利要求1所述的方法,其特征在于:所述方法還進(jìn)一步包括將N個(gè)最新的實(shí)際符號(hào)判決施加到執(zhí)行所述選擇的多路復(fù)用器。
7.一種高速并行判決反饋均衡器,其特征在于,所述均衡器包括: 前端過濾器,減少接收信號(hào)中的前期符號(hào)間干擾以提供過濾后的信號(hào); 串并行轉(zhuǎn)換器和至少一個(gè)預(yù)補(bǔ)償單元,所述串并行轉(zhuǎn)換器和至少一個(gè)預(yù)補(bǔ)償單元一起將所述過濾后的信號(hào)轉(zhuǎn)換成初步判決的集合組,每個(gè)組中的集合可以以并行形式提供; 一個(gè)管線化DFE多路復(fù)用器單元集合,每個(gè)多路復(fù)用器單元都基于之前符號(hào)判決的假定序列從每個(gè)組中的每個(gè)初步判決集合中選擇一個(gè)可能發(fā)生的符號(hào)判決,從而形成多組可能發(fā)生的符號(hào)判決;以及 輸出多路復(fù)用器,所述輸出多路復(fù)用器基于之前符號(hào)判決的實(shí)際序列,選擇所述多組可能發(fā)生的符號(hào)判決中的一組作為一組實(shí)際符號(hào)判決。
8.根據(jù)權(quán)利要求7所述的均衡器,其特征在于:所述均衡器進(jìn)一步包括因組間隔延遲而保持所述實(shí)際符號(hào)判決的輸出鎖存器。
9.根據(jù)權(quán)利要求7所述的均衡器,其特征在于:所述預(yù)補(bǔ)償單元從模擬信號(hào)中獲得數(shù)字判決。
10.根據(jù)權(quán)利要求9所述的均衡器,其特征在于:所述預(yù)補(bǔ)償單元以超過IOGHz的速率輸出判決。
11.根據(jù)權(quán)利要求7所述的均衡器,其特征在于:所述前端過濾器、串并行轉(zhuǎn)換器以及預(yù)補(bǔ)償單元用數(shù)字電路元件來(lái)實(shí)施。
12.根據(jù)權(quán)利要求7所述的均衡器,其特征在于:所述初步判決集合和所述管線化DFE多路復(fù)用器單元集合的集合的勢(shì)均為2N,其中N是引起后續(xù)符號(hào)間干擾的之前符號(hào)的數(shù)量,并且其中每個(gè)組都具有集合的勢(shì)為P,其中P是至少等于2的整數(shù)并行化因子。
13.一種信道接口模塊,其特征在于:所述信道接口模塊包括接收器,所述接收器具有:傳感器,所述傳感器將接收信道信號(hào)轉(zhuǎn)換成電信號(hào); 前端過濾器,所述前端過濾器增強(qiáng)所述電信號(hào)的信噪比; 至少一個(gè)預(yù)補(bǔ)償單元和串并行轉(zhuǎn)換器,所述至少一個(gè)預(yù)補(bǔ)償單元和串并行轉(zhuǎn)換器一起生成多組初步判決集合,每組中的所述集合可以以并行形式提供; 一個(gè)多路復(fù)用器單元集合,每個(gè)多路復(fù)用器單元都在每個(gè)組上運(yùn)行,以基于之前符號(hào)判決的假定序列獲得一組可能發(fā)生的判決; 輸出多路復(fù)用器,所述輸出多路復(fù)用器基于實(shí)際的之前符號(hào)判決,從所述多組可能發(fā)生的判決中選擇多組實(shí)際的符號(hào)判決;以及 裝置接口,所述裝置接口提供具有從所述多組實(shí)際符號(hào)判決中獲得的接收數(shù)據(jù)流的主節(jié)點(diǎn)。
14.根據(jù)權(quán)利要求13所述的模塊,其特征在于:所述模塊進(jìn)一步包括發(fā)射器,所述發(fā)射器從所述裝置接口中接收傳輸數(shù)據(jù)流并且將所述傳輸數(shù)據(jù)流轉(zhuǎn)換成傳輸信道信號(hào)。
15.根據(jù)權(quán)利要求14所述的模塊,其特征在于:所述接收到的數(shù)據(jù)流以至少lOGbit/s傳送。
16.根據(jù)權(quán)利要求13所述的模塊,其特征在于:所述接收器進(jìn)一步包括因組間隔延遲而保持所述多組實(shí)際符號(hào)判決的輸出鎖存器。`
17.根據(jù)權(quán)利要求13所述的模塊,其特征在于:所述初步判決集合和所述多路復(fù)用器單元集合的集合的勢(shì)均為2N,其中N是引起后續(xù)符號(hào)間干擾的之前符號(hào)的數(shù)量。
18.根據(jù)權(quán)利要求13所述的模塊,其特征在于:所述輸出多路復(fù)用器采用從之前的一組實(shí)際符號(hào)判決中產(chǎn)生的N個(gè)最新的實(shí)際符號(hào)判決,來(lái)執(zhí)行所述選擇。
19.根據(jù)權(quán)利要求17所述的模塊,其特征在于:每個(gè)組都具有集合的勢(shì)為P,其中P是至少等于2的整數(shù)并行化因子。
20.根據(jù)權(quán)利要求19所述的模塊,其特征在于:P大于N。
21.根據(jù)權(quán)利要求13所述的模塊,其特征在于:所述傳輸信道信號(hào)和所述接收信道信號(hào)是可選信號(hào)。
22.根據(jù)權(quán)利要求13所述的模塊,其特征在于:所述信道是信息存儲(chǔ)媒介。
23.根據(jù)權(quán)利要求13所述的模塊,其特征在于:所述傳輸信道信號(hào)和所述接收信道信號(hào)是經(jīng)由雙絞線、同軸電纜或底板傳輸線傳送的電磁信號(hào)。
【文檔編號(hào)】H04L25/03GK103634248SQ201310371182
【公開日】2014年3月12日 申請(qǐng)日期:2013年8月22日 優(yōu)先權(quán)日:2012年8月24日
【發(fā)明者】錢浩立, 林日東, 何潤(rùn)生 申請(qǐng)人:景略半導(dǎo)體(上海)有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1
防城港市| 大同县| 蒙城县| 上饶市| 鹰潭市| 清原| 江川县| 读书| 沾益县| 江都市| 平山县| 临海市| 衡阳市| 宁武县| 郸城县| 灵川县| 鄂尔多斯市| 资兴市| 库尔勒市| 临夏县| 贺兰县| 胶南市| 威海市| 扎鲁特旗| 固安县| 遵义市| 枞阳县| 锡林郭勒盟| 南岸区| 嘉峪关市| 潮州市| 余庆县| 乃东县| 方正县| 秭归县| 衢州市| 新乡县| 达尔| 蒙阴县| 青川县| 成安县|