用于數(shù)字預(yù)失真系統(tǒng)的查找表優(yōu)化方法
【專利摘要】本發(fā)明公開了一種用于數(shù)字預(yù)失真系統(tǒng)的查找表優(yōu)化方法,所述查找表為該系統(tǒng)的傳遞函數(shù)中的|x(n-k)|與對應(yīng)的Bk(|x(n-k)|)之間的映射關(guān)系表,Bk包括i個二進制序列Bi,二進制序列Bi的定點量化bit長度為F,該優(yōu)化方法包括:根據(jù)預(yù)定的精度確定二進制序列Bi的最小有效bit長度L;將二進制序列Bi的從高位開始連續(xù)為0或從高位開始連續(xù)為1的bit位數(shù)Ci進行記錄,并根據(jù)Ci來確定Bi的級數(shù);根據(jù)預(yù)定的映射關(guān)系將級數(shù)表示為二進制序列Gi;對二進制序列Bi從高位開始的第Ci位起截取出連續(xù)的L位得到L位的二進制序列Bi';將二進制序列Gi與二進制序列Bi'相接組合得到經(jīng)優(yōu)化的二進制序列Bi''。本發(fā)明的優(yōu)化方法兼顧了數(shù)據(jù)波動范圍和精度而不需要占用過多的硬件處理資源。
【專利說明】用于數(shù)字預(yù)失真系統(tǒng)的查找表優(yōu)化方法
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明涉及數(shù)字信息處理領(lǐng)域,尤其涉及一種用于數(shù)字預(yù)失真系統(tǒng)的查找表優(yōu)化 方法。
【背景技術(shù)】
[0002] DH) (Digital Predistortion,數(shù)字預(yù)失真)算法是無線發(fā)射鏈路中改善功放效 率的非常有效的途徑,在移動通信的基站、直放站等方面被廣泛的應(yīng)用。它的核心思路是根 據(jù)功放的非線性失真和記憶效應(yīng)等現(xiàn)象,將功放的失真現(xiàn)象描述為一個多階多諧波復(fù)合模 型。根據(jù)此模型,可以在發(fā)射鏈路上預(yù)先構(gòu)造一個Dro系統(tǒng),使其特性與功放的失真特性相 反,從而使發(fā)射的信號得到糾正。Dro系統(tǒng)是有意引入無線發(fā)射鏈路的波形預(yù)變化系統(tǒng),以 抵消其后傳輸通道的畸變作用或減小噪聲對信號的影響。
[0003] 圖1為無線發(fā)射鏈路的示意圖,其中示出了Dro系統(tǒng)的模型結(jié)構(gòu)。在該模型結(jié)構(gòu) 中,標(biāo)記有"D"的方框代表差分延遲單元,標(biāo)記有A00、A01等的多個圓為DPD的乘數(shù)系數(shù)。 該Dro系統(tǒng)的傳遞函數(shù)表示如下:
【權(quán)利要求】
1. 一種用于數(shù)字預(yù)失真系統(tǒng)的查找表優(yōu)化方法,所述查找表為該數(shù)字預(yù)失真系統(tǒng)的傳 遞函數(shù).1'(/?) = ^^(|.\-(/?-幻|)..\-(/?-幻中的4(]1-1〇|與對應(yīng)的比(|1(11-1〇|)之間的映射關(guān) 系表,所述Bk包括i個二進制序列Bi,所述二進制序列Bi的定點量化bit長度為F,其特 征在于,所述查找表優(yōu)化方法包括: 步驟SOl:根據(jù)預(yù)定的精度確定所述二進制序列Bi的最小有效bit長度L; 步驟S02 :將二進制序列Bi的從高位開始連續(xù)為0或從高位開始連續(xù)為1的bit位數(shù)Ci進行記錄,并根據(jù)Ci來確定Bi的級數(shù),所述級數(shù)表示Bi的大小級別; 步驟S03 :根據(jù)預(yù)定的映射關(guān)系將所述級數(shù)表示為二進制序列Gi; 步驟S04 :對二進制序列Bi從高位開始的第Ci位起截取出連續(xù)的L位得到L位的二 進制序列Bi' ; 步驟S05 :將二進制序列Gi與二進制序列Bi'相接組合得到經(jīng)優(yōu)化的二進制序列Bi,,。
2. 如權(quán)利要求1所述的查找表優(yōu)化方法,其特征在于,在所述步驟S02中,將所述級數(shù) 的值確定為Ci-I。
3. 如權(quán)利要求1所述的查找表優(yōu)化方法,其特征在于,在所述步驟S02中,將所述級數(shù) 的值確定為Ci-I所在的預(yù)定數(shù)值范圍內(nèi)的最小值。
4. 如權(quán)利要求1所述的查找表優(yōu)化方法,其特征在于,在所述步驟S03中,通過如下公 式計算得到所述二進制序列Gi的位數(shù):G=ceil(log2 (F-L+1)),其中ceil()表示向上取 整數(shù)。
5. 如權(quán)利要求1所述的查找表優(yōu)化方法,其特征在于,在所述步驟S05中, 將二進制序列Gi接在對應(yīng)的二進制序列Bi'的最低位之后或最高位之前得到經(jīng)優(yōu)化 的二進制序列Bi' '。
6. 如權(quán)利要求1所述的查找表優(yōu)化方法,其特征在于,所述步驟S02中還包括: 將h個二進制序列Bi對應(yīng)的h個Ci中最小的Ci作為該h個二進制序列Bi共同的Ci,根據(jù)該Ci確定所述h個二進制序列Bi共同的級數(shù), 則在所述步驟S05中:將二進制序列Gi劃分為h個子序列,并將這h個子序列分別與h個二進制序列Bi'相接組合得到h個經(jīng)優(yōu)化的二進制序列Bi' '。
7. 如權(quán)利要求6所述的查找表優(yōu)化方法,其特征在于,h等于2,且所述h個二進制序 列Bi分別為同一個Bk的實部和虛部。
8. 如權(quán)利要求1至7中任一項所述的查找表優(yōu)化方法,其特征在于,所述二進制序列為 二進制補碼。
9. 如權(quán)利要求8所述的查找表優(yōu)化方法,其特征在于,所述二進制序列為正數(shù),則在所 述步驟S02中,將二進制序列Bi的從高位開始連續(xù)為0的bit位數(shù)Ci進行記錄。
10. 如權(quán)利要求8所述的查找表優(yōu)化方法,其特征在于,所述二進制序列為負數(shù),則在 所述步驟S02中,將二進制序列Bi的從高位開始連續(xù)為1的bit位數(shù)Ci進行記錄。
【文檔編號】H04L25/03GK104468439SQ201310433493
【公開日】2015年3月25日 申請日期:2013年9月22日 優(yōu)先權(quán)日:2013年9月22日
【發(fā)明者】胡偉宣 申請人:羅森伯格(上海)通信技術(shù)有限公司