Dvi視頻信號(hào)傳輸方法及裝置制造方法
【專(zhuān)利摘要】本發(fā)明公開(kāi)了一種DVI視頻信號(hào)傳輸方法及裝置,其中DVI視頻信號(hào)傳輸裝置,包括:外殼和設(shè)置在外殼內(nèi)的電路板,電路板上設(shè)置有依次連接的均衡模塊、解碼模塊和編碼模塊,均衡模塊與設(shè)置在外殼上的輸入端口連接,輸入端口用于與第一DVI傳輸鏈路連接,編碼模塊與設(shè)置在外殼上的輸出端口連接,輸出端口用于與第二DVI傳輸鏈路連接。本發(fā)明可對(duì)鏈路中傳輸?shù)腄VI視頻信號(hào)進(jìn)行數(shù)據(jù)恢復(fù),保證傳輸?shù)浇K端顯示設(shè)備上的信號(hào)質(zhì)量,應(yīng)用于長(zhǎng)距離傳輸。
【專(zhuān)利說(shuō)明】DVI視頻信號(hào)傳輸方法及裝置
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及視頻傳輸技術(shù),尤其涉及一種DVI視頻信號(hào)傳輸方法及裝置。
【背景技術(shù)】
[0002]數(shù)字視頻接口(Digital Visual Interface,簡(jiǎn)稱(chēng)DVI)是由數(shù)字顯示工作組(DDffG)推出的一項(xiàng)視頻傳輸與顯示的標(biāo)準(zhǔn),隨著液晶顯示器成為主流顯示設(shè)備,DVI被廣泛應(yīng)用。按照DDWG制定的DVI標(biāo)準(zhǔn),其有效傳輸距離為5米。而在實(shí)際的工業(yè)應(yīng)用中,經(jīng)常會(huì)遇到超過(guò)5米的長(zhǎng)距離DVI視頻信號(hào)傳輸?shù)那闆r。
[0003]現(xiàn)有技術(shù)中,對(duì)于遠(yuǎn)距離DVI視頻信號(hào)傳輸,一種方法是米用DVI電纜傳輸,再通過(guò)信號(hào)增強(qiáng)器進(jìn)行信號(hào)增強(qiáng),由于電纜產(chǎn)品的質(zhì)量對(duì)視頻信號(hào)具有重要影響,因此DVI視頻信號(hào)在經(jīng)過(guò)長(zhǎng)距離傳輸后,尤其是經(jīng)過(guò)低質(zhì)量電纜傳輸后,信號(hào)已嚴(yán)重變形,即使通過(guò)信號(hào)增強(qiáng)器進(jìn)行增強(qiáng)處理,也不能恢復(fù)出質(zhì)量較好的信號(hào),從而導(dǎo)致傳輸終端的顯示器信號(hào)失真。為降低低成本電纜傳輸?shù)腄VI視頻信號(hào)在終端顯示器中的信號(hào)失真,有必要提供一種經(jīng)濟(jì)實(shí)用的DVI視頻信號(hào)傳輸方法。
【發(fā)明內(nèi)容】
[0004]本發(fā)明提供一種DVI視頻信號(hào)傳輸方法及裝置,用以對(duì)鏈路中傳輸?shù)腄VI視頻信號(hào)進(jìn)行數(shù)據(jù)恢復(fù),保證傳輸?shù)浇K端顯示設(shè)備上的信號(hào)質(zhì)量。
[0005]本發(fā)明的第一個(gè)方面是提供一種DVI視頻信號(hào)傳輸裝置,包括:外殼和設(shè)置在外殼內(nèi)的電路板,所述電路板上設(shè)置有依次連接的均衡模塊、解碼模塊和編碼模塊,所述均衡模塊與設(shè)置在外殼上的輸入端口連接,所述輸入端口用于與第一 DVI傳輸鏈路連接,所述編碼模塊與設(shè)置在外殼上的輸出端口連接,所述輸出端口用于與第二 DVI傳輸鏈路連接,
[0006]所述均衡模塊,用于對(duì)獲取的第一 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)執(zhí)行均衡處理,獲取低抖動(dòng)的最小化傳輸差分信號(hào);
[0007]所述解碼模塊,用于對(duì)所述最小化傳輸差分信號(hào)執(zhí)行串并轉(zhuǎn)換解碼處理,獲取低偏移的并行RGB信號(hào);
[0008]所述編碼模塊,用于對(duì)所述低偏移的并行RGB信號(hào)進(jìn)行并串轉(zhuǎn)換編碼處理,獲取第二 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)。
[0009]本發(fā)明的第二個(gè)方面是提供一種DVI視頻信號(hào)傳輸方法,包括:
[0010]獲取第一 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào);
[0011]對(duì)所述DVI視頻信號(hào)執(zhí)行均衡處理,獲取低抖動(dòng)的最小化傳輸差分信號(hào);
[0012]對(duì)所述最小化傳輸差分信號(hào)執(zhí)行串并轉(zhuǎn)換解碼處理,獲取低偏移的并行RGB信號(hào);
[0013]對(duì)所述低偏移的并行RGB信號(hào)進(jìn)行并串轉(zhuǎn)換編碼處理,獲取第二 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)。
[0014]本發(fā)明通過(guò)電路板上的均衡模塊可降低信號(hào)的抖動(dòng),通過(guò)解碼模塊可降低信號(hào)在不同信道之間的偏移,通過(guò)編碼模塊可將信號(hào)恢復(fù)成信道中傳輸?shù)腄VI視頻信號(hào),從而實(shí)現(xiàn)了低質(zhì)量電纜長(zhǎng)距離傳輸后DVI視頻信號(hào)的恢復(fù),使得終端可獲取低抖動(dòng)、低偏移的視頻信號(hào),從而保證終端顯示設(shè)備上圖像的質(zhì)量;而且DVI視頻信號(hào)傳輸裝置具有現(xiàn)場(chǎng)施工簡(jiǎn)單、整體方案價(jià)格較低、單個(gè)設(shè)備可支持30米以上的傳輸距離,且可通過(guò)級(jí)聯(lián)使用來(lái)增加信號(hào)傳輸距離,而且還可支持單鏈路和雙鏈路兩種工作模式。
【專(zhuān)利附圖】
【附圖說(shuō)明】
[0015]圖1為本發(fā)明提供的DVI視頻信號(hào)傳輸裝置實(shí)施例的結(jié)構(gòu)示意圖;
[0016]圖2為圖1中電路板的結(jié)構(gòu)示意圖;
[0017]圖3為圖2中均衡模塊的結(jié)構(gòu)示意圖;
[0018]圖4為圖2中解碼模塊的結(jié)構(gòu)示意圖;
[0019]圖5為圖2中編碼模塊的結(jié)構(gòu)示意圖;
[0020]圖6為本發(fā)明DVI視頻信號(hào)傳輸裝置應(yīng)用于DVI視頻傳輸系統(tǒng)的結(jié)構(gòu)不意圖;
[0021]圖7為本發(fā)明DVI視頻信號(hào)傳輸裝置級(jí)聯(lián)應(yīng)用結(jié)構(gòu)示意圖;
[0022]圖8為本發(fā)明提供的DVI視頻信號(hào)傳輸方法實(shí)施例的流程圖;
[0023]圖9為圖8中對(duì)DVI視頻信號(hào)均衡處理的詳細(xì)流程圖;
[0024]圖10為圖8中對(duì)DVI視頻信號(hào)解碼處理的詳細(xì)流程圖。
【具體實(shí)施方式】
[0025]為使本發(fā)明實(shí)施例的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合附圖,對(duì)本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例。
[0026]圖1為本發(fā)明提供的DVI視頻信號(hào)傳輸裝置實(shí)施例的結(jié)構(gòu)示意圖,如圖1所示,本實(shí)施例的裝置,包括:外殼I和設(shè)置在外殼I內(nèi)的電路板2,所述電路板2上設(shè)置有依次連接的均衡模塊21、解碼模塊22和編碼模塊23,所述均衡模塊21與設(shè)置在外殼I上的輸入端口 4連接,所述輸入端口 4用于與第一 DVI傳輸鏈路連接,所述編碼模塊23與設(shè)置在外殼I上的輸出端口 5連接,所述輸出端口 5用于與第二 DVI傳輸鏈路連接,所述均衡模塊21,用于對(duì)獲取的第一 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)執(zhí)行均衡處理,獲取低抖動(dòng)的最小化傳輸差分信號(hào)(Transition Minimized Differential Signaling,簡(jiǎn)稱(chēng) TMDS);所述解碼模塊22,用于對(duì)所述最小化傳輸差分信號(hào)執(zhí)行串并轉(zhuǎn)換解碼處理,獲取低偏移的并行RGB信號(hào);所述編碼模塊23,用于對(duì)所述低偏移的并行RGB信號(hào)進(jìn)行并串轉(zhuǎn)換編碼處理,獲取第二DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)。
[0027]信號(hào)在長(zhǎng)距離傳輸過(guò)程中會(huì)發(fā)生衰減,而且信道中的噪聲也會(huì)造成時(shí)鐘信號(hào)或數(shù)據(jù)信號(hào)相對(duì)于標(biāo)準(zhǔn)參考信號(hào)的相位發(fā)生變化,即信號(hào)傳輸中會(huì)產(chǎn)生抖動(dòng)和偏移等信號(hào)失真,這些信號(hào)失真現(xiàn)象在低質(zhì)量的電纜中尤其嚴(yán)重,而低抖動(dòng)和低偏移的信號(hào)傳輸有助于降低傳輸?shù)恼`碼率,提高高速串行通信的通信質(zhì)量。本實(shí)施例提供的DVI視頻信號(hào)傳輸裝置可以對(duì)經(jīng)過(guò)長(zhǎng)距離傳輸?shù)腄VI視頻信號(hào)進(jìn)行恢復(fù)重生,減小信號(hào)變形,使得DVI視頻信號(hào)可以長(zhǎng)距離傳輸?shù)男盘?hào)依然具有較高的信號(hào)質(zhì)量,從而保證傳輸?shù)浇K端顯示設(shè)備上的信號(hào)質(zhì)量。[0028]具體來(lái)說(shuō),輸入端口 4可與長(zhǎng)距離DVI視頻信號(hào)傳輸電纜,即第一 DVI傳輸鏈路的輸出端連接,其可接收經(jīng)過(guò)長(zhǎng)距離傳輸?shù)腄VI視頻信號(hào),與輸入端口 4連接的均衡模塊21可對(duì)接收的DVI視頻信號(hào)進(jìn)行均衡處理,獲取低抖動(dòng)的TMDS信號(hào),之后,由與均衡模塊21連接的解碼模塊22對(duì)該TMDS信號(hào)進(jìn)行解碼處理,并進(jìn)行信道間同步,獲取信道間低偏移的RGB信號(hào),為使解碼處理后RGB信號(hào)的繼續(xù)在信道中傳輸,還需由與解碼模塊22連接的編碼模塊23對(duì)RGB信號(hào)進(jìn)行編碼,重新生成用于信道中傳輸?shù)腄VI視頻信號(hào),最后該DVI視頻信號(hào)通過(guò)與編碼模塊23連接的輸出端口 5傳送到第二 DVI傳輸鏈路中,從而完成DVI視頻信號(hào)的信號(hào)恢復(fù)重生。
[0029]本實(shí)施例通過(guò)電路板2上的均衡模塊21可降低信號(hào)的抖動(dòng),通過(guò)解碼模塊22可降低信號(hào)在不同信道之間的偏移,通過(guò)編碼模塊23可將信號(hào)恢復(fù)成信道中傳輸?shù)腄VI視頻信號(hào),從而實(shí)現(xiàn)了低質(zhì)量電纜長(zhǎng)距離傳輸后DVI視頻信號(hào)的恢復(fù),使得終端可獲取低抖動(dòng)、低偏移的視頻信號(hào),從而保證終端顯示設(shè)備上圖像的質(zhì)量。
[0030]在圖1所示的實(shí)施例中,所述均衡模塊21還與設(shè)置在外殼I上的均衡選擇開(kāi)關(guān)3連接,所述均衡選擇開(kāi)關(guān)3用于根據(jù)所述第一 DVI傳輸鏈路中電纜的長(zhǎng)度,選擇均衡等級(jí);所述均衡模塊21,具體根據(jù)均衡選擇開(kāi)關(guān)3選擇的均衡等級(jí)對(duì)所述DVI視頻信號(hào)執(zhí)行均衡處理,獲取低抖動(dòng)的最小化傳輸差分信號(hào)。均衡選擇開(kāi)關(guān)3可根據(jù)不同的DVI視頻信號(hào)傳輸電纜的長(zhǎng)度,對(duì)均衡等級(jí)進(jìn)行選擇,使得在不同電纜長(zhǎng)度傳輸時(shí)都能夠保證終端顯示設(shè)備上圖像的質(zhì)量。
[0031]在圖1所示實(shí)施例中,外殼I上還配置有輸入電源端口 6和輸出電源端口 7,二者均與電路板2連接,輸入電源端口 6可直接接入市電,為DVI視頻信號(hào)傳輸裝置提供電源,輸出電源端口 7可對(duì)外直接輸出市電,可對(duì)級(jí)聯(lián)的DVI視頻信號(hào)傳輸裝置或顯示設(shè)備供電。
[0032]由于電路板2上各個(gè)模塊中的元器件在工作中將產(chǎn)生大量的熱,溫度升高將不利于元器件的功能的正常發(fā)揮,為使元器件保持正常工作,在圖1所示的實(shí)施例中,在外殼I上還配置有風(fēng)扇8,用于對(duì)電路板2進(jìn)行散熱降溫。外殼I上還配置有窗口 9,窗口 9可保持外殼內(nèi)電路板上內(nèi)外空氣流通,從而風(fēng)扇8和窗口 9為所述DVI視頻信號(hào)傳輸裝置提供良好的散熱。
[0033]DVI接口可分為單鏈路DVI和雙鏈路DVI,單鏈路DVI可支持帶寬高達(dá)165MHz,雙鏈路DVI可支持帶寬高達(dá)330MHz,以下以雙鏈路DVI為例進(jìn)行說(shuō)明,當(dāng)采用單鏈路DVI時(shí)可關(guān)閉圖中的副鏈路部分,如關(guān)閉副鏈路的均衡模塊和編碼模塊。
[0034]圖2為圖1中電路板的結(jié)構(gòu)示意圖,圖3為圖2中均衡模塊的結(jié)構(gòu)示意圖,圖4為圖2中解碼模塊的結(jié)構(gòu)示意圖,圖5為圖2中編碼模塊的結(jié)構(gòu)示意圖,如圖2?5所示,長(zhǎng)距離DVI電纜中傳輸?shù)腄VI視頻信號(hào)輸入到輸入端口 4,其中既包含高速模擬信號(hào)TMDS差分信號(hào)對(duì)(D0+/D0-,D1+/D1-,D2+/D2-,D3+/D3-,D4+/D4-,D5+/D5-,C+/C-),也包含低速數(shù)字信號(hào)(+5V、熱插拔檢測(cè)HPD、DDC_CLK、DDC_DAT)。由于DVI標(biāo)準(zhǔn)定義了兩個(gè)鏈路:主鏈路和副鏈路,兩個(gè)鏈路共用一個(gè)時(shí)鐘通道C+/C-,兩個(gè)鏈路各包含3個(gè)數(shù)據(jù)通道,主鏈路包含D0+/D0-,D1+/D1-,D2+/D2-,副鏈路包含 D3+/D3-,D4+/D4-,D5+/D5-。主鏈路 3 路數(shù)據(jù)通道和時(shí)鐘通道輸入主鏈路的均衡模塊,副鏈路3路數(shù)據(jù)通道和主鏈路均衡模塊輸出的時(shí)鐘通道輸入副鏈路的均衡模塊,均衡模塊可有效地重新打開(kāi)TMDS信號(hào)的眼圖窗口,彌補(bǔ)信號(hào)在通過(guò)電纜長(zhǎng)距離傳輸時(shí)帶來(lái)的信號(hào)幅度下降和信號(hào)劣化。經(jīng)均衡模塊調(diào)理后獲取的低抖動(dòng)的TMDS信號(hào)輸入到解碼模塊22,將TMDS信號(hào)進(jìn)行信號(hào)解碼,轉(zhuǎn)換為并行RGB信號(hào),同時(shí)對(duì)各個(gè)數(shù)據(jù)通道進(jìn)行通道同步處理,消除通道間的偏移,并行RGB信號(hào)分為兩組:偶像素信號(hào)組(RE[7:0]、GE[7:0]和 BE[7:0])和奇像素信號(hào)組(R0[7:0]、G0[7:0]和 B0[7:0])。兩組信號(hào)只輸出一組共用的同步信號(hào):垂直同步信號(hào)Vsync、水平同步信號(hào)Hsync、時(shí)鐘信號(hào)CLK以及使能信號(hào)DE。并行RGB信號(hào)分別輸入主鏈路的編碼模塊和副鏈路的編碼模塊,主鏈路和副鏈路的編碼模塊分別將并行RGB信號(hào)轉(zhuǎn)換為T(mén)MDS信號(hào)。兩路編碼模塊共用一組同步信號(hào)和時(shí)鐘信號(hào),偶像素信號(hào)組輸入主鏈路的編碼模塊,奇像素信號(hào)組輸入副鏈路的編碼模塊,經(jīng)過(guò)編碼模塊編碼后,可重新得到符合DVI標(biāo)準(zhǔn)的低偏移、低抖動(dòng)的TMDS信號(hào),提高了信號(hào)的容錯(cuò)性,最后TMDS信號(hào)經(jīng)過(guò)輸出端口輸出。
[0035]圖2中的I2C驅(qū)動(dòng)模塊26對(duì)顯示數(shù)據(jù)通道(Display Data Channel,簡(jiǎn)稱(chēng)DDC)信號(hào)(DDC_CLK和DDC_DAT)進(jìn)行重新驅(qū)動(dòng),以提供其傳輸距離。均衡選擇開(kāi)關(guān)3可根據(jù)不同的DVI鏈路中的電纜長(zhǎng)度,對(duì)均衡等級(jí)進(jìn)行選擇,由于等級(jí)不合適,會(huì)導(dǎo)致傳輸性能的下降。解碼模塊22、編碼模塊23均需要進(jìn)行參數(shù)配置才能對(duì)傳輸性能進(jìn)行最優(yōu)化配置,參數(shù)配置操作需要由配置模塊24來(lái)完成,因此,電路板2上還設(shè)置有分別與解碼模塊22和編碼模塊23連接的配置模塊24,用于對(duì)解碼模塊22和編碼模塊23分別進(jìn)行參數(shù)配置以?xún)?yōu)化傳輸性能,該配置模塊24可有微控制器等完成,配置模塊24還與狀態(tài)指示器25相連,狀態(tài)指示器25可提供信道的狀態(tài)指示,同時(shí)也可提供電源狀態(tài)的指示。
[0036]均衡模塊21可以包括:第一鎖相環(huán)單元213、均衡單元211、數(shù)據(jù)恢復(fù)單元212等單兀模塊,其中第一鎖相環(huán)單兀213,用于對(duì)獲取的第一 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)中的時(shí)鐘信號(hào)進(jìn)行鎖相處理,獲取低抖動(dòng)的第一采樣時(shí)鐘信號(hào);均衡單元211,用于對(duì)獲取的第一 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)中的數(shù)據(jù)信號(hào)進(jìn)行高頻補(bǔ)償處理;數(shù)據(jù)恢復(fù)單元212,用于以所述第一采樣時(shí)鐘信號(hào)為參考時(shí)鐘,對(duì)高頻補(bǔ)償處理后的數(shù)據(jù)信號(hào)進(jìn)行數(shù)據(jù)恢復(fù),獲取低抖動(dòng)的最小化傳輸差分信號(hào)。如圖3所示,均衡模塊還可以包括終端電阻網(wǎng)絡(luò)、輸入緩沖單元以及用于驅(qū)動(dòng)輸出的輸出驅(qū)動(dòng)單元,均衡單元211可對(duì)輸入的每一對(duì)TMDS信號(hào)進(jìn)行補(bǔ)償,提高其高頻成分,其頻率響應(yīng)與DVI電纜的頻率響應(yīng)相反。第一鎖相環(huán)單元213可在時(shí)鐘差分線(xiàn)對(duì)中恢復(fù)出一路低抖動(dòng)的采樣時(shí)鐘,供數(shù)據(jù)恢復(fù)單元212作為參考時(shí)鐘。數(shù)據(jù)恢復(fù)單元212獨(dú)立作用于每一個(gè)TMDS數(shù)據(jù)通道進(jìn)行數(shù)據(jù)恢復(fù),降低通道的傳輸抖動(dòng)。均衡模塊21可同時(shí)降低時(shí)鐘和數(shù)據(jù)的信號(hào)抖動(dòng),并通過(guò)輸出驅(qū)動(dòng)為后續(xù)電路提供一個(gè)低抖動(dòng)的TMDS信號(hào)。
[0037]解碼模塊22可以包括:第二鎖相環(huán)單元223、解碼單元221和同步單元222等單元模塊,其中第二鎖相環(huán)單元223,用于對(duì)所述最小化傳輸差分信號(hào)中的時(shí)鐘信號(hào)進(jìn)行鎖相處理,獲取第二采樣時(shí)鐘信號(hào);解碼單元221,用于以所述第二采樣時(shí)鐘為參考時(shí)鐘,分別對(duì)所述最小化傳輸差分信號(hào)中每個(gè)通道的數(shù)據(jù)信號(hào)進(jìn)行串并轉(zhuǎn)換解碼處理,獲取各個(gè)通道的并行RGB信號(hào);同步單元222,用于對(duì)所述并行RGB信號(hào)進(jìn)行通道同步處理,獲取低偏移的并行RGB信號(hào)。如圖4所示,TMDS信號(hào)中的時(shí)鐘通道和數(shù)據(jù)通道都送入到輸入采樣單元,實(shí)現(xiàn)對(duì)TMDS信號(hào)的米樣,第二鎖相環(huán)單兀223可在時(shí)鐘通道中恢復(fù)出一路低抖動(dòng)的米樣時(shí)鐘,可作為解碼單元223的參考時(shí)鐘,輸出得到的通道數(shù)據(jù)送入后續(xù)的同步單元222,同步單元222可完成通道去偏移、通道同步、像素對(duì)齊功能,從而可以提高信號(hào)的容錯(cuò)性,提高對(duì)質(zhì)量較差電纜和較惡劣環(huán)境的容忍度,均衡模塊21輸出的低抖動(dòng)的TMDS信號(hào)經(jīng)過(guò)解碼模塊22進(jìn)行解碼同步處理后變?yōu)椴⑿蠷GB信號(hào),該并行RGB信號(hào)具有較低的偏移。
[0038]經(jīng)編碼模塊22輸出的低偏移的并行RGB信號(hào)為了恢復(fù)為標(biāo)準(zhǔn)的DVI信號(hào),必須經(jīng)過(guò)編碼模塊23的編碼和串行化才能生成標(biāo)準(zhǔn)的DVI信號(hào)。如圖5所示,并行RGB信號(hào)經(jīng)過(guò)數(shù)據(jù)捕獲單元后可得到紅(RED)、綠(GREEN)和藍(lán)(BLUE)三路顏色數(shù)據(jù),分別送入編碼單元進(jìn)行編碼,編碼采用符合DVI標(biāo)準(zhǔn)的8B/10B編碼,時(shí)鐘信號(hào)輸入第三鎖相環(huán)單元,生成編碼單元的參考時(shí)鐘信號(hào),編碼后的信號(hào)經(jīng)輸出驅(qū)動(dòng)單元可對(duì)外輸出標(biāo)準(zhǔn)的DVI視頻信號(hào)。
[0039]圖6為本發(fā)明DVI視頻信號(hào)傳輸裝置應(yīng)用于DVI視頻傳輸系統(tǒng)的結(jié)構(gòu)不意圖,圖7為本發(fā)明DVI視頻信號(hào)傳輸裝置級(jí)聯(lián)應(yīng)用結(jié)構(gòu)示意圖,如圖6和圖7所示,第一 DVI傳輸鏈路101是一段長(zhǎng)距離傳輸?shù)碾娎|,其一端連接DVI視頻信號(hào)源200,另一端連接本發(fā)明提供的DVI視頻信號(hào)傳輸裝置100,第一 DVI傳輸鏈路101兩端的接口均為DVI接口。第二DVI傳輸鏈路102是一段10米以下的電纜,其一端接本發(fā)明提供的DVI視頻信號(hào)傳輸裝置100,另一端接DVI顯示設(shè)備300。DVI視頻信號(hào)從DVI視頻信號(hào)源200發(fā)出后通過(guò)第一 DVI傳輸鏈路101傳送到DVI視頻信號(hào)傳輸裝置100中進(jìn)行信號(hào)處理獲取低抖動(dòng)、低偏移的DVI視頻信號(hào),在將其通過(guò)第二 DVI傳輸鏈路102傳送給DVI顯示設(shè)備300,以將視頻圖像顯示出來(lái),圖中電源連線(xiàn)103,可直接接入市電以對(duì)DVI視頻信號(hào)傳輸裝置進(jìn)行供電。
[0040]如果不使用本發(fā)明提供的DVI視頻信號(hào)傳輸裝置100,DVI視頻信號(hào)源與DVI顯示設(shè)備之間的距離僅5米,使用本發(fā)明提供的DVI視頻信號(hào)傳輸裝置100后,可將傳輸距離延長(zhǎng)至30米以上,而且該距離僅計(jì)算了第一DVI傳輸鏈路101的長(zhǎng)度,如果加上第二 DVI傳輸鏈路102的長(zhǎng)度,距離將達(dá)到40米以上。為方便使用,本發(fā)明提供的DVI視頻信號(hào)傳輸裝置100中還集成了交流轉(zhuǎn)換直流的電源模塊(未示出),外部供電輸入可直接使用交流220V,同時(shí),可對(duì)外輸出220V市電,方便多個(gè)設(shè)備級(jí)聯(lián)使用。因此,本發(fā)明提供的DVI視頻信號(hào)傳輸裝置100具有現(xiàn)場(chǎng)施工簡(jiǎn)單、整體方案價(jià)格較低、單個(gè)設(shè)備可支持30米以上的傳輸距離,且可通過(guò)級(jí)聯(lián)使用來(lái)增加信號(hào)傳輸距離,而且還可支持單鏈路和雙鏈路兩種工作模式。
[0041 ] 本發(fā)明可對(duì)單/雙鏈路DVI視頻信號(hào)進(jìn)行信號(hào)傳輸,最高帶寬可達(dá)330MHz,數(shù)據(jù)率可達(dá)到9.9Gbps??芍С?920*1080@120Ηζ的3D顯示模式的DVI視頻信號(hào),通過(guò)單個(gè)設(shè)備可使信號(hào)傳輸距離由標(biāo)準(zhǔn)的5米,擴(kuò)展到30米以上,如果進(jìn)行級(jí)聯(lián)還可以進(jìn)一步延長(zhǎng)其傳輸距離,從而具有電路簡(jiǎn)單,可靠性高,成本低,使用方便等優(yōu)點(diǎn)。
[0042]圖8為本發(fā)明提供的DVI視頻信號(hào)傳輸方法實(shí)施例的流程圖,如圖8所示,本實(shí)施例方法中的操作步驟可由上述實(shí)施例的DVI視頻信號(hào)傳輸裝置執(zhí)行,其對(duì)應(yīng)的操作步驟包括:
[0043]步驟801、獲取第一 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào);
[0044]步驟802、對(duì)所述DVI視頻信號(hào)執(zhí)行均衡處理,獲取低抖動(dòng)的最小化傳輸差分信號(hào);
[0045]步驟803、對(duì)所述最小化傳輸差分信號(hào)執(zhí)行串并轉(zhuǎn)換解碼處理,獲取低偏移的并行RGB信號(hào);
[0046]步驟804、對(duì)所述低偏移的并行RGB信號(hào)進(jìn)行并串轉(zhuǎn)換編碼處理,獲取第二 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)。
[0047]本實(shí)施例中,步驟802可由上述裝置實(shí)施例中的均衡模塊21對(duì)DVI視頻信號(hào)執(zhí)行均衡處理,獲取低抖動(dòng)的最小化傳輸差分信號(hào),步驟803可由解碼模塊22對(duì)所述最小化傳輸差分信號(hào)執(zhí)行串并轉(zhuǎn)換解碼處理,獲取低偏移的并行RGB信號(hào),步驟804可由編碼模塊23對(duì)所述低偏移的并行RGB信號(hào)進(jìn)行并串轉(zhuǎn)換編碼處理,獲取第二DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)。通過(guò)上述步驟處理后的DVI視頻信號(hào)具有低抖動(dòng)、低偏移的優(yōu)異性能,因此有利于保證傳輸?shù)浇K端顯示設(shè)備上的信號(hào)質(zhì)量,本實(shí)施例中的方法其工作原理及達(dá)到的技術(shù)效果與上述裝置實(shí)施例類(lèi)似,不再詳細(xì)贅述。
[0048]圖9為圖8中對(duì)DVI視頻信號(hào)均衡處理的詳細(xì)流程圖,在上述圖8所示實(shí)施例中,步驟802可具體包括:
[0049]步驟8021、對(duì)獲取的第一 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)中的時(shí)鐘信號(hào)進(jìn)行鎖相處理,獲取低抖動(dòng)的第一米樣時(shí)鐘信號(hào);
[0050]步驟8022、對(duì)獲取的第一 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)中的數(shù)據(jù)信號(hào)進(jìn)行高頻補(bǔ)償處理;
[0051]步驟8023、以所述第一采樣時(shí)鐘信號(hào)為參考時(shí)鐘,對(duì)高頻補(bǔ)償處理后的數(shù)據(jù)信號(hào)進(jìn)行數(shù)據(jù)恢復(fù),獲取低抖動(dòng)的最小化傳輸差分信號(hào)。
[0052]在上述步驟中,對(duì)數(shù)據(jù)信號(hào)進(jìn)行高頻補(bǔ)償處理可在時(shí)鐘信號(hào)的鎖相處理之前、之后或同時(shí)進(jìn)行,即步驟8021和步驟8022執(zhí)行的先后順序本發(fā)明不具體限定,通過(guò)上述步驟可以獲取傳輸中低抖動(dòng)的時(shí)鐘信號(hào)及數(shù)據(jù)信號(hào)。
[0053]圖10為圖8中對(duì)DVI視頻信號(hào)解碼處理的詳細(xì)流程圖,在上述圖8所示實(shí)施例中,步驟803可具體包括:
[0054]步驟8031、對(duì)所述最小化傳輸差分信號(hào)中的時(shí)鐘信號(hào)進(jìn)行鎖相處理,獲取第二采樣時(shí)鐘信號(hào);
[0055]步驟8032、以所述第二采樣時(shí)鐘為參考時(shí)鐘,分別對(duì)所述最小化傳輸差分信號(hào)中每個(gè)通道的數(shù)據(jù)信號(hào)進(jìn)行串并轉(zhuǎn)換解碼處理,獲取各個(gè)通道的并行RGB信號(hào);
[0056]步驟8033、對(duì)所述并行RGB信號(hào)進(jìn)行通道同步處理,獲取低偏移的并行RGB信號(hào)。
[0057]上述步驟中,解碼模塊22首先對(duì)均衡模塊21均衡調(diào)理后的TMDS信號(hào)中的時(shí)鐘信號(hào)進(jìn)行鎖相處理以獲取參考時(shí)鐘,接著以該參考時(shí)鐘為基準(zhǔn),對(duì)TMDS信號(hào)中的數(shù)據(jù)信號(hào)進(jìn)行解碼處理獲取RGB信號(hào),由于各個(gè)數(shù)據(jù)通道中的RGB信號(hào)存在信道偏移,故解碼模塊22最后還對(duì)解碼處理后的RGB信號(hào)進(jìn)行同步處理,獲取低偏移的并行RGB信號(hào)。
[0058]在上述實(shí)施例中,為使通過(guò)不同傳輸長(zhǎng)度電纜的DVI視頻信號(hào)都能夠得到有效的均衡處理,均衡模塊21在對(duì)所述DVI視頻信號(hào)執(zhí)行均衡處理之前,本實(shí)施例的方法還包括:根據(jù)所述第一 DVI傳輸鏈路中電纜的長(zhǎng)度,選擇均衡等級(jí),從而使均衡模塊21根據(jù)選擇的均衡等級(jí)對(duì)所述DVI視頻信號(hào)執(zhí)行均衡處理,獲取低抖動(dòng)的最小化傳輸差分信號(hào)。
[0059]在上述實(shí)施例中,為使解碼模塊22和編碼模塊23工作在性能最優(yōu)狀態(tài),在對(duì)所述最小化傳輸差分信號(hào)執(zhí)行串并轉(zhuǎn)換解碼處理之前,還包括:對(duì)解碼模塊22和編碼模塊23分別進(jìn)行參數(shù)配置以?xún)?yōu)化傳輸性能;從而使解碼模塊22根據(jù)參數(shù)配置對(duì)所述最小化傳輸差分信號(hào)執(zhí)行串并轉(zhuǎn)換解碼處理,獲取低偏移的并行RGB信號(hào);編碼模塊23根據(jù)參數(shù)配置對(duì)所述低偏移的并行RGB信號(hào)進(jìn)行并串轉(zhuǎn)換編碼處理,獲取第二 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)。
[0060]最后應(yīng)說(shuō)明的是:以上實(shí)施例僅用以說(shuō)明本發(fā)明的技術(shù)方案而非對(duì)其進(jìn)行限制,盡管參照較佳實(shí)施例對(duì)本發(fā)明進(jìn)行了詳細(xì)的說(shuō)明,本領(lǐng)域的普通技術(shù)人員應(yīng)當(dāng)理解:其依然可以對(duì)本發(fā)明的技術(shù)方案進(jìn)行修改或者等同替換,而這些修改或者等同替換亦不能使修改后的技術(shù)方案脫離本發(fā)明技術(shù)方案的精神和范圍。
【權(quán)利要求】
1.一種DVI視頻信號(hào)傳輸裝置,其特征在于,包括:外殼和設(shè)置在外殼內(nèi)的電路板,所述電路板上設(shè)置有依次連接的均衡模塊、解碼模塊和編碼模塊,所述均衡模塊與設(shè)置在外殼上的輸入端口連接,所述輸入端口用于與第一 DVI傳輸鏈路連接,所述編碼模塊與設(shè)置在外殼上的輸出端口連接,所述輸出端口用于與第二 DVI傳輸鏈路連接, 所述均衡模塊,用于對(duì)獲取的第一 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)執(zhí)行均衡處理,獲取低抖動(dòng)的最小化傳輸差分信號(hào); 所述解碼模塊,用于對(duì)所述最小化傳輸差分信號(hào)執(zhí)行串并轉(zhuǎn)換解碼處理,獲取低偏移的并行RGB信號(hào); 所述編碼模塊,用于對(duì)所述低偏移的并行RGB信號(hào)進(jìn)行并串轉(zhuǎn)換編碼處理,獲取第二DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)。
2.根據(jù)權(quán)利要求1所述的裝置,其特征在于,所述均衡模塊還與設(shè)置在外殼上的均衡選擇開(kāi)關(guān)連接,所述均衡選擇開(kāi)關(guān)用于根據(jù)所述第一 DVI傳輸鏈路中電纜的長(zhǎng)度,選擇均衡等級(jí); 所述均衡模塊,具體用于根據(jù)選擇的均衡等級(jí)對(duì)所述DVI視頻信號(hào)執(zhí)行均衡處理,獲取低抖動(dòng)的最小化傳輸差分信號(hào)。
3.根據(jù)權(quán)利要求1所述的裝置,其特征在于,所述均衡模塊包括: 第一鎖相環(huán)單元,用于對(duì)獲取的第一 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)中的時(shí)鐘信號(hào)進(jìn)行鎖相處理,獲取低抖動(dòng)的第一采樣時(shí)鐘信號(hào); 均衡單元,用于對(duì)獲取的第一 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)中的數(shù)據(jù)信號(hào)進(jìn)行高頻補(bǔ)償處理; 數(shù)據(jù)恢復(fù)單元,用于以所述第一采樣時(shí)鐘信號(hào)為參考時(shí)鐘,對(duì)高頻補(bǔ)償處理后的數(shù)據(jù)信號(hào)進(jìn)行數(shù)據(jù)恢復(fù),獲取低抖動(dòng)的最小化傳輸差分信號(hào)。
4.根據(jù)權(quán)利要求1所述的裝置,其特征在于,所述解碼模塊包括: 第二鎖相環(huán)單元,用于對(duì)所述最小化傳輸差分信號(hào)中的時(shí)鐘信號(hào)進(jìn)行鎖相處理,獲取第二采樣時(shí)鐘信號(hào); 解碼單元,用于以所述第二采樣時(shí)鐘為參考時(shí)鐘,分別對(duì)所述最小化傳輸差分信號(hào)中每個(gè)通道的數(shù)據(jù)信號(hào)進(jìn)行串并轉(zhuǎn)換解碼處理,獲取各個(gè)通道的并行RGB信號(hào); 同步單元,用于對(duì)所述并行RGB信號(hào)進(jìn)行通道同步處理,獲取低偏移的并行RGB信號(hào)。
5.根據(jù)權(quán)利要求1~4中任一項(xiàng)所述的裝置,其特征在于,所述電路板上還設(shè)置有分別與解碼模塊和編碼模塊連接的配置模塊,用于對(duì)解碼模塊和編碼模塊分別進(jìn)行參數(shù)配置。
6.—種DVI視頻信號(hào)傳輸方法,其特征在于,包括: 獲取第一 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào); 對(duì)所述DVI視頻信號(hào)執(zhí)行均衡處理,獲取低抖動(dòng)的最小化傳輸差分信號(hào); 對(duì)所述最小化傳輸差分信號(hào)執(zhí)行串并轉(zhuǎn)換解碼處理,獲取低偏移的并行RGB信號(hào); 對(duì)所述低偏移的并行RGB信號(hào)進(jìn)行并串轉(zhuǎn)換編碼處理,獲取第二 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)。
7.根據(jù)權(quán)利要求6所述的方法,其特征在于,對(duì)所述DVI視頻信號(hào)執(zhí)行均衡處理,獲取低抖動(dòng)的最小化傳輸差分信號(hào),具體包括: 對(duì)獲取的第一 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)中的時(shí)鐘信號(hào)進(jìn)行鎖相處理,獲取低抖動(dòng)的第一米樣時(shí)鐘信號(hào); 對(duì)獲取的第一 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)中的數(shù)據(jù)信號(hào)進(jìn)行高頻補(bǔ)償處理;以所述第一采樣時(shí)鐘信號(hào)為參考時(shí)鐘,對(duì)高頻補(bǔ)償處理后的數(shù)據(jù)信號(hào)進(jìn)行數(shù)據(jù)恢復(fù),獲取低抖動(dòng)的最小化傳輸差分信號(hào)。
8.根據(jù)權(quán)利要求6所述的方法,其特征在于,對(duì)所述最小化傳輸差分信號(hào)執(zhí)行串并轉(zhuǎn)換解碼處理,獲取低偏移的并行RGB信號(hào),具體包括: 對(duì)所述最小化傳輸差分信號(hào)中的時(shí)鐘信號(hào)進(jìn)行鎖相處理,獲取第二采樣時(shí)鐘信號(hào);以所述第二采樣時(shí)鐘為參考時(shí)鐘,分別對(duì)所述最小化傳輸差分信號(hào)中每個(gè)通道的數(shù)據(jù)信號(hào)進(jìn)行串并轉(zhuǎn)換解碼處理,獲取各個(gè)通道的并行RGB信號(hào); 對(duì)所述并行RGB信號(hào)進(jìn)行通道同步處理,獲取低偏移的并行RGB信號(hào)。
9.根據(jù)權(quán)利要求6所述的方法,其特征在于,對(duì)所述DVI視頻信號(hào)執(zhí)行均衡處理之前,還包括: 根據(jù)所述第一 DVI傳輸鏈路中電纜的長(zhǎng)度,選擇均衡等級(jí); 相應(yīng)地,對(duì)所述DVI視頻信號(hào)執(zhí)行均衡處理,獲取低抖動(dòng)的最小化傳輸差分信號(hào),具體為: 根據(jù)選擇的均衡等級(jí)對(duì)所述DVI視頻信號(hào)執(zhí)行均衡處理,獲取低抖動(dòng)的最小化傳輸差分信號(hào)。
10.根據(jù)權(quán)利要求6~9中任一項(xiàng)所述的方法,其特征在于,對(duì)所述最小化傳輸差分信號(hào)執(zhí)行串并轉(zhuǎn)換解碼處理之前,還包括: 對(duì)解碼模塊和編碼模塊分別進(jìn)行參數(shù)配置; 相應(yīng)地,對(duì)所述最小化傳輸差分信號(hào)執(zhí)行串并轉(zhuǎn)換解碼處理,獲取低偏移的并行RGB信號(hào),具體為: 根據(jù)參數(shù)配置對(duì)所述最小化傳輸差分信號(hào)執(zhí)行串并轉(zhuǎn)換解碼處理,獲取低偏移的并行RGB信號(hào); 相應(yīng)地,對(duì)所述低偏移的并行RGB信號(hào)進(jìn)行并串轉(zhuǎn)換編碼處理,獲取第二DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào),具體為: 根據(jù)參數(shù)配置對(duì)所述低偏移的并行RGB信號(hào)進(jìn)行并串轉(zhuǎn)換編碼處理,獲取第二 DVI傳輸鏈路中傳輸?shù)腄VI視頻信號(hào)。
【文檔編號(hào)】H04N7/10GK103916619SQ201410145520
【公開(kāi)日】2014年7月9日 申請(qǐng)日期:2014年4月11日 優(yōu)先權(quán)日:2014年4月11日
【發(fā)明者】李佩斌, 李蒙, 趙譽(yù)婷 申請(qǐng)人:公安部第一研究所, 北京中盾安民分析技術(shù)有限公司