一種帶音視頻數(shù)據(jù)再壓縮存儲(chǔ)功能的編碼器的制造方法
【專利摘要】本實(shí)用新型公開(kāi)了一種帶音視頻數(shù)據(jù)再壓縮存儲(chǔ)功能的編碼器,包括編碼模塊、存儲(chǔ)控制芯片、內(nèi)存儲(chǔ)器、壓縮模塊、存儲(chǔ)單元和解壓模塊,所述的編碼模塊與存儲(chǔ)控制芯片連接,存儲(chǔ)控制芯片與內(nèi)存儲(chǔ)器、壓縮模塊連接,壓縮模塊與存儲(chǔ)單元連接,存儲(chǔ)單元與解壓模塊連接。所述的存儲(chǔ)控制芯片包括PID控制器。本實(shí)用新型的一種帶音視頻數(shù)據(jù)再壓縮存儲(chǔ)功能的編碼器具有壓縮率高、占用存儲(chǔ)空間小、傳輸速度快的特點(diǎn)。
【專利說(shuō)明】—種帶音視頻數(shù)據(jù)再壓縮存儲(chǔ)功能的編碼器
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及編碼器盒,具體是指一種帶音視頻數(shù)據(jù)再壓縮存儲(chǔ)功能的編碼器。
【背景技術(shù)】
[0002]近年來(lái),隨之網(wǎng)絡(luò)事業(yè)的發(fā)展,以RTSP和HLS等協(xié)議為基礎(chǔ)將音視頻數(shù)據(jù)存儲(chǔ)在服務(wù)器上,供客戶選擇下載播放越來(lái)越普及。當(dāng)前對(duì)高清節(jié)目的需求越來(lái)越高,隨之而來(lái)的是視頻的碼率越來(lái)越高?,F(xiàn)有的編碼器直接存儲(chǔ)音視頻數(shù)據(jù),數(shù)據(jù)量較大,而某些存儲(chǔ)設(shè)備寫(xiě)入速度較慢,容易造成數(shù)據(jù)丟失且占用過(guò)多存儲(chǔ)空間。
實(shí)用新型內(nèi)容
[0003]本實(shí)用新型的目的是提供一種帶音視頻數(shù)據(jù)再壓縮存儲(chǔ)功能的編碼器,實(shí)現(xiàn)二次壓縮,具有壓縮率高、占用存儲(chǔ)空間小、傳輸速度快的特點(diǎn)。
[0004]本實(shí)用新型可以通過(guò)以下技術(shù)方案來(lái)實(shí)現(xiàn):
[0005]本實(shí)用新型公開(kāi)了一種帶音視頻數(shù)據(jù)再壓縮存儲(chǔ)功能的編碼器,包括編碼模塊、存儲(chǔ)控制芯片、內(nèi)存儲(chǔ)器、壓縮模塊、存儲(chǔ)單元和解壓模塊,所述的編碼模塊與存儲(chǔ)控制芯片連接,存儲(chǔ)控制芯片與內(nèi)存儲(chǔ)器、壓縮模塊連接,壓縮模塊與存儲(chǔ)單元連接,存儲(chǔ)單元與解壓模塊連接。編碼芯片對(duì)于輸入的TS流數(shù)據(jù)進(jìn)行編碼然后輸入到存儲(chǔ)控制芯片,存儲(chǔ)控制芯片將數(shù)據(jù)存入內(nèi)存儲(chǔ)器。當(dāng)內(nèi)存儲(chǔ)器的數(shù)據(jù)達(dá)到一定數(shù)量時(shí),觸發(fā)壓縮模塊對(duì)存儲(chǔ)的數(shù)據(jù)進(jìn)行二次壓縮,然后寫(xiě)入存儲(chǔ)設(shè)備。輸出時(shí),通過(guò)解壓模塊解壓輸出。引入二次壓縮后,對(duì)于實(shí)時(shí)性要求不高的音視頻編碼,對(duì)于緩存階段的音視頻碼流,會(huì)實(shí)現(xiàn)在原有的MPEG-2或者H.264編碼壓縮的基礎(chǔ)上的二次壓縮,提高壓縮率,提高視頻質(zhì)量,提升傳輸速率。
[0006]優(yōu)選地,所述的壓縮模塊包括帶有壓縮算法IP核的FPGA芯片。FPGA芯片作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。
[0007]優(yōu)選地,所述的存儲(chǔ)控制芯片包括PID控制器。PID控制器分析每個(gè)包得到的PID值,針對(duì)大量空包和填充數(shù)據(jù)包進(jìn)行二次壓縮,進(jìn)一步降低帶寬的占用,提升傳輸速率
[0008]優(yōu)選地,所述的編碼模塊可以選擇MB86391,H46或md8243等編碼芯片作為模塊核心。
[0009]內(nèi)存存儲(chǔ)模塊主要由雙倍速率同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器DDR2或DDR3構(gòu)成,傳輸速度快。本實(shí)用新型一種帶音視頻數(shù)據(jù)再壓縮存儲(chǔ)功能的編碼器,與現(xiàn)有的編碼器比,具有如下的有益效果:
[0010]第一、壓縮率高,二次壓縮可以在原有的壓縮基礎(chǔ)上進(jìn)一步提升壓縮率;
[0011]第二、占用存儲(chǔ)空間小,二次壓縮后可以有效減少冗余數(shù)據(jù)對(duì)于存儲(chǔ)空間的占據(jù);
[0012]第三、傳輸速度快,二次壓縮后可以有效降低空白數(shù)據(jù)和填充數(shù)據(jù)對(duì)于帶寬的占用,提升了傳輸速度。
【專利附圖】
【附圖說(shuō)明】
[0013]附圖1為本實(shí)用新型一種帶音視頻數(shù)據(jù)再壓縮存儲(chǔ)功能的編碼器的原理框圖。
【具體實(shí)施方式】
[0014]為了使本【技術(shù)領(lǐng)域】的人員更好地理解本實(shí)用新型的技術(shù)方案,下面結(jié)合實(shí)施例及附圖對(duì)本實(shí)用新型產(chǎn)品作進(jìn)一步詳細(xì)的說(shuō)明。
[0015]如圖1所示,一種帶音視頻數(shù)據(jù)再壓縮存儲(chǔ)功能的編碼器的原理框圖,所述的編碼器包括編碼模塊、存儲(chǔ)控制芯片、內(nèi)存儲(chǔ)器、壓縮模塊、存儲(chǔ)單元和解壓模塊。編碼模塊接收TS流信號(hào)進(jìn)行編碼,編碼模塊與存儲(chǔ)控制芯片連接,存儲(chǔ)控制芯片與內(nèi)存儲(chǔ)器、壓縮模塊連接,壓縮模塊與存儲(chǔ)單元連接,存儲(chǔ)單元與解壓模塊連接,最終通過(guò)解壓模塊進(jìn)行信號(hào)的輸出。所述的存儲(chǔ)控制芯片包括PID控制器。PID控制器分析每個(gè)包得到的PID值,針對(duì)大量空包和填充數(shù)據(jù)包進(jìn)行二次壓縮。所述的壓縮模塊包括帶有壓縮算法IP核的FPGA芯片;所述的編碼模塊可以選擇MB86391,H46或md8243等編碼芯片作為模塊核心;內(nèi)存存儲(chǔ)模塊主要由雙倍速率同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器DDR2或DDR3構(gòu)成。
[0016]以上所述,僅為本實(shí)用新型的較佳實(shí)施例而已,并非對(duì)本實(shí)用新型作任何形式上的限制;凡本行業(yè)的普通技術(shù)人員均可按說(shuō)明書(shū)附圖所示和以上所述而順暢地實(shí)施本實(shí)用新型;但是,凡熟悉本專業(yè)的技術(shù)人員在不脫離本實(shí)用新型技術(shù)方案范圍內(nèi),可利用以上所揭示的技術(shù)內(nèi)容而作出的些許更動(dòng)、修飾與演變的等同變化,均為本實(shí)用新型的等效實(shí)施例;同時(shí),凡依據(jù)本實(shí)用新型的實(shí)質(zhì)技術(shù)對(duì)以上實(shí)施例所作的任何等同變化的更動(dòng)、修飾與演變等,均仍屬于本實(shí)用新型的技術(shù)方案的保護(hù)范圍之內(nèi)。
【權(quán)利要求】
1.一種帶音視頻數(shù)據(jù)再壓縮存儲(chǔ)功能的編碼器,其特征在于:包括編碼模塊、存儲(chǔ)控制芯片、內(nèi)存儲(chǔ)器、壓縮模塊、存儲(chǔ)單元和解壓模塊,所述的編碼模塊與存儲(chǔ)控制芯片連接,存儲(chǔ)控制芯片與內(nèi)存儲(chǔ)器、壓縮模塊連接,壓縮模塊與存儲(chǔ)單元連接,存儲(chǔ)單元與解壓模塊連接。
2.根據(jù)權(quán)利要求1所述的帶音視頻數(shù)據(jù)再壓縮存儲(chǔ)功能的編碼器,其特征在于:所述的壓縮模塊包括帶有壓縮算法IP核的FPGA芯片。
3.根據(jù)權(quán)利要求1或2所述的帶音視頻數(shù)據(jù)再壓縮存儲(chǔ)功能的編碼器,其特征在于:所述的存儲(chǔ)控制芯片包括PID控制器。
【文檔編號(hào)】H04N21/234GK203951584SQ201420350120
【公開(kāi)日】2014年11月19日 申請(qǐng)日期:2014年6月29日 優(yōu)先權(quán)日:2014年6月29日
【發(fā)明者】鄒偉華, 曾大地 申請(qǐng)人:惠州市偉樂(lè)科技股份有限公司