欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

一種多路e1解幀器系統(tǒng)的制作方法

文檔序號(hào):7834862閱讀:189來(lái)源:國(guó)知局
一種多路e1解幀器系統(tǒng)的制作方法
【專利摘要】本實(shí)用新型涉及一種通信領(lǐng)域,特別涉及一種多路E1解幀器系統(tǒng),包括E1同步處理模塊、RAM模塊、shift-reg模塊、CRC-CHECK模塊;其中所述E1同步處理模塊從上位器件中循環(huán)讀取數(shù)據(jù),根據(jù)端口號(hào)從RAM模塊讀取相應(yīng)通道的E1-DATA數(shù)據(jù),依次移入shift-reg模塊中,并將本次從上位器件中讀取的1bit的E1-DATA數(shù)據(jù)移入shift-reg模塊的末位;將新的E1-DATA數(shù)據(jù)寫入到RAM模塊的相應(yīng)通道中;直到存滿8位后輸出。只需要一個(gè)E1解幀器,就可進(jìn)行多路的E1解幀恢復(fù),重組成多路E1數(shù)據(jù),避免傳統(tǒng)每路E1都需要獨(dú)立解幀器的問(wèn)題,大大節(jié)約E1解幀器所需邏輯單元。
【專利說(shuō)明】_種多路E1解巾貞器系統(tǒng)

【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及一種通信領(lǐng)域,特別涉及一種多路El解幀器系統(tǒng)。

【背景技術(shù)】
[0002]在數(shù)據(jù)通信領(lǐng)域,El信號(hào)成幀和解幀是最基本的幀處理,按照G.704,每基本幀由32個(gè)路時(shí)隙(ts0-ts31)組成,每個(gè)路時(shí)隙由Sbit碼組成,基本幀幀頻為8000幀/秒,即2.048Mbit/s數(shù)據(jù)按固定幀結(jié)構(gòu)進(jìn)行組幀發(fā)送,收幀解幀。
[0003]根據(jù)《E1成/解幀器的設(shè)計(jì)》(湖南大學(xué)物理與微電子科學(xué)學(xué)院,李鵬程,顏永紅,帥金曉,郭友洪)El成/解幀器包括el_framer,el_deframer,elpi三個(gè)模塊,el_framer模塊對(duì)發(fā)送的數(shù)據(jù)組成符合G.704協(xié)議規(guī)定的El幀結(jié)構(gòu);el_deframer模塊對(duì)接收到的數(shù)據(jù)進(jìn)行解幀,即對(duì)幀組成部分的進(jìn)行分離并加以解釋;elpi模塊負(fù)責(zé)將數(shù)據(jù)發(fā)送到線路側(cè)同時(shí)從線路上接收數(shù)據(jù),這其中包括對(duì)數(shù)據(jù)進(jìn)行檢測(cè)、從數(shù)據(jù)中恢復(fù)出時(shí)鐘(收方向)、進(jìn)行碼型的轉(zhuǎn)換(hdb3編解碼)、對(duì)編碼違例進(jìn)行檢查。
[0004]El成/解幀器較詳細(xì)介紹了單路El成幀解幀方法和過(guò)程,但在實(shí)際應(yīng)用中,El收發(fā)路往往比較多,我們常用16路El收發(fā),如果采用單路獨(dú)立處理方法,將需要大量邏輯資源,為節(jié)約邏輯資源,本實(shí)用新型采用多路El解幀數(shù)據(jù)經(jīng)復(fù)用器組裝成串行數(shù)據(jù)流,這樣只需要一個(gè)El解幀器,就可進(jìn)行El解幀恢復(fù),重組成多路El數(shù)據(jù),避免傳統(tǒng)每路El都需要一個(gè)獨(dú)立解幀器,這樣就大大節(jié)約El解幀器所需邏輯單元。
實(shí)用新型內(nèi)容
[0005]本實(shí)用新型的目的在于克服現(xiàn)有技術(shù)中所存在的上述不足,提供一種多路El解幀器系統(tǒng)。將多路El解幀數(shù)據(jù)經(jīng)復(fù)用器組裝成串行數(shù)據(jù)流,這樣只需要一個(gè)El解幀器,就可進(jìn)行El解幀恢復(fù),重組成多路El數(shù)據(jù),避免傳統(tǒng)每路El都需要一個(gè)獨(dú)立解幀器,大大節(jié)約El解幀器所需邏輯單元。
[0006]為了實(shí)現(xiàn)上述實(shí)用新型目的,本實(shí)用新型提供了以下技術(shù)方案:
[0007]一種多路El解幀器系統(tǒng),包括El同步處理模塊、RAM模塊、shift_reg模塊、CRC-CHECK模塊;其中,所述El同步處理模塊與所述RAM模塊相連;所述El同步處理模塊與所述shift-reg模塊相連;所述RAM模塊與所述shift_reg模塊相連;
[0008]所述El同步處理模塊從上位器件中循環(huán)讀取包括端口號(hào)PORT和Ibit的El-DATA數(shù)據(jù)的El數(shù)據(jù);
[0009]首先根據(jù)端口號(hào)讀取RAM模塊中相應(yīng)通道的El-DATA數(shù)據(jù)和狀態(tài)信息到El同步處理模塊中;
[0010]El同步處理模塊根據(jù)本次El-DATA數(shù)據(jù)的情況對(duì)所讀取的狀態(tài)信息進(jìn)行相應(yīng)處理;并將處理后的狀態(tài)信息寫入RAM模塊的相應(yīng)通道中;
[0011]El同步處理模塊將從RAM模塊讀取的El-DATA數(shù)據(jù),依次移入shift-reg模塊中,并將本次從上位器件中讀取的Ibit的El-DATA數(shù)據(jù)移入shift-reg模塊的末位;
[0012]將shift-reg模塊中新的El-DATA數(shù)據(jù)寫入到RAM模塊的相應(yīng)通道中;
[0013]直到相應(yīng)通道的El-DATA數(shù)據(jù)存滿8位后輸出的下位器件中。由El同步處理模塊發(fā)出使能信號(hào)將上述通道的所有數(shù)據(jù)以及端口號(hào)從RAM模塊輸出到相應(yīng)的下位器件中,這樣就完成了多路El信號(hào)的分別解幀。
[0014]進(jìn)一步的,所述狀態(tài)信息包括時(shí)隙計(jì)數(shù)、基本幀計(jì)數(shù)、復(fù)幀計(jì)數(shù)、位計(jì)數(shù)以及CRC-RESULT。
[0015]進(jìn)一步的,所述El同步處理模塊,包括df_timer模塊,其中El同步處理模塊從上位器件中讀取數(shù)據(jù)后,由df_timer模塊為其他模塊提供時(shí)隙計(jì)數(shù)(TS-CNT),基本幀計(jì)數(shù)(BF-CNT),復(fù)幀計(jì)數(shù)(MF-CNT)以及位計(jì)數(shù)(bit_cnt);其后El同步處理模塊,將所述根據(jù)端口號(hào)將上述時(shí)隙計(jì)數(shù)(TS-CNT),基本幀計(jì)數(shù)(BF-CNT),復(fù)幀計(jì)數(shù)(MF-CNT)以及位計(jì)數(shù)(BIT-CNT)的結(jié)果寫入到RAM的對(duì)應(yīng)的通道中。
[0016]進(jìn)一步的,所述El同步處理模塊,包括crc_cnt模塊;其中crc_cnt模塊完成對(duì)crc誤碼的計(jì)數(shù),并將計(jì)數(shù)的結(jié)果輸入到CRC-CHECK模塊中,由CRC-CHECK模塊完成crc的檢驗(yàn),產(chǎn)生相應(yīng)的CRC-RESULT輸入到RAM模塊的相應(yīng)通道位置中。
[0017]進(jìn)一步的,所述El同步處理模塊,包括df_fsm模塊;其中完成基本幀和復(fù)幀同步,
然后產(chǎn)生告警。
[0018]具體的,所述狀態(tài)信息的處理過(guò)程為,所述El同步處理模塊,每次從上位器件中讀取括端口號(hào)PORT和Ibit的El-DATA數(shù)據(jù)的El數(shù)據(jù),首先根據(jù)端口號(hào)PORT,讀取RAM模塊中存儲(chǔ)的對(duì)應(yīng)通道的El-DATA數(shù)據(jù)和狀態(tài)信息到El同步處理模塊中;El同步處理模塊中的df_timer模塊、crc_cnt模塊以及df_fsm模塊,根據(jù)El-DATA本次數(shù)據(jù)的情況,對(duì)讀取的RAM模塊中存儲(chǔ)的時(shí)隙計(jì)數(shù)(TS-CNT),基本幀計(jì)數(shù)(BF-CNT),復(fù)幀計(jì)數(shù)(MF-CNT),位計(jì)數(shù)(BIT-CNT),crc誤碼計(jì)進(jìn)行相應(yīng)的處理,并將計(jì)算結(jié)果重新寫入RAM模塊的對(duì)應(yīng)通道中。
[0019]進(jìn)一步的,所述多路El解幀系統(tǒng)還包括告警處理模塊,所述告警處理模塊與所述El同步處理模塊相連,并根據(jù)所述El同步處理模塊中所產(chǎn)生的時(shí)隙計(jì)數(shù)(TS-CNT),基本幀計(jì)數(shù)(BF-CNT),復(fù)幀計(jì)數(shù)(MF-CNT)、位計(jì)數(shù)(bit-cnt),crc誤碼計(jì)數(shù)結(jié)果,輸出相應(yīng)每一El信號(hào)的包括LOF、LOM、FAS-ERR、CRC-ERR等告警信號(hào)。
[0020]進(jìn)一步的,所述多路El解幀系統(tǒng)中的RAM模塊將解幀數(shù)據(jù)按Byte和通道輸出到下位器件中。
[0021]進(jìn)一步的,所述El同步處理模塊從FIFO模塊中讀取El數(shù)據(jù)。
[0022]進(jìn)一步的,本系統(tǒng)包括16路El信號(hào)。
[0023]進(jìn)一步的,當(dāng)系統(tǒng)包括16路El信號(hào)時(shí),所述FIFO選用32*5bit,其中4bit端口號(hào)+Ibit數(shù)據(jù);FIF0根據(jù)系統(tǒng)的設(shè)計(jì)要求進(jìn)行選擇。
[0024]進(jìn)一步的,當(dāng)系統(tǒng)包括16路El信號(hào)時(shí),所述系統(tǒng)采用一個(gè)81.92MHz高速時(shí)鐘。
[0025]進(jìn)一步的,本系統(tǒng)包括32路El信號(hào)。
[0026]進(jìn)一步的,當(dāng)系統(tǒng)包括32路El信號(hào)時(shí),所述FIFO選用32*6bit,其中5bit端口號(hào)+Ibit數(shù)據(jù);FIF0根據(jù)系統(tǒng)的設(shè)計(jì)要求進(jìn)行選擇。
[0027]進(jìn)一步的,當(dāng)系統(tǒng)包括32路El信號(hào),所述系統(tǒng)采用一個(gè)163.84MHz高速時(shí)鐘循環(huán)采樣每個(gè)通道頻率為2.048 MHz的El信號(hào)。
[0028]進(jìn)一步的,本系統(tǒng)還可用于I路、2路、4路、8路El信號(hào)解幀系統(tǒng)中。
[0029]提供基于本系統(tǒng)的一種多路El解幀實(shí)現(xiàn)方法,包含如下步驟:
[0030](I)所述El同步處理模塊從上位器件中循環(huán)讀取包括端口號(hào)PORT和Ibit的El-DATA數(shù)據(jù)的El數(shù)據(jù);
[0031](2)根據(jù)端口號(hào)讀取RAM模塊中相應(yīng)通道的El-DATA數(shù)據(jù)和狀態(tài)信息到El同步處理模塊中;
[0032](3) El同步處理模塊將從RAM模塊讀取的El-DATA數(shù)據(jù),依次移入shift-reg模塊中,并將本次從上位器件中讀取的Ibit的El-DATA數(shù)據(jù)移入shift-reg模塊的末位;
[0033](4)將shift-reg模塊中新的El-DATA數(shù)據(jù)寫入到RAM模塊的相應(yīng)通道中;
[0034](5)判斷RAM模塊的相應(yīng)通道中的數(shù)據(jù)是否存滿8位;
[0035](6)如果RAM模塊中相應(yīng)通道的數(shù)據(jù)存滿8位;則將RAM模塊的相應(yīng)通道中的數(shù)據(jù)輸出到下位器件中;此時(shí)輸出到下位器件中的數(shù)據(jù)包括8bit的El-DATA數(shù)據(jù)和相應(yīng)的端□號(hào)。
[0036]進(jìn)一步的,(3-2)所示將所述步驟(2)中的狀態(tài)信息,El同步處理模塊根據(jù)本次El-DATA數(shù)據(jù)的情況對(duì)所讀取的狀態(tài)信息進(jìn)行相應(yīng)處理;
[0037](4-2)將處理后的狀態(tài)信息寫入RAM模塊的相應(yīng)通道中。
[0038]進(jìn)一步的,所述步驟(3-2)中,下位器件根據(jù)狀態(tài)信息輸出包括LOF、L0M、FAS-ERR、CRC-ERR 等告警信號(hào)。
[0039]與現(xiàn)有技術(shù)相比,本實(shí)用新型的有益效果:現(xiàn)有技術(shù)中的El解幀設(shè)計(jì)都是每一路El信號(hào)對(duì)應(yīng)一套解幀系統(tǒng),即每一路的El信號(hào)需要包含一個(gè)獨(dú)立El解幀器模塊,這樣以16路El信號(hào)為例,就至少需要16個(gè)El解幀器模塊,而32路El信號(hào)需要至少32個(gè)El解幀器模塊,隨著系統(tǒng)El信號(hào)通道的增加,所需要的解幀器規(guī)模也越來(lái)越龐大,而這些龐大的解幀器所需要的邏輯單元也大大的增加(通常這些解幀器功能都是由FPGA實(shí)現(xiàn)的,解幀器越多,所需要的FPGA內(nèi)部的邏輯單元就越多)。
[0040]一種多路El解幀器系統(tǒng),包括El同步處理模塊、RAM模塊、shift-reg模塊、CRC-CHECK模塊;其中,所述El同步處理模塊與所述RAM模塊相連;所述El同步處理模塊與所述shift-reg模塊相連;所述RAM模塊與所述shift-reg模塊相連;所述El同步處理模塊從上位器件中循環(huán)讀取包括端口號(hào)PORT和Ibit的El-DATA數(shù)據(jù)的El數(shù)據(jù);首先根據(jù)端口號(hào)讀取RAM模塊中相應(yīng)通道的El-DATA數(shù)據(jù)和狀態(tài)信息到El同步處理模塊中;E1同步處理模塊根據(jù)本次El-DATA數(shù)據(jù)的情況對(duì)所讀取的狀態(tài)信息進(jìn)行相應(yīng)處理;并將處理后的狀態(tài)信息寫入RAM模塊的相應(yīng)通道中;E1同步處理模塊將從RAM模塊讀取的El-DATA數(shù)據(jù),依次移入shift-reg模塊中,并將本次從上位器件中讀取的Ibit的El-DATA數(shù)據(jù)移入shift-reg模塊的末位;將shift-reg模塊中新的El-DATA數(shù)據(jù)寫入到RAM模塊的相應(yīng)通道中;直到相應(yīng)通道的El-DATA數(shù)據(jù)存滿8位后輸出的下位器件中。
[0041]這樣只需要一個(gè)El解幀器系統(tǒng),就可進(jìn)行多路的El解幀恢復(fù),重組成多路El數(shù)據(jù),避免傳統(tǒng)每路El都需要一個(gè)獨(dú)立解幀器,大大節(jié)約El解幀器所需邏輯單元,為基于El信號(hào)通信的帶寬擴(kuò)展和通信提速提供了十分有效的新途徑,可應(yīng)用于各種基于El信號(hào)的通信系統(tǒng)中。
[0042]【專利附圖】

【附圖說(shuō)明】:
[0043]圖1為本多路El解幀系統(tǒng)結(jié)構(gòu)示意圖。
[0044]圖2為本多路El解幀系統(tǒng)方法流程示意圖。

【具體實(shí)施方式】
[0045]下面結(jié)合試驗(yàn)例及【具體實(shí)施方式】對(duì)本實(shí)用新型作進(jìn)一步的詳細(xì)描述。但不應(yīng)將此理解為本實(shí)用新型上述主題的范圍僅限于以下的實(shí)施例,凡基于本實(shí)用新型內(nèi)容所實(shí)現(xiàn)的技術(shù)均屬于本實(shí)用新型的范圍。
[0046]本實(shí)用新型的目的在于克服現(xiàn)有技術(shù)中所存在的上述不足,提供一種多路El解幀器系統(tǒng)。將多路El解幀數(shù)據(jù)經(jīng)復(fù)用器組裝成串行數(shù)據(jù)流,這樣只需要一個(gè)El解幀器,就可進(jìn)行El解幀恢復(fù),重組成多路El數(shù)據(jù),避免傳統(tǒng)每路El都需要一個(gè)獨(dú)立解幀器,大大節(jié)約El解幀器所需邏輯單元。
[0047]為了實(shí)現(xiàn)上述實(shí)用新型目的,本實(shí)用新型提供了以下技術(shù)方案:
[0048]一種多路El解幀器系統(tǒng),如圖1所示,包括El同步處理模塊、RAM模塊、shift-reg模塊、CRC-CHECK模塊;其中,所述El同步處理模塊與所述RAM模塊相連;所述El同步處理模塊與所述shift-reg模塊相連;所述RAM模塊與所述shift-reg模塊相連;
[0049]所述El同步處理模塊從上位器件中循環(huán)讀取包括端口號(hào)PORT和Ibit的El-DATA數(shù)據(jù)的El數(shù)據(jù);
[0050]首先根據(jù)端口號(hào)讀取RAM模塊中相應(yīng)通道的El-DATA數(shù)據(jù)和狀態(tài)信息到El同步處理模塊中;
[0051]El同步處理模塊根據(jù)本次El-DATA數(shù)據(jù)的情況對(duì)所讀取的狀態(tài)信息進(jìn)行相應(yīng)處理;并將處理后的狀態(tài)信息寫入RAM模塊的相應(yīng)通道中;
[0052]El同步處理模塊將從RAM模塊讀取的El-DATA數(shù)據(jù),依次移入shift-reg模塊中,并將本次從上位器件中讀取的Ibit的El-DATA數(shù)據(jù)移入shift-reg模塊的末位;
[0053]將shift-reg模塊中新的El-DATA數(shù)據(jù)寫入到RAM模塊的相應(yīng)通道中;
[0054]直到相應(yīng)通道的El-DATA數(shù)據(jù)存滿8位后輸出的下位器件中。由El同步處理模塊發(fā)出使能信號(hào)將上述通道的所有數(shù)據(jù)以及端口號(hào)從RAM模塊輸出到相應(yīng)的下位器件中,這樣就完成了多路El信號(hào)的分別解幀。(圖1中,CLK為采樣時(shí)鐘,TS-CNT為時(shí)隙計(jì)數(shù)、BF-CNT為基本幀計(jì)數(shù)、MF-CNT為復(fù)幀計(jì)數(shù)、BIT-CNT為位計(jì)數(shù);WR_EN為寫使能,WR-ADDR為寫地址,RE-EN為讀使能,RE-ADDR為讀使能)。
[0055]進(jìn)一步的,所述狀態(tài)信息包括時(shí)隙計(jì)數(shù)、基本幀計(jì)數(shù)、復(fù)幀計(jì)數(shù)、位計(jì)數(shù)以及CRC-RESULT。
[0056]進(jìn)一步的,所述El同步處理模塊,包括df_timer模塊,其中El同步處理模塊從上位器件中讀取數(shù)據(jù)后,由df_timer模塊為其他模塊提供時(shí)隙計(jì)數(shù)(TS-CNT),基本幀計(jì)數(shù)(BF-CNT),復(fù)幀計(jì)數(shù)(MF-CNT),位計(jì)數(shù)(BIT-CNT );其后EI同步處理模塊將所述根據(jù)端口號(hào)將上述時(shí)隙計(jì)數(shù)(TS-CNT),基本幀計(jì)數(shù)(BF-CNT ),復(fù)幀計(jì)數(shù)(MF-CNT),位計(jì)數(shù)(BIT-CNT)結(jié)果寫入到RAM的對(duì)應(yīng)通道中。
[0057]進(jìn)一步的,所述El同步處理模塊,包括crc_cnt模塊;其中crc_cnt模塊完成對(duì)crc誤碼的計(jì)數(shù),并將計(jì)數(shù)的結(jié)果輸入到CRC-CHECK模塊中,由CRC-CHECK模塊完成crc的檢驗(yàn),產(chǎn)生相應(yīng)的CRC-RESULT輸入到RAM模塊的相應(yīng)通道位置中。
[0058]進(jìn)一步的,所述El同步處理模塊,包括df_fsm模塊;其中完成基本幀和復(fù)幀同步,
然后產(chǎn)生告警。
[0059]具體的,所述狀態(tài)信息的處理過(guò)程為,所述El同步處理模塊,每次從上位器件中讀取括端口號(hào)PORT和Ibit的El-DATA數(shù)據(jù)的El數(shù)據(jù),首先根據(jù)端口號(hào)PORT,讀取RAM模塊中存儲(chǔ)的對(duì)應(yīng)通道的El-DATA數(shù)據(jù)和狀態(tài)信息到El同步處理模塊中;El同步處理模塊中的df_timer模塊、crc_cnt模塊以及df_fsm模塊,根據(jù)El-DATA本次數(shù)據(jù)的情況,對(duì)讀取的RAM模塊中存儲(chǔ)的時(shí)隙計(jì)數(shù)(TS-CNT ),基本幀計(jì)數(shù)(BF-CNT ),復(fù)幀計(jì)數(shù)(MF-CNT ),位計(jì)數(shù)(BIT-CNT),crc誤碼計(jì)進(jìn)行相應(yīng)的處理,并將計(jì)算結(jié)果重新寫入RAM模塊的對(duì)應(yīng)通道中。
[0060]進(jìn)一步的,所述多路El解幀系統(tǒng)還包括告警處理模塊,所述告警處理模塊與所述El同步處理模塊相連,并根據(jù)所述El同步處理模塊中所產(chǎn)生的時(shí)隙計(jì)數(shù)(TS-CNT),基本幀計(jì)數(shù)(BF-CNT),復(fù)幀計(jì)數(shù)(MF-CNT),位計(jì)數(shù)(BIT-CNT),crc誤碼計(jì)數(shù)結(jié)果,輸出相應(yīng)每一El信號(hào)的包括LOF、LOM、FAS-ERR、CRC-ERR等告警信號(hào)。
[0061]進(jìn)一步的,所述多路El解幀系統(tǒng)中的RAM模塊將解幀數(shù)據(jù)按Byte和通道輸出到下位器件中。
[0062]進(jìn)一步的,所述El同步處理模塊從FIFO模塊中讀取上位數(shù)據(jù)。
[0063]進(jìn)一步的,本系統(tǒng)包括16路El信號(hào)。
[0064]進(jìn)一步的,當(dāng)系統(tǒng)包括16路EI信號(hào)時(shí),所述FIFO選用32*5bit,其中4bit端口號(hào)+Ibit數(shù)據(jù);FIF0根據(jù)系統(tǒng)的設(shè)計(jì)要求進(jìn)行選擇。
[0065]進(jìn)一步的,當(dāng)系統(tǒng)包括16路El信號(hào)時(shí),所述系統(tǒng)采用一個(gè)81.92MHz高速時(shí)鐘。
[0066]進(jìn)一步的,本系統(tǒng)包括32路El信號(hào)。
[0067]進(jìn)一步的,當(dāng)系統(tǒng)包括32路El信號(hào)時(shí),所述FIFO選用32*6bit,其中5bit端口號(hào)+Ibit數(shù)據(jù);FIF0根據(jù)系統(tǒng)的設(shè)計(jì)要求進(jìn)行選擇。
[0068]進(jìn)一步的,當(dāng)系統(tǒng)包括32路El信號(hào),所述系統(tǒng)采用一個(gè)163.84MHz高速時(shí)鐘循環(huán)采樣每個(gè)通道頻率為2.048 MHz的El信號(hào)。
[0069]進(jìn)一步的,本系統(tǒng)還可用于I路、2路、4路、8路El信號(hào)解幀系統(tǒng)中。
[0070]提供基于本系統(tǒng)的一種多路El解幀實(shí)現(xiàn)方法,包含如圖2所示的以下步驟:
[0071](I)所述El同步處理模塊從上位器件中循環(huán)讀取包括端口號(hào)PORT和Ibit的El-DATA數(shù)據(jù)的El數(shù)據(jù);
[0072](2)根據(jù)端口號(hào)讀取RAM模塊中相應(yīng)通道的El-DATA數(shù)據(jù)和狀態(tài)信息到El同步處理模塊中;
[0073](3) El同步處理模塊將從RAM模塊讀取的E1-DATA數(shù)據(jù),依次移入shift-reg模塊中,并將本次從上位器件中讀取的Ibit的El-DATA數(shù)據(jù)移入shift-reg模塊的末位;
[0074](4)將shift-reg模塊中新的El-DATA數(shù)據(jù)寫入到RAM模塊的相應(yīng)通道中;
[0075](5)判斷RAM模塊的相應(yīng)通道中的數(shù)據(jù)是否存滿8位;不滿則返回步驟(I);
[0076](6)如果RAM模塊中相應(yīng)通道的數(shù)據(jù)存滿8位;則將RAM模塊的相應(yīng)通道中的數(shù)據(jù)輸出到下位器件中;此時(shí)輸出到下位器件中的數(shù)據(jù)包括8bit的El-DATA數(shù)據(jù)和相應(yīng)的端□號(hào)。
[0077]如圖2 (3-2)所示將所述步驟(2)中的狀態(tài)信息,El同步處理模塊根據(jù)本次El-DATA數(shù)據(jù)的情況對(duì)所讀取的狀態(tài)信息進(jìn)行相應(yīng)處理;(4-2)將處理后的狀態(tài)信息寫入RAM模塊的相應(yīng)通道中。
[0078]進(jìn)一步的,下位器件根據(jù)狀態(tài)信息輸出包括LOF、LOM、FAS-ERR、CRC-ERR等告警信號(hào),如圖2 (3-3)所示。
[0079]總之,現(xiàn)有技術(shù)中的El解幀設(shè)計(jì)都是每一路El信號(hào)對(duì)應(yīng)一套解幀系統(tǒng),即每一路的El信號(hào)需要包含一個(gè)獨(dú)立El解幀器模塊,這樣以16路El信號(hào)為例,就至少需要16個(gè)El解幀器模塊,而32路El信號(hào)需要至少32個(gè)El解幀器模塊,隨著系統(tǒng)El信號(hào)通道的增加,所需要的解幀器規(guī)模也越來(lái)越龐大,而這些龐大的解幀器所需要的邏輯單元也大大的增加(通常這些解幀器功能都是由FPGA實(shí)現(xiàn)的,解幀器越多,所需要的FPGA內(nèi)部的邏輯單元就越多)。
[0080]一種多路El解幀器系統(tǒng),包括El同步處理模塊、RAM模塊、shift-reg模塊、CRC-CHECK模塊;其中,所述El同步處理模塊與所述RAM模塊相連;所述El同步處理模塊與所述shift-reg模塊相連;所述RAM模塊與所述shift-reg模塊相連;所述El同步處理模塊從上位器件中循環(huán)讀取包括端口號(hào)PORT和Ibit的El-DATA數(shù)據(jù)的El數(shù)據(jù);首先根據(jù)端口號(hào)讀取RAM模塊中相應(yīng)通道的El-DATA數(shù)據(jù)和狀態(tài)信息到El同步處理模塊中;E1同步處理模塊根據(jù)本次El-DATA數(shù)據(jù)的情況對(duì)所讀取的狀態(tài)信息進(jìn)行相應(yīng)處理;并將處理后的狀態(tài)信息寫入RAM模塊的相應(yīng)通道中;E1同步處理模塊將從RAM模塊讀取的El-DATA數(shù)據(jù),依次移入shift-reg模塊中,并將本次從上位器件中讀取的Ibit的El-DATA數(shù)據(jù)移入shift-reg模塊的末位;將shift-reg模塊中新的El-DATA數(shù)據(jù)寫入到RAM模塊的相應(yīng)通道中;直到相應(yīng)通道的El-DATA數(shù)據(jù)存滿8位后輸出的下位器件中。
[0081]這樣只需要一個(gè)El解幀器系統(tǒng),就可進(jìn)行多路的El解幀恢復(fù),重組成多路El數(shù)據(jù),避免傳統(tǒng)每路El都需要一個(gè)獨(dú)立解幀器,大大節(jié)約El解幀器所需邏輯單元,為基于El信號(hào)通信的帶寬擴(kuò)展和通信提速提供了十分有效的新途徑,可應(yīng)用于各種基于El信號(hào)的通信系統(tǒng)中。
【權(quán)利要求】
1.一種多路El解幀器系統(tǒng),其特征是,包括El同步處理模塊、RAM模塊、shift-reg模塊和CRC-CHECK模塊;其中,所述El同步處理模塊與所述RAM模塊;所述El同步處理模塊與所述shift-reg模塊相連;所述RAM模塊與所述shift-reg模塊相連; 所述El同步處理模塊從上位器件中循環(huán)讀取包括端口號(hào)和I位El-DATA數(shù)據(jù)的El數(shù)據(jù); 首先根據(jù)端口號(hào)讀取RAM模塊中相應(yīng)通道的El-DATA數(shù)據(jù)和狀態(tài)信息到El同步處理模塊中; El同步處理模塊根據(jù)本次El-DATA數(shù)據(jù)的情況對(duì)所讀取的狀態(tài)信息進(jìn)行相應(yīng)處理;并將處理后的狀態(tài)信息寫入RAM模塊的相應(yīng)通道中; El同步處理模塊將從RAM模塊讀取的El-DATA數(shù)據(jù),依次移入shift-reg模塊中,并將本次從上位器件中讀取的Ibit的El-DATA數(shù)據(jù)移入shift-reg模塊的末位; 將shift-reg模塊中新的El-DATA數(shù)據(jù)寫入到RAM模塊的相應(yīng)通道中; 直到相應(yīng)通道的El-DATA數(shù)據(jù)存滿8位后輸出的下位器件中。
2.如權(quán)利要求1所述的一種多路El解幀器系統(tǒng),其特征是,所述狀態(tài)信息包括時(shí)隙計(jì)數(shù)、基本幀計(jì)數(shù)、復(fù)幀計(jì)數(shù)、位計(jì)數(shù)以及CRC-RESULT。
3.如權(quán)利要求2所述的一種多路El解幀器系統(tǒng),其特征是,所述El同步處理模塊包括df_timer模塊,所述df_timer模塊進(jìn)行時(shí)隙計(jì)數(shù),基本幀計(jì)數(shù),復(fù)幀計(jì)數(shù)以及位計(jì)數(shù)。
4.如權(quán)利要求3所述的一種多路El解幀器系統(tǒng),其特征是,所述El同步處理模塊包括crc_cnt模塊,所述crc_cnt模塊完成對(duì)crc誤碼的計(jì)數(shù)。
5.如權(quán)利要求4所述的一種多路El解幀器系統(tǒng),其特征是,所述El同步處理模塊包括df_f sm 模塊。
6.如權(quán)利要求5所述的一種多路El解幀器系統(tǒng),其特征是,所述系統(tǒng)包括告警處理模塊,所述告警處理模塊與所述El同步處理模塊相連;根據(jù)狀態(tài)信息的情況輸出每一路El的LOF、LOM、FAS-ERR 以及 CRC-ERR 告警。
7.如權(quán)利要求6所述的一種多路El解幀器系統(tǒng),其特征是,所述El同步處理模塊從FIFO模塊中讀取上位數(shù)據(jù)。
8.如權(quán)利要求1至7之一所述的一種多路El解幀器系統(tǒng),其特征是,包括16路El信號(hào);選用5位的FIFO,其中4bit端口號(hào)+Ibit數(shù)據(jù)。
9.如權(quán)利要求1至7之一所述的一種多路El解幀器系統(tǒng),其特征是,包括32路El信號(hào);選用6位的FIFO,其中5bit端口號(hào)+Ibit數(shù)據(jù)。
10.如權(quán)利要求9所述的一種多路El解幀器系統(tǒng),其特征是,所述RAM根據(jù)El信號(hào)的端口數(shù)進(jìn)行選取。
【文檔編號(hào)】H04L1/00GK204244255SQ201420782398
【公開日】2015年4月1日 申請(qǐng)日期:2014年12月12日 優(yōu)先權(quán)日:2014年12月12日
【發(fā)明者】胡強(qiáng), 劉維輪 申請(qǐng)人:成都朗銳芯科技發(fā)展有限公司
網(wǎng)友詢問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1
宣城市| 都江堰市| 河北区| 博湖县| 潞西市| 平谷区| 鞍山市| 宜宾市| 大英县| 山东| 手机| 武穴市| 潞城市| 全州县| 牙克石市| 嵊泗县| 金山区| 田阳县| 东海县| 南溪县| 新竹县| 泗阳县| 建始县| 普兰县| 陕西省| 水富县| 古浪县| 九寨沟县| 齐齐哈尔市| 土默特左旗| 昭苏县| 榆社县| 平原县| 麟游县| 正安县| 平凉市| 卫辉市| 丽江市| 宝应县| 南京市| 拉萨市|