1.一種基于接口總線分離的高速加密模組,其特征在于,所述加密模組包括第一處理通道、第二處理通道和共用組件,所述共用組件同時(shí)連接第一處理通道和第二處理通道,所述第一處理通道和第二處理通道均由數(shù)據(jù)處理元件、以太網(wǎng)PHY、數(shù)據(jù)緩存SRAM、安全芯片和擴(kuò)展組件組成;共用組件由CPLD、微控制器ARM和FLASH存儲器組成。
2.根據(jù)權(quán)利要求1所述的加密模組,其特征在于,所述共用組件包括控制中心元件、編輯集成單元(1)、閃存元件(2)和配置接口,所述控制中心元件、編輯集成單元(1)、閃存元件(2)和配置接口依次連接,所述控制中心元件、編輯集成單元(1)、閃存元件(2)均與所述第一處理通道、第二處理通道連接。
3.根據(jù)權(quán)利要求1所述的加密模組,其特征在于,所述第一處理通道包括第一業(yè)務(wù)接口、第一管理接口和第一認(rèn)證接口,所述第二處理通道包括第二業(yè)務(wù)接口、第二管理接口和第二認(rèn)證接口,所述第一業(yè)務(wù)接口、第一管理接口、第一認(rèn)證接口、第二業(yè)務(wù)接口、第二管理接口和第二認(rèn)證接口均與所述共用組件連接。
4.根據(jù)權(quán)利要求1所述的加密模組,其特征在于,所述第一處理通道和第二處理通道均還包括數(shù)據(jù)處理元件、數(shù)據(jù)緩存元件、驗(yàn)證元件、微控制元件和擴(kuò)展元件。
5.根據(jù)權(quán)利要求4所述的加密模組,其特征在于,所述數(shù)據(jù)處理元件分別連接編輯集成單元(1)、控制中心元件、數(shù)據(jù)緩存元件、擴(kuò)展元件、用戶信息輸入接口和微控制元件,所述驗(yàn)證元件連接控制中心元件,所述微控制元件連接管理用戶信息輸入接口和數(shù)據(jù)處理元件。
6.根據(jù)權(quán)利要求2所述的加密模組,其特征在于,所述控制中心元件為微控制器ARM,所述編輯集成單元(1)為CPLD,所述閃存元件(2)為FLASH 128Mb存儲器。
7.根據(jù)權(quán)利要求4所述的加密模組,其特征在于,所述數(shù)據(jù)處理元件為DPU,所述數(shù)據(jù)緩存元件為1MBSRAM數(shù)據(jù)緩存,所述驗(yàn)證元件為安全芯片SSX1408、所述微控制元件為以太網(wǎng)PHY,所述擴(kuò)展元件連接用戶自定義加密設(shè)備。