本發(fā)明涉及光纖傳輸領(lǐng)域,具體涉及一種基于qsfp接口128g的hba卡。
背景技術(shù):
近幾年來,40ghba卡技術(shù)得到了長足的發(fā)展,然而由于大數(shù)據(jù)對網(wǎng)絡(luò)速度的不斷提高,目前40ghba卡應(yīng)用并沒有像預(yù)測的那樣在市場上迅速蔓延?;阢~線的10gbps技術(shù)目前也受到功率損耗和串?dāng)_造成的低端口密度問題的困擾,導(dǎo)致其市場化過程困難重重。
技術(shù)實(shí)現(xiàn)要素:
為解決上述問題,一種新的方案脫穎而出,為用戶提供比以往技術(shù)性價(jià)比更高的升級(jí)解決方案。本發(fā)明公開了一種基于qsfp接口128g的hba卡,具體包括:主控芯片,qsfp接口1,qsfp接口2,flash緩存芯片,eeprom芯片,pci-e×32接口,網(wǎng)絡(luò)狀態(tài)指示燈1網(wǎng)絡(luò)活動(dòng)指示燈1及網(wǎng)絡(luò)狀態(tài)指示燈2網(wǎng)絡(luò)活動(dòng)指示燈2,rsa加密芯片。
進(jìn)一步地,所述主控芯片位于hba卡正面中部,覆蓋有散熱片,保證長期不間斷工作時(shí)的穩(wěn)定性。
進(jìn)一步地,所述qsfp接口1位于hba卡正面左側(cè),qsfp接口2位于hba卡左側(cè),qsfp接口1于qsfp接口2采用上下并列排放。
進(jìn)一步地,所述flash緩存芯片位于hba卡右側(cè)上部,eeprom芯片上方。
進(jìn)一步地,所述eeprom芯片位于hba卡右側(cè)下部,位于flash緩存內(nèi)芯片下方。
進(jìn)一步地,所述pci-e×32接口位于hba卡下方,通過pci-e總線與設(shè)備連接。
進(jìn)一步地,所述網(wǎng)絡(luò)狀態(tài)指示燈1,網(wǎng)絡(luò)活動(dòng)指示燈1位于hba卡左側(cè)qsfp接口1上方。
進(jìn)一步地所述網(wǎng)絡(luò)狀態(tài)指示燈2,網(wǎng)絡(luò)活動(dòng)指示燈2位于hba卡左側(cè)qsfp接口2上方。
進(jìn)一步地,所述rsa加密芯片位于hba卡正面中部,主控芯片上方,可對傳輸?shù)臄?shù)據(jù)進(jìn)行加密處理保障數(shù)據(jù)安全性。
附圖說明
此處的附圖是用來讓使用者對本發(fā)明的進(jìn)一步理解,附圖作為
本技術(shù):
的一部分,用相同或相似的圖案來表示本發(fā)明的實(shí)際構(gòu)造。該圖用來對本發(fā)明進(jìn)行解釋,并不構(gòu)成對本發(fā)明的限制。
圖1為一種基于qsfp接口128g的hba卡正面外觀圖。
圖2為一種基于qsfp接口128g的hba卡電路圖。
具體實(shí)施方式
如圖1所示,本發(fā)明公開了一種基于qsfp接口128g的hba卡,包括1.主控芯片,2.qsfp接口1及qsfp接口2,3.網(wǎng)絡(luò)狀態(tài)指示燈1、網(wǎng)絡(luò)活動(dòng)指示燈1及網(wǎng)絡(luò)狀態(tài)指示燈2、網(wǎng)絡(luò)活動(dòng)指示燈2,4.pci-e×32接口,5.eeprom芯片,6.flash緩存芯片,7.rsa加密芯片。
所述2.qsfp接口1及qsfp接口2位于hba卡左側(cè)均與1.主控芯片相連接,qsfp接口1與qsfp接口2可單獨(dú)工作,也可并行工作,并行工作下可實(shí)現(xiàn)128g/s數(shù)據(jù)傳輸速度。所述網(wǎng)絡(luò)狀態(tài)指示燈1、網(wǎng)絡(luò)活動(dòng)指示燈1位于2.qsfp接口1上方,與1.主控芯片相連接,當(dāng)插入光纖后鏈路接通則網(wǎng)絡(luò)狀態(tài)指示燈1常亮,表示線路工作正常,當(dāng)有數(shù)據(jù)傳輸時(shí)網(wǎng)絡(luò)活動(dòng)指示燈1閃爍,表示正在進(jìn)行數(shù)據(jù)傳輸。所述網(wǎng)絡(luò)狀態(tài)指示燈2、網(wǎng)絡(luò)活動(dòng)指示燈2位于2.qsfp接口2上方與1.主控芯片相連接,當(dāng)插入光纖后鏈路接通則網(wǎng)絡(luò)狀態(tài)指示燈2常亮,表示線路工作正常,當(dāng)有數(shù)據(jù)傳輸時(shí)網(wǎng)絡(luò)活動(dòng)指示燈2閃爍,表示正在進(jìn)行數(shù)據(jù)傳輸。所述4.pci-e×32接口位于hba卡下方,與1.主控芯片相連接,通過pci-e總線與設(shè)備進(jìn)行數(shù)據(jù)通信。所述5.eeprom芯片位于hba卡右側(cè),與1.主控芯片相連,由于其掉電后數(shù)據(jù)不丟失的特性可保障突發(fā)斷電恢復(fù)后不用重新配置hba卡配置信息以減少人員工作量。所述6.flash緩存芯片位于hba卡右側(cè),與1.主控芯片相連接,采用高速緩存設(shè)計(jì)確保qsfp接口收到的數(shù)據(jù)可高速不間斷的對1.主控芯片進(jìn)行傳輸處理。所述7.rsa加密芯片位于1.主控芯片上方,與1.主控芯片相連接,可對傳輸?shù)臄?shù)據(jù)進(jìn)行加密處理,確保數(shù)據(jù)安全。
盡管已經(jīng)對本發(fā)明的技術(shù)方案做了較為詳細(xì)的闡述和列舉,應(yīng)當(dāng)理解,對于本領(lǐng)域技術(shù)人員來說,對上述實(shí)施例做出修改或者采用等同的代替方案,這對本領(lǐng)域的技術(shù)人員而言是顯而易見,在不偏離本發(fā)明精神的基礎(chǔ)上所做的這些修改或改進(jìn),均屬于本發(fā)明要求保護(hù)的范圍。