本技術(shù)涉及通信,尤其涉及5g?high-phy處理以及前傳數(shù)據(jù)的分發(fā)領(lǐng)域,具體為一種5g小站前傳卡裝置。
背景技術(shù):
1、開放式nr小基站多采用分布式布置,du(分布單元)與aau(有源天線單元)之間通過前傳網(wǎng)絡(luò)通信。
2、在5g通信系統(tǒng)中,物理層(phy層)扮演著至關(guān)重要的角色。根據(jù)處理內(nèi)容和階段的不同,phy層可以進(jìn)一步劃分為high-phy和low-phy。high-phy的主要功能為編解碼、速率匹配、擾碼、調(diào)制解碼、層映射。
3、前傳接口定義為rru與hub間的通信接口、以及bbu與hub間的通信接口。在5g系統(tǒng)中,前傳數(shù)據(jù)的分發(fā)是一個(gè)復(fù)雜的過程,涉及多個(gè)組件和接口。通過合理的phy層劃分和前傳接口設(shè)計(jì),可以實(shí)現(xiàn)高效的數(shù)據(jù)傳輸和覆蓋擴(kuò)展。
4、現(xiàn)有技術(shù)中,在5g通信時(shí)仍存在以下缺陷:
5、在進(jìn)行high-phy處理后都需要將數(shù)據(jù)傳回底座服務(wù)器,然后再通過cpu將數(shù)據(jù)分發(fā),這浪費(fèi)了cpu;
6、對(duì)于通用服務(wù)器,需要單獨(dú)插一個(gè)時(shí)鐘卡,成本高;
7、板卡支持規(guī)格小,成本高。
8、因此我們需要提出一種5g小站前傳卡裝置,性價(jià)比高,支持4個(gè)100mhz?2tr?nr小區(qū)?high-phy?,帶時(shí)鐘。
技術(shù)實(shí)現(xiàn)思路
1、本實(shí)用新型的目的在于提供一種5g小站前傳卡裝置,采用即插即用的通用前傳板卡,實(shí)現(xiàn)了標(biāo)準(zhǔn)的option7-2的組網(wǎng)模式,使得協(xié)議棧可以使用通用服務(wù)器,板卡還實(shí)現(xiàn)了時(shí)鐘方案,這樣節(jié)省了成本,降低了系統(tǒng)復(fù)雜度,以解決上述背景技術(shù)中提出的問題。
2、為實(shí)現(xiàn)上述目的,本實(shí)用新型提供如下技術(shù)方案:一種5g小站前傳卡裝置,通過pcie與底座服務(wù)器連接,包括負(fù)責(zé)high-phy的加速處理的集成電路、負(fù)責(zé)數(shù)據(jù)格式轉(zhuǎn)換的可編輯邏輯電路、負(fù)責(zé)接收gps和北斗信號(hào)的授時(shí)定位電路、金手指以及前段的四個(gè)負(fù)責(zé)與有源天線單元連接的光口;
3、還包括與可編輯邏輯電路電連接并用于通過前傳的四個(gè)光口實(shí)現(xiàn)與eu時(shí)間同步的時(shí)鐘電路;
4、所述集成電路通過pcie?x4與底座服務(wù)器上的mac交互,所述集成電路、授時(shí)定位電路、四個(gè)光口均與可編輯邏輯電路電連接,所述集成電路、可編輯邏輯電路均與金手指電連接。
5、優(yōu)選的,所述集成電路包括集成芯片u67a,所述集成芯片u67a的w20腳連接有電阻r906,所述集成芯片u67a的v20腳連接有電阻r905,所述集成芯片u67a的v19腳連接有電阻r904,所述集成芯片u67a的ae3腳連接有電阻r903,所述集成芯片u67a的ad4腳連接有電阻r902,所述集成芯片u67a的ae4腳連接有電阻r901,所述集成芯片u67a的r21腳連接有電阻r899,且所述電阻r899、電阻r901、電阻r902、電阻r903、電阻r904、電阻r905、電阻r906的一端均連接1.8v電壓。
6、優(yōu)選的,所述時(shí)鐘電路包括時(shí)鐘驅(qū)動(dòng)芯片u73,所述時(shí)鐘驅(qū)動(dòng)芯片u73的1腳至12腳上均連接有阻值為0的電阻,所述時(shí)鐘驅(qū)動(dòng)芯片u73的20腳上連接有電容c1411,所述時(shí)鐘驅(qū)動(dòng)芯片u73的21腳上連接有電容c1412,所述電容c1411與電容c1412之間連接有電阻r1213,所述時(shí)鐘驅(qū)動(dòng)芯片u73的40腳上連接有電容c1413,所述時(shí)鐘驅(qū)動(dòng)芯片u73的41腳上連接有電容c1414,所述電容c1413與電容c1414之間連接有電阻r1228。
7、優(yōu)選的,所述時(shí)鐘電路還包括復(fù)位芯片u35,所述復(fù)位芯片u35的1腳與9腳之間連接有電容c394,所述復(fù)位芯片u35的1腳與8腳之間連接有電阻r313,所述復(fù)位芯片u35的1腳與7腳之間連接有電阻r315,所述復(fù)位芯片u35的3腳與2腳之間連接有電阻r314、開關(guān)s1、電容c395。
8、優(yōu)選的,所述授時(shí)定位電路包括授時(shí)定位芯片u38,所述授時(shí)定位芯片u38的1腳與2腳之間連接有電阻r338和電阻r339,所述授時(shí)定位芯片u38的3腳連接有電阻r340,所述授時(shí)定位芯片u38的4腳連接有電阻r336,所述授時(shí)定位芯片u38的5腳與6腳之間連接有電阻r335;
9、所述授時(shí)定位芯片u38的10腳上連接有并聯(lián)設(shè)置的電阻r333和電容c467,所述授時(shí)定位芯片u38的11腳與12腳之間連接有電阻r332和磁珠fb83,所述電阻r332和磁珠fb83的接線端上連接有并聯(lián)設(shè)置的電容c465和電容c466。
10、優(yōu)選的,所述可編輯邏輯電路包括可編輯邏輯芯片bank65,所述可編輯邏輯芯片bank65的p22腳、u23腳、v18腳的接線端與v18腳之間連接有電容c234和電阻r145,所述可編輯邏輯芯片bank65的u26腳、p24腳、n24腳、u25腳、aa25腳、aa24腳、y26腳、y25腳、y23腳上均連接有阻值為0的電阻。
11、優(yōu)選的,還包括用于連接金手指的接線座j9,所述接線座j9的a2腳上連接有電阻r490,所述接線座j9的a3腳上連接有電阻r489,所述接線座j9的a6腳上連接有電阻r488,所述接線座j9的a8腳上連接有電阻r487,所述電阻r487、電阻r488、電阻r489、電阻r490的一端均接3.3v供電電壓;
12、所述接線座j9的a9腳上分別連接有接3.3v供電電壓的電阻r465、接地的電阻r466,所述接線座j9的a5腳上分別連接有電阻r578、電阻r575、電阻r468.所述接線座j9的a4腳上分別連接有電阻r577、電阻r576、電阻r467。
13、優(yōu)選的,所述金手指的b1腳、b2腳、b3腳的接線端接12v供電電壓并連接有并聯(lián)設(shè)置的電容c1093、電容c1090、電容c1091,所述金手指的b5腳連接有電阻r616,所述金手指的b6腳連接有電阻r617,所述電阻r616與電阻r617之間連接有電阻r619和電阻r618,所述金手指的b9腳上連接有并聯(lián)設(shè)置的電容c1177、電阻r621。
14、與現(xiàn)有技術(shù)相比,本實(shí)用新型的有益效果是:
15、本實(shí)用新型采用即插即用的通用前傳板卡,實(shí)現(xiàn)了標(biāo)準(zhǔn)的option7-2的組網(wǎng)模式,使得協(xié)議??梢允褂猛ㄓ梅?wù)器,板卡還實(shí)現(xiàn)了時(shí)鐘方案,這樣節(jié)省了成本,降低了系統(tǒng)復(fù)雜度。
1.一種5g小站前傳卡裝置,通過pcie與底座服務(wù)器連接,其特征在于,包括:
2.根據(jù)權(quán)利要求1所述的一種5g小站前傳卡裝置,其特征在于:所述集成電路包括集成芯片u67a,所述集成芯片u67a的w20腳連接有電阻r906,所述集成芯片u67a的v20腳連接有電阻r905,所述集成芯片u67a的v19腳連接有電阻r904,所述集成芯片u67a的ae3腳連接有電阻r903,所述集成芯片u67a的ad4腳連接有電阻r902,所述集成芯片u67a的ae4腳連接有電阻r901,所述集成芯片u67a的r21腳連接有電阻r899,且所述電阻r899、電阻r901、電阻r902、電阻r903、電阻r904、電阻r905、電阻r906的一端均連接1.8v電壓。
3.根據(jù)權(quán)利要求1所述的一種5g小站前傳卡裝置,其特征在于:所述時(shí)鐘電路包括時(shí)鐘驅(qū)動(dòng)芯片u73,所述時(shí)鐘驅(qū)動(dòng)芯片u73的1腳至12腳上均連接有阻值為0的電阻,所述時(shí)鐘驅(qū)動(dòng)芯片u73的20腳上連接有電容c1411,所述時(shí)鐘驅(qū)動(dòng)芯片u73的21腳上連接有電容c1412,所述電容c1411與電容c1412之間連接有電阻r1213,所述時(shí)鐘驅(qū)動(dòng)芯片u73的40腳上連接有電容c1413,所述時(shí)鐘驅(qū)動(dòng)芯片u73的41腳上連接有電容c1414,所述電容c1413與電容c1414之間連接有電阻r1228。
4.根據(jù)權(quán)利要求3所述的一種5g小站前傳卡裝置,其特征在于:所述時(shí)鐘電路還包括復(fù)位芯片u35,所述復(fù)位芯片u35的1腳與9腳之間連接有電容c394,所述復(fù)位芯片u35的1腳與8腳之間連接有電阻r313,所述復(fù)位芯片u35的1腳與7腳之間連接有電阻r315,所述復(fù)位芯片u35的3腳與2腳之間連接有電阻r314、開關(guān)s1、電容c395。
5.根據(jù)權(quán)利要求1所述的一種5g小站前傳卡裝置,其特征在于:所述授時(shí)定位電路包括授時(shí)定位芯片u38,所述授時(shí)定位芯片u38的1腳與2腳之間連接有電阻r338和電阻r339,所述授時(shí)定位芯片u38的3腳連接有電阻r340,所述授時(shí)定位芯片u38的4腳連接有電阻r336,所述授時(shí)定位芯片u38的5腳與6腳之間連接有電阻r335;
6.根據(jù)權(quán)利要求1所述的一種5g小站前傳卡裝置,其特征在于:所述可編輯邏輯電路包括可編輯邏輯芯片bank65,所述可編輯邏輯芯片bank65的p22腳、u23腳、v18腳的接線端與v18腳之間連接有電容c234和電阻r145,所述可編輯邏輯芯片bank65的u26腳、p24腳、n24腳、u25腳、aa25腳、aa24腳、y26腳、y25腳、y23腳上均連接有阻值為0的電阻。
7.根據(jù)權(quán)利要求1所述的一種5g小站前傳卡裝置,其特征在于:還包括用于連接金手指的接線座j9,所述接線座j9的a2腳上連接有電阻r490,所述接線座j9的a3腳上連接有電阻r489,所述接線座j9的a6腳上連接有電阻r488,所述接線座j9的a8腳上連接有電阻r487,所述電阻r487、電阻r488、電阻r489、電阻r490的一端均接3.3v供電電壓;
8.根據(jù)權(quán)利要求1所述的一種5g小站前傳卡裝置,其特征在于:所述金手指的b1腳、b2腳、b3腳的接線端接12v供電電壓并連接有并聯(lián)設(shè)置的電容c1093、電容c1090、電容c1091,所述金手指的b5腳連接有電阻r616,所述金手指的b6腳連接有電阻r617,所述電阻r616與電阻r617之間連接有電阻r619和電阻r618,所述金手指的b9腳上連接有并聯(lián)設(shè)置的電容c1177、電阻r621。