基礎(chǔ)上進(jìn)一步優(yōu)化,為更好的實現(xiàn)本發(fā)明,進(jìn)一步的,所述數(shù)字信號處理器采用TMS320F2812數(shù)字信號處理芯片。
[0026]德州儀器所生產(chǎn)的TMS320F2812數(shù)字信號處理器是針對數(shù)字控制所設(shè)計的DSP,整合了 DSP及微控制器的最佳特性,主要使用在嵌入式控制應(yīng)用,如數(shù)字電機(jī)控制(digital motor control, DMC)、資料撤取及 I/O 控制(data acquisit1n and control,DAQ)等領(lǐng)域。針對應(yīng)用最佳化,并有效縮短產(chǎn)品開發(fā)周期,F(xiàn)28x核心支持全新CCS環(huán)境的C compiler,提供C語言中直接嵌入?yún)R編語言的程序開發(fā)介面,可在C語言的環(huán)境中搭配匯編語言來撰寫程序。值得一提的是,F(xiàn)28x DSP核心支持特殊的IQ-math函式庫,系統(tǒng)開發(fā)人員可以使用便宜的定點數(shù)DSP來發(fā)展所需的浮點運算算法。F28x系列DSP預(yù)計發(fā)展至400MHz,目前已發(fā)展至150MHz的Flash型式。
[0027]高性能靜態(tài)CMOS制成技術(shù):150MHz (6.67ns周期時間),省電設(shè)計(1.8VCore,
3.3VI/0),3.3V快取可程序電壓;
JTAG掃描支持;
高效能 32BitCPU: 16x16 和 32x32MAC Operat1ns, 16xl6Dual MAC,哈佛總線結(jié)構(gòu),快速中斷響應(yīng),4M線性程序?qū)ぶ房臻g(LinearProgramAddressReach),4M線性數(shù)據(jù)尋址空間(LinearDataAddressReach),TMS320F24X/LF240X 程序核心兼容;
芯片上(On-Chip)的內(nèi)存:128Kxl6 Flash(4 個 8Κχ16,6 個 16Kxl6),1Kx160TPR0M(單次可程序只讀存儲器),LO和LI:2組4Kxl6 SARAM,HO:1組8Kxl6SARAM,MO和Ml:2組1Kx16 SARAM,共 128Kxl6 Flash,18Kxl6 SARAM ;
外部內(nèi)存接口:支持IM的外部內(nèi)存,可程序的Wait States,可程序的Read/WriteStrobeTi最小g,三個獨立的芯片選擇(Chip Selects);
頻率與系統(tǒng)控制:支持動態(tài)的相位鎖定模塊(PLL)比率變更,On-Chip振蕩器,看門狗定時器模塊;
三個外部中斷;
外圍中斷擴(kuò)展方塊(PIE),支持45個外圍中斷;
128位保護(hù)密碼:保護(hù)Flash/ROM/OTP及L0/L1SARAM,防止韌體逆向工程;
三個 32 位 CPU Timer ;
電動機(jī)控制外圍:兩個事件管理模塊(EVA,EVB),與240xADSP相容;
同步串行外圍接口 SPI模塊,兩個異步串行通訊接口 SCI模塊,標(biāo)準(zhǔn)UART,eCAN(Enhanced Controller Area Network), McBSP With SPI Mode ;
16個信道12位模擬-數(shù)字轉(zhuǎn)換模塊(ADC):2x8通道的輸入多任務(wù),兩個獨立的取樣-保持(Sample-and-Hold)電路,可單一或同步轉(zhuǎn)換,快速的轉(zhuǎn)換率:80ns/12.5MSPS。
[0028]實施例7:
本實施例是在上述任一實施例的基礎(chǔ)上進(jìn)一步優(yōu)化,為更好的實現(xiàn)本發(fā)明,進(jìn)一步的,所述A/D轉(zhuǎn)換電路采用AD976/AD976A模數(shù)轉(zhuǎn)換芯片。
[0029]AD976/AD976A,16位逐次逼近式ADC — AD976/AD976A與8位和12位的AD轉(zhuǎn)換器相比,16位ADC在精度要求較高的場合更能符合設(shè)計要求。AD976/AD976A是美國模擬器件(Analog Device)公司推出的一款16位高精度、高速、低功耗ADC。采用逐次逼近式工作原理,單一+5V供電,單通道輸入,輸入電壓范圍+/-10V,采樣速率為100KSPS,AD976A為200KSPS。
[0030]此芯片滿幅為±4 VREF(VREF=2.5V)時,土 10V范圍輸入,傳輸特性如下:
輸入量:輸出量:
+FSR -1LSB7FFF
Midscale + ILSB0001
Midscale0000
Midscale -1LSB0001
-FSR + ILSB8001
-FSR8000 。
[0031]以上所述,僅是本發(fā)明的較佳實施例,并非對本發(fā)明做任何形式上的限制,凡是依據(jù)本發(fā)明的技術(shù)實質(zhì)對以上實施例所作的任何簡單修改、等同變化,均落入本發(fā)明的保護(hù)范圍之內(nèi)。
【主權(quán)項】
1.基于數(shù)字信號處理技術(shù)設(shè)計的生物特征提取處理系統(tǒng),其特征在于:包括數(shù)字信號處理器、數(shù)據(jù)存儲器、攝像機(jī)、A/D轉(zhuǎn)換電路、電源電路及圖像顯示電路,所述攝像機(jī)連接A/D轉(zhuǎn)換電路,所述A/D轉(zhuǎn)換電路連接數(shù)字信號處理器,所述數(shù)據(jù)存儲器連接數(shù)字信號處理器,所述數(shù)字信號處理器連接電源電路,所述圖像顯示電路連接數(shù)字信號處理器;所述數(shù)據(jù)存儲器內(nèi)設(shè)置有Flash存儲器及隨機(jī)存儲器,所述數(shù)字信號處理器分別連接Flash存儲器及數(shù)據(jù)存儲器;所述攝像機(jī)采用CDD攝像機(jī)。2.根據(jù)權(quán)利要求1所述的基于數(shù)字信號處理技術(shù)設(shè)計的生物特征提取處理系統(tǒng),其特征在于:所述數(shù)據(jù)存儲器內(nèi)還設(shè)置有SD卡,所述SD卡連接數(shù)字信號處理器。3.根據(jù)權(quán)利要求1所述的基于數(shù)字信號處理技術(shù)設(shè)計的生物特征提取處理系統(tǒng),其特征在于:所述圖像顯示電路內(nèi)設(shè)置有邏輯處理電路及液晶顯示電路,所述數(shù)字信號處理器連接邏輯處理電路,所述邏輯處理電路連接液晶顯示電路。4.根據(jù)權(quán)利要求3所述的基于數(shù)字信號處理技術(shù)設(shè)計的生物特征提取處理系統(tǒng),其特征在于:所述邏輯處理電路米用CPLD電路,所述液晶顯不電路米用LED液晶顯不屏。5.根據(jù)權(quán)利要求1-4任一項所述的基于數(shù)字信號處理技術(shù)設(shè)計的生物特征提取處理系統(tǒng),其特征在于:所述數(shù)據(jù)存儲器采用動態(tài)隨機(jī)存儲器或/和靜態(tài)隨機(jī)存儲器。6.根據(jù)權(quán)利要求1-4任一項所述的基于數(shù)字信號處理技術(shù)設(shè)計的生物特征提取處理系統(tǒng),其特征在于:所述數(shù)字信號處理器采用TMS320F2812數(shù)字信號處理芯片。7.根據(jù)權(quán)利要求1-4任一項所述的基于數(shù)字信號處理技術(shù)設(shè)計的生物特征提取處理系統(tǒng),其特征在于:所述A/D轉(zhuǎn)換電路采用AD976/AD976A模數(shù)轉(zhuǎn)換芯片。
【專利摘要】本發(fā)明公開了基于數(shù)字信號處理技術(shù)設(shè)計的生物特征提取處理系統(tǒng),包括數(shù)字信號處理器、數(shù)據(jù)存儲器、攝像機(jī)、A/D轉(zhuǎn)換電路、電源電路及圖像顯示電路,所述攝像機(jī)連接A/D轉(zhuǎn)換電路,所述A/D轉(zhuǎn)換電路連接數(shù)字信號處理器,所述數(shù)據(jù)存儲器連接數(shù)字信號處理器,所述數(shù)字信號處理器連接電源電路,所述圖像顯示電路連接數(shù)字信號處理器;所述數(shù)據(jù)存儲器內(nèi)設(shè)置有Flash存儲器及隨機(jī)存儲器,所述數(shù)字信號處理器分別連接Flash存儲器及數(shù)據(jù)存儲器;所述攝像機(jī)采用CDD攝像機(jī),可有效的對生物特征類的虹膜信息進(jìn)行提取,并進(jìn)行實時存儲、備份,形成特征庫,同時利用液晶顯示技術(shù)實時的將虹膜特征顯示,整個系統(tǒng)具有設(shè)計合理、科學(xué)使用等特性。
【IPC分類】G06K9/00, H04N5/225, H04N5/232
【公開號】CN105072322
【申請?zhí)枴緾N201510492081
【發(fā)明人】姜迪蛟
【申請人】成都易思科科技有限公司
【公開日】2015年11月18日
【申請日】2015年8月12日