901在實(shí)現(xiàn)相位補(bǔ)償使使用的兩組計(jì)算公式,只是在本發(fā)明思想下通過數(shù)學(xué)的方法,引進(jìn)向量的方法來舉例說明的,而非限制,在其他實(shí)施方式中,也可以根據(jù)本實(shí)施方式的補(bǔ)償思想通過其他計(jì)算方法來實(shí)現(xiàn)對第一基帶信號I1、第二基帶信號Ql進(jìn)行補(bǔ)償。任何通過本發(fā)明中補(bǔ)償思想對相位偏差進(jìn)行補(bǔ)償?shù)姆绞骄鶎儆诒景l(fā)明保護(hù)的范圍。
[0183]并且,本發(fā)明中處理器1901也并非僅僅限制于在前向通道對第一基帶信號I1、第二基帶信號Ql進(jìn)行補(bǔ)償,在其他實(shí)施方式中,處理器1901也可以在反饋通道上實(shí)現(xiàn)對第一基帶信號I1、第二基帶信號Ql進(jìn)行補(bǔ)償,其中,補(bǔ)償?shù)乃悸泛陀?jì)算方法與本實(shí)施方式相同,在此不做贅述。
[0184]另外,處理器除了可以在前向通道或反饋通道對第一基帶信號I1、第二基帶信號Ql進(jìn)行補(bǔ)償,在其他的實(shí)施方式中,還可以在前向通道的本振通道或反饋通道的本振通道進(jìn)行相位補(bǔ)償,在前向通道的本振通道或反饋通道的本振通道上進(jìn)行相位補(bǔ)償與在前向通道或反饋通道直接對第一基帶信號I1、第二基帶信號Ql進(jìn)行補(bǔ)償?shù)乃枷胍恢?,但是由于第一基帶信號I1、第二基帶信號Ql為低頻信號,在前向通道的本振通道或反饋通道的本振通道進(jìn)行相位補(bǔ)償時,需要工作在高頻信號區(qū),在此不做限定。
[0185]處理器1901完成對第一基帶信號I1、第二基帶信號Ql的補(bǔ)償后,將補(bǔ)償后的第一基帶信號以及第二基帶信號分別與各自對應(yīng)的低通濾波器以及乘法器進(jìn)行調(diào)制后得到的第一調(diào)制信號以及第二調(diào)制信號經(jīng)過放大器放大后,通過天線發(fā)送出去。
[0186]通過上述方式,能夠在不中斷正常通信的情況下實(shí)時自動調(diào)整相位,增強(qiáng)產(chǎn)品對環(huán)境因素,老化因素等不利影響造成的相位偏差的適應(yīng)能力,即使相位偏差較大時,也能得到較穩(wěn)定的發(fā)射信號。
[0187]存儲器1902用于存儲所述處理器中運(yùn)行的程序、以及所述程序運(yùn)行過程中產(chǎn)生的數(shù)據(jù)??梢园ㄖ蛔x存儲器和隨機(jī)存取存儲器,并向處理器1901提供指令和數(shù)據(jù)。存儲器1902的一部分還可以包括非易失性隨機(jī)存取存儲器(NVRAM)。
[0188]存儲器1902存儲了如下的元素,可執(zhí)行單元或者數(shù)據(jù)結(jié)構(gòu),或者它們的子集,或者它們的擴(kuò)展集:
[0189]操作指令:包括各種操作指令,用于實(shí)現(xiàn)各種操作。
[0190]操作系統(tǒng):包括各種系統(tǒng)程序,用于實(shí)現(xiàn)各種基礎(chǔ)業(yè)務(wù)以及處理基于硬件的任務(wù)。
[0191]在本發(fā)明實(shí)施例中,處理器1901通過調(diào)用存儲器1902存儲的操作指令(該操作指令可存儲在操作系統(tǒng)中),來執(zhí)行上述操作。
[0192]處理器1901還可以稱為CPU (Central Processing Unit,中央處理單元)。存儲器1902可以包括只讀存儲器和隨機(jī)存取存儲器,并向處理器901提供指令和數(shù)據(jù)。存儲器1902的一部分還可以包括非易失性隨機(jī)存取存儲器(NVRAM)。
[0193]上述本發(fā)明實(shí)施例揭示的方法可以應(yīng)用于處理器1901中,或者由處理器1901實(shí)現(xiàn)。處理器1901可能是一種集成電路芯片,具有信號的處理能力。處理器1901也可以和產(chǎn)生第一基帶信號和第二基帶信號的芯片集成在一起,并且可以集成比較器和對第一基帶,第二基帶的移相功能。
[0194]在實(shí)現(xiàn)過程中,上述方法的各步驟可以通過處理器1901中的硬件的集成邏輯電路或者軟件形式的指令完成。上述的處理器1901可以是通用處理器、數(shù)字信號處理器(DSP)、專用集成電路(ASIC)、現(xiàn)成可編程門陣列(FPGA)或者其他可編程邏輯器件、分立門或者晶體管邏輯器件、分立硬件組件??梢詫?shí)現(xiàn)或者執(zhí)行本發(fā)明實(shí)施例中的公開的各方法、步驟及邏輯框圖。通用處理器可以是微處理器或者該處理器也可以是任何常規(guī)的處理器等。結(jié)合本發(fā)明實(shí)施例所公開的方法的步驟可以直接體現(xiàn)為硬件譯碼處理器執(zhí)行完成,或者用譯碼處理器中的硬件及軟件單元組合執(zhí)行完成。軟件單元可以位于隨機(jī)存儲器,閃存、只讀存儲器,可編程只讀存儲器或者電可擦寫可編程存儲器、寄存器等本領(lǐng)域成熟的存儲介質(zhì)中。該存儲介質(zhì)位于存儲器1902,處理器1901讀取存儲器1902中的信息,結(jié)合其硬件完成上述方法的步驟。
[0195]區(qū)別于現(xiàn)有技術(shù),本實(shí)施方式的處理器通過采集發(fā)射機(jī)正向通道的正交的第一基帶信號和第二基帶信號,組成第一向量,采集反饋通道中的第一解調(diào)信號和第二解調(diào)信號,組成第第二向量,根據(jù)第一向量和第二向量的相位差確定發(fā)射機(jī)在信號傳輸中產(chǎn)生的相位偏差的正弦值與余弦值,并根據(jù)所述正弦值與余弦值對第一基帶信號以及第二基帶信號進(jìn)行補(bǔ)償后發(fā)射出去。通過上述方式,即使在元器件出現(xiàn)老化,也能得到與老化后元器件對應(yīng)的補(bǔ)償后的第一基帶信號和第二基帶信號,在不中斷發(fā)射機(jī)通信的條件下,保證基帶信號與解調(diào)后的基帶信號之間的誤差控制在有效范圍內(nèi),克服老化等不利因素對發(fā)射機(jī)的影響,進(jìn)而能夠保證發(fā)射機(jī)信號發(fā)射的基本穩(wěn)定性,也增強(qiáng)發(fā)射機(jī)的實(shí)用性。
[0196]另外,在經(jīng)過大量的實(shí)驗(yàn)發(fā)現(xiàn),相位偏差在短時間內(nèi)一般不會有較大的變化,并不需要實(shí)時地第一基帶信號和第二基帶信號進(jìn)行采集,以節(jié)省發(fā)射機(jī)控制器資源。
[0197]在另一個實(shí)施方式中,再次參閱圖19,處理器1901在預(yù)定周期內(nèi)采集相位差的正弦值與余弦值,并將采集到正弦值與余弦值進(jìn)行存儲,在本次周期內(nèi),均通過存儲的正弦值與余弦值對第一基帶信號和第二基帶信號進(jìn)行補(bǔ)償,待下一個周期到來時,再重新進(jìn)行采集和存儲,并通過新采集的相位的正弦值與余弦值對本次周期的第一基帶信號和第二基帶信號進(jìn)行補(bǔ)償。
[0198]具體地,發(fā)射機(jī)通過另外添加的一個使能信號對處理器1901的存儲功能進(jìn)行觸發(fā),使能信號每觸發(fā)一次,處理器1901就重新采集一次信號,并將本次信號保存起來,供處理器本次周期內(nèi)對第一基帶信號和第二基帶信號進(jìn)行補(bǔ)償。
[0199]另外,當(dāng)處理器1901在反饋通道對第一基帶信號、第二基帶信號進(jìn)行補(bǔ)償,或前向通道的本振通道上對相位進(jìn)行補(bǔ)償,或者在反饋通道的本振通道上對相位進(jìn)行補(bǔ)償時均可實(shí)現(xiàn)上述功能,通過在預(yù)定周期內(nèi)采集并存儲正弦值與余弦值,供本次周期內(nèi)對第一基帶信號和第二基帶信號進(jìn)行補(bǔ)償。在此不在贅述。
[0200]區(qū)別于上一個實(shí)施方式,本實(shí)施方式的笛卡爾環(huán)發(fā)射機(jī)處理器在獲取到相位的正弦值與余弦值后,進(jìn)一步在預(yù)定周期內(nèi)采集并存儲相位差的正弦值與余弦值,并在本次周期內(nèi)根據(jù)存儲的正弦值與余弦值對第一基帶信號和第二基帶信號進(jìn)行補(bǔ)償,能夠在保證發(fā)射信號穩(wěn)定性的同時,進(jìn)一步節(jié)約發(fā)射機(jī)資源,提高發(fā)射機(jī)工作效率,增強(qiáng)發(fā)射機(jī)的實(shí)用性。
[0201]以上所述僅為本發(fā)明的實(shí)施方式,并非因此限制本發(fā)明的專利范圍,凡是利用本發(fā)明說明書及附圖內(nèi)容所作的等效結(jié)構(gòu)或等效流程變換,或直接或間接運(yùn)用在其他相關(guān)的技術(shù)領(lǐng)域,均同理包括在本發(fā)明的專利保護(hù)范圍內(nèi)。
【主權(quán)項(xiàng)】
1.一種發(fā)射機(jī)相位自適應(yīng)調(diào)整的方法,其特征在于,包括: 采集所述發(fā)射機(jī)正向通道的第一基帶信號、第二基帶信號,以及反饋通道中的第一解調(diào)信號以及第二解調(diào)信號,其中,所述第一基帶信號與所述第二基帶信號為正交信號;所述第一解調(diào)信號與所述第一基帶信號對應(yīng),所述第二解調(diào)信號與所述第二基帶信號對應(yīng);由所述第一基帶信號與所述第二基帶信號組成第一向量,由所述第一解調(diào)信號與所述第二解調(diào)信號組成第二向量,確定所述第一向量與所述第二向量的相位差的正弦值和余弦值; 根據(jù)所述正弦值與所述余弦值分別對所述第一基帶信號和所述第二基帶信號進(jìn)行補(bǔ)mIz? O2.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述根據(jù)所述正弦值與所述余弦值分別對所述第一基帶信號和所述第二基帶信號進(jìn)行補(bǔ)償?shù)牟襟E包括: 實(shí)時地根據(jù)所述正弦值與所述余弦值分別對所述第一基帶信號和所述第二基帶信號進(jìn)行補(bǔ)償。3.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述根據(jù)所述正弦值與所述余弦值分別對所述第一基帶信號和所述第二基帶信號進(jìn)行補(bǔ)償?shù)牟襟E包括: 在預(yù)定周期內(nèi)采集并存儲所述正弦值與所述余弦值; 在所述在預(yù)定周期內(nèi)根據(jù)存儲的所述正弦值與所述余弦值分別對所述第一基帶信號和所述第二基帶信號進(jìn)行補(bǔ)償。4.根據(jù)權(quán)利要求1-3任一項(xiàng)所述的方法,其特征在于,所述根據(jù)所述正弦值與所述余弦值分別對所述第一基帶信號和所述第二基帶信號進(jìn)行補(bǔ)償?shù)牟襟E之后還包括: 將補(bǔ)償后的第一基帶信號與第二基帶信號經(jīng)過調(diào)制放大后通過天線進(jìn)行發(fā)送。5.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述第一解調(diào)信號與所述第二解調(diào)信號為與所述第一基帶信號以及所述第二基帶信號正交解調(diào)后的信號。6.一種發(fā)射機(jī),其特征在于,所述發(fā)射機(jī)具有相位自適應(yīng)調(diào)整功能,包括:采集單元、運(yùn)算單元以及補(bǔ)償單元, 所述采集單元用于采集所述發(fā)射機(jī)正向通道的第一基帶信號、第二基帶信號,以及反饋通道中的第一解調(diào)信號以及第二解調(diào)信號,其中,所述第一基帶信號與所述第二基帶信號為正交信號;所述第一解調(diào)信號與所述第一基帶信息對應(yīng),所述第二解調(diào)信號與所述第二基帶信號對應(yīng); 所述運(yùn)算單元用于由所述第一基帶信號與所述第二基帶信號組成第一向量,所述第一解調(diào)信號與所述第二解調(diào)信號組成第二向量,確定所述第一向量與所述第二向量的相位差的正弦值和余弦值; 所述補(bǔ)償單元用于根據(jù)所述正弦值與所述余弦值分別對所述第一基帶信號和所述第二基帶信號進(jìn)行補(bǔ)償。7.根據(jù)權(quán)利要求6所述的發(fā)射機(jī),其特征在于,所述發(fā)射機(jī)還包括存儲單元, 所述存儲單元用于在預(yù)定周期內(nèi)采集并存儲所述正弦值與所述余弦值; 所述補(bǔ)償單元具體用于在所述預(yù)定周期內(nèi)根據(jù)存儲的所述正弦值與所述余弦值分別對所述第一基帶信號和所述第二基帶信號進(jìn)行補(bǔ)償。8.一種發(fā)射機(jī),其特征在于,所述發(fā)射機(jī)具有相位自適應(yīng)調(diào)整功能,包括:處理器以及存儲器, 所述處理器用于采集所述發(fā)射機(jī)正向通道的第一基帶信號、第二基帶信號,以及反饋通道中的第一解調(diào)信號以及第二解調(diào)信號,其中,所述第一基帶信號與所述第二基帶信號為正交信號;所述第一解調(diào)信號與所述第一基帶信息對應(yīng),所述第二解調(diào)信號與所述第二基帶信號對應(yīng); 所述處理器還用于由所述第一基帶信號與所述第二基帶信號組成第一向量,由所述第一解調(diào)信號與所述第二解調(diào)信號組成第二向量,確定所述第一向量與所述第二向量的相位差的正弦值和余弦值;根據(jù)所述正弦值與所述余弦值分別對所述第一基帶信號和所述第二基帶信號進(jìn)行補(bǔ)償; 所述存儲器用于,存儲所述處理器中運(yùn)行的程序、以及所述程序運(yùn)行過程中產(chǎn)生的數(shù)據(jù)。9.根據(jù)權(quán)利要求8所述的發(fā)射機(jī),其特征在于,所述處理器具體用于實(shí)時地根據(jù)所述正弦值與所述余弦值分別對所述第一基帶信號和所述第二基帶信號進(jìn)行補(bǔ)償。10.根據(jù)權(quán)利要求8所述的發(fā)射機(jī),其特征在于,所述處理器具體用于在預(yù)定周期內(nèi)采集并存儲所述正弦值與所述余弦值;并在所述預(yù)定周期內(nèi)根據(jù)存儲的所述正弦值與所述余弦值分別對所述第一基帶信號和所述第二基帶信號進(jìn)行補(bǔ)償。11.根據(jù)權(quán)利要求8所述的發(fā)射機(jī),其特征在于,所述處理器位于所述發(fā)射機(jī)的前向通道、反饋通道、前向射頻通道的本振通道以及反饋通道的本振通道的任一處。
【專利摘要】本發(fā)明公開了一種發(fā)射機(jī)相位自適應(yīng)調(diào)整的方法以及發(fā)射機(jī),所述方法包括:采集發(fā)射機(jī)正向通道的第一基帶信號、第二基帶信號,以及反饋通道中的第一解調(diào)信號以及第二解調(diào)信號,第一基帶信號與第二基帶信號為正交信號;所第一解調(diào)信號與第一基帶信號對應(yīng),第二解調(diào)信號與所述第二基帶信號對應(yīng);由第一基帶信號與第二基帶信號組成第一向量,由第一解調(diào)信號與第二解調(diào)信號組成第二向量,確定第一向量與第二向量的相位差的正弦值和余弦值;根據(jù)正弦值與余弦值分別對第一基帶信號和第二基帶信號進(jìn)行補(bǔ)償。通過上述方式,本發(fā)明能夠提高發(fā)射機(jī)對環(huán)境變化和元器件老化的適應(yīng)性,保證發(fā)射通道中信號的穩(wěn)定。
【IPC分類】H04L25/03, H04B1/04
【公開號】CN105187346
【申請?zhí)枴緾N201510621780
【發(fā)明人】張宜成, 邢志剛, 劉勇, 郭曉樂, 楊寶鋒, 李云華
【申請人】海能達(dá)通信股份有限公司
【公開日】2015年12月23日
【申請日】2015年9月25日