調(diào)制方式調(diào)制到一起。U1A,U1B實(shí)現(xiàn)數(shù)據(jù)和載波信號(hào)的疊加功能。疊加的信號(hào)經(jīng)過(guò)限流電阻后,再通過(guò)Ql,Q2,Q3三個(gè)三極管組成的放大器。信號(hào)放大后,經(jīng)過(guò)兩個(gè)穩(wěn)壓管Zl,Z2到達(dá)Tl的NI端。經(jīng)過(guò)Tl的隔離耦合后,把信號(hào)送到RJll接口連接的EURIDIS雙向數(shù)據(jù)總線上。接收的數(shù)據(jù),先通過(guò)Tl的耦合,耦合到Tl的NI端。經(jīng)過(guò)C21,R25到達(dá)運(yùn)放U2A同外圍的電容ClO,(:11,電阻1?10,1?11,1?12,1?13組成的第一級(jí)比較器,檢測(cè)出信號(hào)。再經(jīng)過(guò)二極管01,到達(dá)運(yùn)放1]28同電阻1?15,1?16,1?18,1?82組成的二級(jí)比較器,再檢測(cè)出數(shù)據(jù)信號(hào)。檢測(cè)出的高低電平數(shù)據(jù)信號(hào),在單片機(jī)U5的控制信號(hào)EchoOfT的控制下,實(shí)現(xiàn)收發(fā)數(shù)據(jù)的交替作業(yè),實(shí)現(xiàn)了接收EURIDIS數(shù)據(jù)總線上的數(shù)據(jù)的功能。
[0024]如圖3所示,為三相電表中從EURIDIS調(diào)制解調(diào)器的原理圖。從EURIDIS調(diào)制解調(diào)器包括:與非門U1C、與非門U1B、電阻R20、二極管D20、三極管Q20、第一放大電路、耦合電路,與非門UlC輸入端輸入載波信號(hào)和CPU模塊的TXDO信號(hào),與非門UlC輸出端和與非門UlB的一個(gè)輸入端連接,與非門UlB的另一個(gè)輸入端輸入CPU模塊的R/T控制信號(hào),與非門UlB的輸出端分別連接電阻R20的一端和保護(hù)二極管D20的負(fù)極,電阻R20的另一端和保護(hù)二極管D20的正極連接到第一放大電路的輸入端,第一放大電路的輸出端連接到耦合電路的輸入端,耦合電路的輸出端耦合到EURIDIS總線。
[0025]第一放大電路包括NPN型三極管Q20、NPN型三極管Q21、PNP型三極管Q22;耦合電路包括耦合變壓器Tl;電阻R20的另一端和保護(hù)二極管D20的正極連接到三極管Q20的基極;三極管Q20的集電極連接電阻R21的一端;三極管Q20的發(fā)射極分別連接三極管Q21的基極和電阻R22的一端;三極管Q22的發(fā)射極連接電阻R21的另一端和供電源;三極管Q22的集電極連接到耦合變壓器TI輸入側(cè)的第一端;三極管Q21的發(fā)射極連接電阻R55的一端;電阻R55的另一端和電阻R22的另一端接地;三極管Q21的集電極連接到耦合變壓器Tl輸入側(cè)的第二端;耦合變壓器Tl輸入側(cè)的第一端連接穩(wěn)壓二極管D22的負(fù)極;穩(wěn)壓二極管D22的正極連接穩(wěn)壓二極管Z21的正極;穩(wěn)壓二極管Z21的負(fù)極連接耦合變壓器Tl輸入側(cè)的第二端;耦合變壓器TI輸出側(cè)的第二側(cè)連接電容C310的一端;電容C310的另一端和耦合變壓器TI輸出側(cè)的第一側(cè)耦合到EURIDIS總線上。
[0026]三極管Q21的集電極連接電容C21的一端;電容C21的另一端連接電阻R23的一端;電阻R23的另一端連接第一比較器的輸入端;第一比較器的輸出端連接二極管Dl的正極;二極管Dl的負(fù)極連接第二比較器的輸入端;第二比較器的輸出端連接CPU模塊。
[0027]第一比較器包括運(yùn)放0P1A、電容C11、電容C10、電阻R12、電阻R14、電阻R15、電阻R13,電阻R23的另一端連接電容Cll一端、電容ClO—端、電阻R12的一端;運(yùn)放OPlA的負(fù)輸入端分別連接電容Cll另一端、電阻R13的一端;運(yùn)放OPlA的正輸入端分別連接電阻R14的一端和電阻R15的一端;運(yùn)放OPlA的輸出端連接電阻R13的另一端、電容ClO的另一端和二極管Dl的正極;電阻R14的另一端連接電源;電阻R15的另一端連接電阻R12的另一端;電阻R15另一端接地。
[0028]第二比較器包括運(yùn)放0P1B、電容C12、電阻R16、電阻R17、電阻R18、電阻R19、電阻RlA;運(yùn)放OPIB的負(fù)輸入端連接二極管DI的負(fù)極;運(yùn)放OPIB的正輸入端連接電阻Rl 7的一端、電阻R18的一端、電阻R19的一端;電阻R17的另一端連接電源;運(yùn)放OPlB的輸出端連接電阻19的另一端、電阻RlA的一端、CPU模塊;電阻RlA的另一端連接電容Cl3的一端;電容Cl3的另一端連接電源;電阻R18的另一端、電阻RlA的另一端分別接地。
[0029]具體運(yùn)行原理如下:
發(fā)送數(shù)據(jù)功能的實(shí)現(xiàn):50KHz的載波信號(hào)同CPU的TXDO信號(hào),經(jīng)過(guò)UlC這個(gè)與非門疊加。疊加后的信號(hào)與CPU的控制信號(hào)P/T相與后,再經(jīng)過(guò)限流電阻R20和保護(hù)二極管D20,送信號(hào)到三極管Q20的基極。經(jīng)過(guò)Q20,Q21,Q23三個(gè)三極管組成的放大電路把信號(hào)送到耦合變壓器的一端,通過(guò)Tl的隔離耦合作用,耦合到EURIDIS的總線上。這樣實(shí)現(xiàn)了信號(hào)的發(fā)送。Z21,D21實(shí)現(xiàn)了對(duì)電路的浪涌保護(hù)。
[0030]接收數(shù)據(jù)功能的實(shí)現(xiàn):當(dāng)EUDIDIS總線上的數(shù)據(jù)通過(guò)Tl耦合到Tl的另外一端。信號(hào)通過(guò)021,1?23到達(dá)運(yùn)放0?14的2腳。經(jīng)過(guò)電容(:11,電阻1?12,1?14,1?15,1?13和運(yùn)放0?^組成的比較器,檢測(cè)出有用的信號(hào)。有用的信號(hào)經(jīng)過(guò)Dl 二極管后,再通過(guò)OPlB運(yùn)放同電阻R17,R18,R19,R1A組成的第二個(gè)比較器,檢測(cè)出有用的高低電平信號(hào),到達(dá)CPU的RXDO接收腳。接收EURIDIS總線上的數(shù)據(jù)得以實(shí)現(xiàn)。
[0031]EURIDIS協(xié)議的信號(hào),通過(guò)50KHZ的載波進(jìn)行傳輸。50kHz載波的信號(hào)幅值調(diào)制(ASM)。通過(guò)雙向的EURIDIS數(shù)據(jù)總線,可以組成一個(gè)有100多個(gè)電表的系統(tǒng)集成抄表系統(tǒng)。采用EURIDIS通訊模塊的電表后,可以實(shí)現(xiàn)系統(tǒng)的集成??梢猿x100多個(gè)電表的電量數(shù)據(jù)。實(shí)現(xiàn)了電表的智能化管理。本發(fā)明信號(hào)抗干擾能力強(qiáng)。組建集抄系統(tǒng)方便,可以接入100多個(gè)節(jié)點(diǎn)。方便客戶的使用,一幢樓房,只要一個(gè)接口就可以把所以的電表的電量抄讀回來(lái)。當(dāng)數(shù)字基帶信號(hào),加上載波信號(hào)之后,外來(lái)信噪干擾時(shí),載波信號(hào)起到保護(hù)傘的作用,干擾信號(hào)直接影響載波信號(hào)而不會(huì)影響到源信號(hào)。在接收端,信號(hào)恢復(fù)是,濾掉載波信號(hào)。
[0032]以上顯示和描述了本發(fā)明的基本原理、主要特征和優(yōu)點(diǎn)。本行業(yè)的技術(shù)人員應(yīng)該了解,上述實(shí)施例不以任何形式限制本發(fā)明,凡采用等同替換或等效變換的方式所獲得的技術(shù)方案,均落在本發(fā)明的保護(hù)范圍內(nèi)。
【主權(quán)項(xiàng)】
1.一種基于EURIDIS協(xié)議的調(diào)制解調(diào)器,其特征在于,包括:主EURIDIS調(diào)制解調(diào)器、若干從EURIDIS調(diào)制解調(diào)器,所述主EURIDIS調(diào)制解調(diào)器分別連接從EURIDIS調(diào)制解調(diào)器。2.根據(jù)權(quán)利要求1所述的一種基于EURIDIS協(xié)議的調(diào)制解調(diào)器,其特征在于,所述主EURIDIS調(diào)制解調(diào)器與抄表設(shè)備連接,所述從EURIDIS調(diào)制解調(diào)器嵌入到電表。3.根據(jù)權(quán)利要求2所述的一種基于EURIDIS協(xié)議的調(diào)制解調(diào)器,其特征在于,所述主EURIDIS調(diào)制解調(diào)器包括穩(wěn)壓供電模塊、電平轉(zhuǎn)換模塊、載波發(fā)生模塊、接口模塊、數(shù)據(jù)發(fā)送接收模塊;穩(wěn)壓供電模塊連接載波發(fā)送模塊、數(shù)據(jù)發(fā)送接收模塊、電平轉(zhuǎn)換模塊;接口模塊連接電平轉(zhuǎn)換模塊;電平轉(zhuǎn)換模塊和載波發(fā)送模塊、接口模塊分別連接數(shù)據(jù)發(fā)送接收模塊。4.根據(jù)權(quán)利要求3所述的一種基于EURIDIS協(xié)議的調(diào)制解調(diào)器,其特征在于,所述數(shù)據(jù)發(fā)送接收模塊包括與非門U1A、與非門U1B、電阻R20、第一放大電路、耦合電路,與非門UlB輸入端連接載波發(fā)送模塊和電平轉(zhuǎn)換模塊,與非門UlB輸出端分別與非門UlA的2個(gè)輸入端連接,與非門UlA的輸出端連接限流電阻R20的一端,限流電阻R20的另一端連接到第一放大電路的輸入端,第一放大電路的輸出端連接到耦合電路的輸入端,耦合電路的輸出端耦合到EURIDIS 總線。5.根據(jù)權(quán)利要求4所述的一種基于EURIDIS協(xié)議的調(diào)制解調(diào)器,其特征在于,所述第一放大電路包括NPN型三極管QUNPN型三極管Q2、PNP型三極管Q3;所述耦合電路包括耦合變壓器Tl;所述電阻R20的另一端連接到三極管Ql的基極;三極管Ql的集電極連接電阻R21的一端;三極管Ql的發(fā)射極分別連接三極管Q2的基極和電阻R22的一端;三極管Q3的發(fā)射極連接電阻R21的另一端和穩(wěn)壓供電模塊;三極管Q3的集電極連接到耦合變壓器Tl輸入側(cè)的第一端;三極管Q2的發(fā)射極連接電阻R23的一端;電阻R23的另一端和電阻R22的另一端接地;三極管Q2的集電極連接到耦合變壓器Tl輸入側(cè)的第二端;耦合變壓器Tl輸入側(cè)的第一端連接穩(wěn)壓二極管Zl的負(fù)極;穩(wěn)壓二極管Zl的正極連接穩(wěn)壓二極管Z2的正極;穩(wěn)壓二極管Z2的負(fù)極連接耦合變壓器TI輸入側(cè)的第二端;耦合變壓器TI輸出側(cè)的第二側(cè)連接電容C22的一端;電容C22的另一端和耦合變壓器Tl輸出側(cè)的第一側(cè)耦合到EURIDIS總線上。6.根據(jù)權(quán)利要求5所述的一種基于EURIDIS協(xié)議的調(diào)制解調(diào)器,其特征在于,所述三極管Q2的集電極連接電容C21的一端;電容C21的另一端連接電阻R25的一端;電阻R25的另一端連接第一比較器的輸入端;第一比較器的輸出端連接二極管Dl的正極;二極管Dl的負(fù)極連接第二比較器的輸入端;第二比較器的輸出端連接載波發(fā)送模塊。7.根據(jù)權(quán)利要求6所述的一種基于EURIDIS協(xié)議的調(diào)制解調(diào)器,其特征在于,所述第一比較器包括運(yùn)放U2A、電容C11、電容C10、電阻R10、電阻R12、電阻R13、電阻R14,電阻R25的另一端連接電容Cl I一端、電容ClO—端、電阻RlO的一端;運(yùn)放U2A的負(fù)輸入端分別連接電容C11另一端、電阻R11的一端;運(yùn)放U 2 A的正輸入端分別連接電阻R12的一端和電阻R13的一端;運(yùn)放U2A的輸出端連接電阻Rl I的另一端、電容Cl O的另一端和二極管DI的正極;電阻Rl 4的另一端連接穩(wěn)壓供電模塊;電阻R13的另一端連接電阻R12的另一端;電阻R13另一端接地。8.根據(jù)權(quán)利要求7所述的一種基于EURIDIS協(xié)議的調(diào)制解調(diào)器,其特征在于,所述第二比較器包括運(yùn)放U2B、電容C12、電阻R14、電阻R15、電阻R16、電阻R82、電阻R18、與非門UlD;二極管DI的負(fù)極連接運(yùn)放U2B的負(fù)輸入端、電容C12的一端、電阻Rl 4的一端;運(yùn)放OPIB的正輸入端連接電阻Rl 5的一端、電阻Rl6的一端、電阻R82的一端;電阻Rl5的另一端連接穩(wěn)壓供電模塊;運(yùn)放U2B的輸出端連接電阻18的另一端、電阻R82的另一端、與非門UlD的一個(gè)輸入端;與非門UlD的另一個(gè)輸入端連接載波發(fā)送模塊,與非門UlD的輸出端連接接口模塊和電平轉(zhuǎn)換模塊;電阻R82的另一端連接電容C13的一端;電容Cl3的另一端連接穩(wěn)壓供電模塊;電阻Rl 8的另一端、電阻Rl 6的另一端、電容Cl 2的另一端、電阻Rl 4的另一端分別接地。
【專利摘要】本發(fā)明公開了一種基于EURIDIS協(xié)議的調(diào)制解調(diào)器,其特征在于,包括:主EURIDIS調(diào)制解調(diào)器、若干從EURIDIS調(diào)制解調(diào)器,所述主EURIDIS調(diào)制解調(diào)器分別連接從EURIDIS調(diào)制解調(diào)器。本發(fā)明的一種基于EURIDIS協(xié)議的調(diào)制解調(diào)器具有信號(hào)抗干擾能力強(qiáng)、組建集抄系統(tǒng)方便、接入節(jié)點(diǎn)多、方便客戶使用的優(yōu)點(diǎn)。
【IPC分類】H04B3/54
【公開號(hào)】CN105553514
【申請(qǐng)?zhí)枴緾N201510922717
【發(fā)明人】徐京生, 周亞蘭
【申請(qǐng)人】華立科技股份有限公司
【公開日】2016年5月4日
【申請(qǐng)日】2015年12月11日