一種基于多入多出技術(shù)的接收機(jī)的制作方法
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及一種通信裝置,更具體地說涉及一種基于多入多出技術(shù)的接收機(jī)。
【背景技術(shù)】
[0002]隨著無線通信業(yè)務(wù)和寬帶數(shù)據(jù)業(yè)務(wù)的不斷發(fā)展,寬帶頻譜資源越來越緊張。而在一個(gè)頻譜上,為了傳輸更多的數(shù)據(jù),就需要增加系統(tǒng)寬帶和提高天線的總發(fā)射功率。如何更高效的利用有限的頻譜資源已成無線通信研宄的焦點(diǎn)。通過多入多出技術(shù),利用多天線發(fā)送接收數(shù)據(jù),可以充分的利用空間資源,所以多入多出技術(shù)已經(jīng)在信號(hào)傳輸領(lǐng)域受到了越來越多的重視。多入多出信號(hào)傳輸時(shí),會(huì)用到MMO接收機(jī),為了信號(hào)接收的準(zhǔn)確性,這就需要接收機(jī)對(duì)各通道信號(hào)的延遲和增益盡量做到一致。
【發(fā)明內(nèi)容】
[0003]本實(shí)用新型主要解決的技術(shù)問題是:提供一種基于多入多出技術(shù)的接收機(jī),有8個(gè)通道分別接收8路射頻信號(hào),且采用ADS5287模數(shù)轉(zhuǎn)換器進(jìn)行信號(hào)的接收處理,信號(hào)的延遲和增益做到了一致,提高了信號(hào)傳輸?shù)姆€(wěn)定性。
[0004]為解決上述技術(shù)問題,本實(shí)用新型涉及一種通信裝置,更具體地說涉及一種基于多入多出技術(shù)的接收機(jī),包括射頻變壓器、單片機(jī)、時(shí)鐘芯片、模數(shù)轉(zhuǎn)換器、FPGA芯片和電源管理模塊,有8個(gè)通道分別接收8路射頻信號(hào),且采用ADS5287模數(shù)轉(zhuǎn)換器進(jìn)行信號(hào)的接收處理,信號(hào)的延遲和增益做到了一致,提高了信號(hào)傳輸?shù)姆€(wěn)定性。
[0005]射頻變壓器選用MINI公司的射頻變壓器TC1-1T+,負(fù)責(zé)將外接輸入的單端中頻信號(hào)轉(zhuǎn)換為差分信號(hào),差分信號(hào)作為模數(shù)轉(zhuǎn)換器的模擬輸入信號(hào)。模數(shù)轉(zhuǎn)換器選用TI公司的ADS5287負(fù)責(zé)前端傳輸過來的信號(hào)采樣并將模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào)。采用Altera公司的FPGA芯片EP3C120F780C7N作為信號(hào)處理芯片,負(fù)責(zé)對(duì)模數(shù)轉(zhuǎn)換器傳遞過來的信號(hào)進(jìn)行變頻及基帶信號(hào)處理。使用TI公司的時(shí)鐘芯片⑶CE62005為模數(shù)轉(zhuǎn)換器和FPGA芯片提供時(shí)鐘信號(hào)。單片機(jī)可以為時(shí)鐘芯片和模數(shù)轉(zhuǎn)換器進(jìn)行串行配置。電源管理模塊可以轉(zhuǎn)換電源電壓并為與之相連的射頻變壓器、單片機(jī)、時(shí)鐘芯片和FPGA芯片提供所需的穩(wěn)定電壓。
[0006]作為本方案的進(jìn)一步優(yōu)化,本實(shí)用新型一種基于多入多出技術(shù)的接收機(jī)所述的射頻變壓器有8個(gè),分別接收8路射頻信號(hào)。
[0007]作為本方案的進(jìn)一步優(yōu)化,本實(shí)用新型一種基于多入多出技術(shù)的接收機(jī)所述的模數(shù)轉(zhuǎn)換器的參考電壓為內(nèi)部產(chǎn)生模式,且經(jīng)過調(diào)試使得內(nèi)部參考電壓一致,使得各通道信號(hào)的延遲和增益一致。
[0008]本實(shí)用新型一種基于多入多出技術(shù)的接收機(jī)的有益效果為:
[0009]a.可以多通道接收信號(hào),提高了頻譜利用率;
[0010]b.經(jīng)過模數(shù)轉(zhuǎn)換器時(shí)信號(hào)的延遲和增益一致;
[0011]c.時(shí)鐘芯片輸出LVDS電平,造成的噪聲低;
[0012]d.時(shí)鐘信號(hào)傳輸平穩(wěn),提高了信號(hào)傳輸?shù)男旁氡取?br>【附圖說明】
[0013]圖1為本實(shí)用新型一種基于多入多出技術(shù)的接收機(jī)。
[0014]圖2為本實(shí)用新型一種基于多入多出技術(shù)的接收機(jī)的模數(shù)轉(zhuǎn)換器模擬信號(hào)輸入引腳不意圖。
【具體實(shí)施方式】
[0015]在圖1、2中,本實(shí)用新型涉及一種通信裝置,更具體地說涉及一種基于多入多出技術(shù)的接收機(jī),包括射頻變壓器、單片機(jī)、時(shí)鐘芯片、模數(shù)轉(zhuǎn)換器、FPGA芯片和電源管理模塊,有8個(gè)通道分別接收8路射頻信號(hào),且采用ADS5287模數(shù)轉(zhuǎn)換器進(jìn)行信號(hào)的接收處理,信號(hào)的延遲和增益做到了一致,提高了信號(hào)傳輸?shù)姆€(wěn)定性。
[0016]射頻變壓器選用MINI公司的射頻變壓器TC1-1T+,負(fù)責(zé)將外接輸入的單端中頻信號(hào)轉(zhuǎn)換為差分信號(hào),差分信號(hào)作為模數(shù)轉(zhuǎn)換器的模擬輸入信號(hào)。射頻變壓器有8個(gè),可以對(duì)8路射頻信號(hào)進(jìn)行處理。射頻變壓器與模數(shù)轉(zhuǎn)換器的INp、INn和Vcm引腳相連,經(jīng)過內(nèi)部電阻可以為模數(shù)轉(zhuǎn)換器提供內(nèi)部輸入電路所需的偏置電壓和偏置電流。射頻變壓器還可以將單端信號(hào)轉(zhuǎn)換為差分信號(hào),從而可以使得模數(shù)轉(zhuǎn)換器獲得較高的信噪比,提高對(duì)共模噪聲的抑制能力。
[0017]模數(shù)轉(zhuǎn)換器選用TI公司的ADS5287負(fù)責(zé)前端傳輸過來的信號(hào)采樣并將模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào)。ADS5287的參考電壓采用內(nèi)部供給的方式,簡化電路設(shè)計(jì),降低功耗。外部電路還可以為ADS5287提供一個(gè)直流偏置電壓,使得其內(nèi)部的CM緩沖器工作在放大狀態(tài)。ADS5287內(nèi)部用一個(gè)參考電壓為8個(gè)通道提供參考電壓,這樣同一個(gè)模數(shù)轉(zhuǎn)換器上的各個(gè)通道所使用的參考電壓相同,這有利于使得每一個(gè)通道的增益相匹配。ADS5287內(nèi)的采樣時(shí)鐘輸入電路輸入LVDS電平,從時(shí)鐘源到各個(gè)通道采樣的電路時(shí)鐘路徑相匹配,保證各個(gè)通道延遲誤差在20ps以內(nèi)。且采用LVDS電平模式供電,傳輸速率高,噪聲低,提高了信號(hào)傳輸?shù)姆€(wěn)定性和準(zhǔn)確性。ADS5287內(nèi)部有一組寄存器控制整個(gè)芯片的工作方式,寄存器可以通過信號(hào)線按照規(guī)定的時(shí)序進(jìn)行串行配置。單片機(jī)通過控制寄存器的配置可以使得ADS5287工作在不同的模式,例如使得ADS5287的部分通道工作在休眠模式,從而降低功耗。
[0018]采用Altera公司的FPGA芯片EP3C120F780C7N作為信號(hào)處理芯片,負(fù)責(zé)對(duì)模數(shù)轉(zhuǎn)換器傳遞過來的信號(hào)進(jìn)行變頻及基帶信號(hào)處理。使用TI公司的時(shí)鐘芯片⑶CE62005為模數(shù)轉(zhuǎn)換器和FPGA芯片提供時(shí)鐘信號(hào)。對(duì)于模數(shù)轉(zhuǎn)換器,時(shí)鐘信號(hào)的穩(wěn)定性非常重要,采樣時(shí)的定時(shí)誤差會(huì)造成采樣幅度的誤差,進(jìn)而降低信噪比,而采用EP3C120F780C7N,可以使得時(shí)鐘抖動(dòng)較小,且對(duì)差分信號(hào)進(jìn)行時(shí)鐘驅(qū)動(dòng),進(jìn)一步抑制共模噪聲對(duì)時(shí)鐘的干擾,降低時(shí)鐘抖動(dòng),利于時(shí)鐘穩(wěn)定性。
[0019]單片機(jī)可以為時(shí)鐘芯片和模數(shù)轉(zhuǎn)換器進(jìn)行串行配置。電源管理模塊可以轉(zhuǎn)換電源電壓并為與之相連的射頻變壓器、單片機(jī)、時(shí)鐘芯片、模數(shù)轉(zhuǎn)換器和FPGA芯片提供所需的穩(wěn)定電壓。
[0020]當(dāng)然上述說明并非對(duì)本實(shí)用新型的限制,本實(shí)用新型也不僅限于上述舉例,本技術(shù)領(lǐng)域的普通技術(shù)人員在本實(shí)用新型的實(shí)質(zhì)范圍內(nèi)所做出的變化、改型、添加或替換,也屬于本實(shí)用新型的保護(hù)范圍。
【主權(quán)項(xiàng)】
1.一種基于多入多出技術(shù)的接收機(jī),包括射頻變壓器、單片機(jī)、時(shí)鐘芯片、模數(shù)轉(zhuǎn)換器、FPGA芯片和電源管理模塊,其特征在于:射頻變壓器選用MINI公司的射頻變壓器TC1-1T+,負(fù)責(zé)將外接輸入的單端中頻信號(hào)轉(zhuǎn)換為差分信號(hào),差分信號(hào)作為模數(shù)轉(zhuǎn)換器的模擬輸入信號(hào);模數(shù)轉(zhuǎn)換器選用TI公司的ADS5287,負(fù)責(zé)對(duì)前端傳輸過來的信號(hào)采樣并將模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào);采用Altera公司的FPGA芯片EP3C120F780C7N作為信號(hào)處理芯片,負(fù)責(zé)對(duì)模數(shù)轉(zhuǎn)換器傳遞過來的信號(hào)進(jìn)行變頻及基帶信號(hào)處理;使用TI公司的時(shí)鐘芯片⑶CE62005為模數(shù)轉(zhuǎn)換器和FPGA芯片提供時(shí)鐘信號(hào);單片機(jī)可以為時(shí)鐘芯片和模數(shù)轉(zhuǎn)換器進(jìn)行串行配置;電源管理模塊為與之相連的射頻變壓器、單片機(jī)、時(shí)鐘芯片和FPGA芯片提供所需的穩(wěn)定電壓。
2.根據(jù)權(quán)利要求1所述的一種基于多入多出技術(shù)的接收機(jī),其特征在于:所述射頻變壓器有8個(gè),分別接收8路射頻信號(hào)。
3.根據(jù)權(quán)利要求1所述的一種基于多入多出技術(shù)的接收機(jī),其特征在于:所述時(shí)鐘芯片對(duì)模數(shù)轉(zhuǎn)換器和FPGA芯片提供的是LVDS電平的時(shí)鐘信號(hào)。
【專利摘要】本實(shí)用新型涉及一種通信系統(tǒng),更具體地說涉及一種雷達(dá)回波信號(hào)接收系統(tǒng),主要完成中頻信號(hào)的接收,既可以對(duì)兩路信號(hào)同步接收,也可以對(duì)一路信號(hào)進(jìn)行采集,從而優(yōu)化了系統(tǒng)資源的利用。觸發(fā)器與緩沖器相連,用于接收上升沿觸發(fā)信號(hào)后輸出脈沖信號(hào)給FPGA。緩沖器作為輸入信號(hào)的暫存區(qū)。FPGA可完成整個(gè)系統(tǒng)的邏輯控制。信號(hào)調(diào)理電路與A/D轉(zhuǎn)換模塊相連,外部信號(hào)經(jīng)信號(hào)調(diào)理電路處理后,將信號(hào)控制在A/D轉(zhuǎn)換模塊可以處理的范圍內(nèi)??偩€控制芯片作為橋接芯片,在PCI總線和本地總線之間傳輸數(shù)據(jù)。利用CPCI總線可以完成采集控制命令的下發(fā)和采集數(shù)據(jù)上傳的功能。通過通道選擇,利用CPCI總線控制器,可完成I、Q兩路信號(hào)的同步采集,也可以對(duì)一路信號(hào)交替采集。
【IPC分類】H04B7-08
【公開號(hào)】CN204349985
【申請(qǐng)?zhí)枴緾N201520095459
【發(fā)明人】宋強(qiáng), 劉凌霞
【申請(qǐng)人】宋強(qiáng)
【公開日】2015年5月20日
【申請(qǐng)日】2015年2月9日