改善型燃?xì)獗頍o線擴(kuò)頻收發(fā)模塊及其pcb版圖結(jié)構(gòu)的制作方法
【技術(shù)領(lǐng)域】
[0001]本實用新型涉及射頻電路設(shè)計領(lǐng)域,特別是一種改善型燃?xì)獗頍o線擴(kuò)頻收發(fā)模塊及其PCB版圖結(jié)構(gòu)。
【背景技術(shù)】
[0002]在燃?xì)獗頍o線收發(fā)模塊領(lǐng)域中,無線收發(fā)模塊基本上采用傳統(tǒng)的調(diào)制方式進(jìn)行數(shù)據(jù)通信,但目前燃?xì)獗頍o線收發(fā)模塊在實際應(yīng)用中容易出現(xiàn)抗干擾性能差、保密性不強(qiáng)等一系列的問題,從而導(dǎo)致通信質(zhì)量差。
[0003]另外,目前常用的無線收發(fā)模塊中,多采用兩層板的設(shè)計方式,這就不可避免的要使一些走線把兩層板的地層分割開來,從而導(dǎo)致不能形成一個完整的參考地,因此采用這種設(shè)計方式的無線收發(fā)模塊在使用過程中極不穩(wěn)定。
【實用新型內(nèi)容】
[0004]本實用新型的目的在于克服目前的燃?xì)獗頍o線收發(fā)模塊抗干擾性能差、保密性不強(qiáng)等問題,提供一種抗干擾能力強(qiáng)的改善型燃?xì)獗頍o線擴(kuò)頻收發(fā)模塊,包括天線、開關(guān)電路、時鐘電路以及無線擴(kuò)頻芯片。
[0005]所述時鐘電路與所述無線擴(kuò)頻芯片連接;所述無線擴(kuò)頻芯片的輸入端和輸出端均通過所述開關(guān)電路與天線連接。
[0006]所述無線擴(kuò)頻芯片的輸出端與所述開關(guān)電路之間還設(shè)置有輸出阻抗匹配電路;同時,所述無線擴(kuò)頻芯片的輸入端與所述開關(guān)電路之間還依次串接有輸入阻抗匹配電路及低噪聲放大電路,所述低噪聲放大電路用于將接收到的信號進(jìn)行濾波放大。
[0007]進(jìn)一步的,所述輸出阻抗匹配電路包括第一輸入端口、第二輸入端口、輸出端口 ;
[0008]所述第一輸入端口、第二輸入端口分別與所述無線擴(kuò)頻芯片連接;所述第一輸入端口通過串接的第一電感、第二電感與所述第二輸入端口連接,同時,所述第一輸入端口還分別與第三電容、第四電容的一端連接,所述第三電容、第四電容的另一端接地;所述輸出端口與所述第二輸入端口之間依次串接有第四電感、第二電容、第一電容、及所述第二電感;所述第二電感與所述第一電容之間與第五電容的一端連接,所述第五電容的另一端接地;所述第二電容兩端并接有第三電感,同時所述第二電容兩端還分別與第六電容、第七電容的一端連接,所述第六電容、第七電容的另一端接地;所述輸出端口還與第八電容的一端連接,所述第八電容的另一端接地。
[0009]所述輸入阻抗匹配電路包括第九電容、第十電容和第五電感;所述低噪聲放大電路包括依次串接的第一表面波濾波器、低噪聲放大器及第二表面波濾波器;所述第一表面波濾波器與低噪聲放大器之間連接有一個LDO電路,其用于給所述低噪聲放大器供電。
[0010]所述無線擴(kuò)頻芯片的輸入端通過串接的第九電容、第十電容與第一表面波濾波器的輸出端連接;所述第一表面波濾波器的輸入端通過依次串接的低噪聲放大器、第二表面波濾波器與所述開關(guān)電路的輸出端連接;所述無線擴(kuò)頻芯片的輸入端還與第五電感的一端連接,所述第五電感的另一端接地。
[0011]進(jìn)一步的,所述時鐘電路與所述無線擴(kuò)頻芯片之間設(shè)置有匹配電容,用于調(diào)整時鐘電路的精準(zhǔn)度,以增強(qiáng)燃?xì)獗頍o線擴(kuò)頻收發(fā)模塊運(yùn)行時的環(huán)境適應(yīng)性。
[0012]進(jìn)一步的,所述開關(guān)電路為單刀雙擲開關(guān)電路。
[0013]進(jìn)一步的,所述無線擴(kuò)頻芯片為SX1278無線擴(kuò)頻芯片。
[0014]為了克服目前無線收發(fā)模塊中采用的兩層板設(shè)計方式,從而導(dǎo)致一些走線把兩層板的地層分割開來導(dǎo)致的射頻信號的參考基準(zhǔn)不同的問題,本實用新型還提供一種抗干擾能力強(qiáng)的,應(yīng)用如上所述的燃?xì)獗頍o線擴(kuò)頻收發(fā)模塊的PCB版圖結(jié)構(gòu),包括第一版圖層、第二版圖層、第三版圖層和第四版圖層;所述第一版圖層、第二版圖層、第三版圖層和第四版圖層之間通過過孔連接;所述第一版圖層為無線擴(kuò)頻收發(fā)模塊電路層;所述第二版圖層為地層;所述第三版圖層為電源層;所述第四版圖層為信號控制走線層。
[0015]綜上所述,由于采用了上述技術(shù)方案,本實用新型的有益效果是:本實用新型提供的燃?xì)獗頍o線擴(kuò)頻收發(fā)模塊通過設(shè)置輸入阻抗匹配電路、輸出阻抗匹配電路保證了輸入輸出鏈路阻抗的匹配性,使得的電路具有更好的抗干擾能力,更強(qiáng)的信息保密性及抗衰落、多徑能力,能夠解調(diào)底噪之下的有用信號從而提高數(shù)據(jù)的通信能力;接收鏈路中設(shè)置有LNA(低噪聲放大器)電路,使得模塊在同等發(fā)射功率的情況下,通信距離成倍延長,同時,本實用新型提供的PCB版圖結(jié)構(gòu)采用四層布局方式,將所有的元器件布置于PCB板的同一層上,形成一個完整統(tǒng)一的參考地,也減少了射頻接收鏈路和射頻發(fā)射鏈路上的過孔數(shù)量,從而減小過孔帶來的寄生參量與阻抗突變,能有效的保證微帶線阻抗的一致性,進(jìn)一步提高了無線擴(kuò)頻收發(fā)模塊的穩(wěn)定性。
【附圖說明】
[0016]圖1是本實用新型的結(jié)構(gòu)示意圖。
[0017]圖2為本實用新型輸出阻抗匹配電路圖。
[0018]圖3為本實用新型輸入阻抗匹配電路及低噪聲放大電路的電路圖。
[0019]圖4為本實用新型開關(guān)電路及天線電路圖。
[0020]圖5為本實用新型實施例中無線擴(kuò)頻芯片及時鐘電路電路圖。
【具體實施方式】
[0021]下面結(jié)合附圖,對本實用新型作詳細(xì)的說明。
[0022]為了使本實用新型的目的、技術(shù)方案及優(yōu)點(diǎn)更加清楚明白,以下結(jié)合附圖及實施例,對本實用新型進(jìn)行進(jìn)一步詳細(xì)說明。應(yīng)當(dāng)理解,此處所描述的具體實施例僅用以解釋本實用新型,并不用于限定本實用新型。
[0023]實施例1:如圖1所示,本實用新型的目的在于克服目前的燃?xì)獗頍o線收發(fā)模塊抗干擾性能差、保密性不強(qiáng)等問題,提供一種抗干擾能力強(qiáng)的燃?xì)獗頍o線擴(kuò)頻收發(fā)模塊,包括天線5、開關(guān)電路4、時鐘電路6以及無線擴(kuò)頻芯片I (本實施例中所述無線擴(kuò)頻芯片采用SX1278無線擴(kuò)頻芯片)。
[0024]如圖4所示,本實施例中,所述開關(guān)電路4采用單刀雙擲芯片U2(本實施例中為單刀雙擲芯片UPG2214TK);所述單刀雙擲芯片U2的Vl端口、V2端口分別為發(fā)送使能端口、接收使能端口,其分別用于接收發(fā)送使能信號TXEN及接收使能信號RXEN ;所述單刀雙擲芯片U2的RFCOM端口通過電容C14與天線Al連接。
[0025]如圖1、圖5所述時鐘電路6與所述無線擴(kuò)頻芯片I連接;所述無線擴(kuò)頻芯片I的輸入端RFI_LF和輸出端VR_PA、PA_B00ST均通過所述開關(guān)電路4與天線5連接;
[0026]所述無線擴(kuò)頻芯片I的輸出端VR_PA、PA_B00ST與所述開關(guān)電路4之間還設(shè)置有輸出阻抗匹配電路2 ;同時,所述無線擴(kuò)頻芯片I的輸入端與所述開關(guān)電路4之間還依次串接有輸入阻抗匹配電路3及低噪聲放大電路7,所述低噪聲放大電路3用于將接收到的信號進(jìn)行濾波放大。
[0027]如圖2所示,所述輸出阻抗匹配電路2包括第一輸入端口、第二輸入端口、輸出端口、第一電感L1、第二電感L2、第三電感L3、第四電感L4、第一電容Cl、第二電容C2、第三電容C3、第四電容C4、第五電容C5、第六電容C6、第七電容C7、第八電容C8。
[0028]所述第一輸入端口、第二輸入端口分別與所述無線擴(kuò)頻芯片I的輸出端VR_PA、PA_B00ST連接;所述第一輸入端口通過串接的第一電感L1、第二電感L2與所述第二輸入端口連接,同時,所述第一輸入端口還分別與第三電容C3、第四電容C4的一端連接,所述第三電容C3、第四電容C4的另一端接地;所述第二輸入端口與所述輸出端口之間依次串接有第二電感L2、第一電容Cl、第二電容C2、第四電感L4 ;所述第二電感L2與第一電容Cl之間與第五電容的一端連接