一種視頻編碼器的制造方法
【技術(shù)領(lǐng)域】
[0001]本實用新型涉及一種視頻編碼器,屬于視頻編碼技術(shù)領(lǐng)域。
【背景技術(shù)】
[0002]隨著視頻編碼技術(shù)和網(wǎng)絡(luò)技術(shù)的飛速發(fā)展,網(wǎng)絡(luò)化視頻監(jiān)控技術(shù)也快速發(fā)展,視頻編碼是實現(xiàn)網(wǎng)絡(luò)化視頻監(jiān)控的關(guān)鍵技術(shù),特別是采用高壓縮比、高編碼效率的H.264標準的視頻編碼技術(shù)更是成為當今主流的關(guān)鍵技術(shù),其編碼質(zhì)量對整個視頻監(jiān)控系統(tǒng)的性能具有非常重要的影響。
[0003]由于H.264標準的視頻編碼技術(shù)采用高壓縮比和高編碼效率,故視頻編碼器就需要具有強大的處理和編碼能力,但現(xiàn)有的視頻編碼器多采用DSP(Digital SignalProcessing,數(shù)字信號處理器),該DSP信號處理的效率較低,由于其內(nèi)部DMA (DirectMemory Access,直接內(nèi)存訪問)通道較少,故極大的浪費了 CPU資源,且DSP的控制方式單
O
【實用新型內(nèi)容】
[0004]本實用新型為解決現(xiàn)有的視頻編碼器信號處理效率較低,導致CPU資源浪費以及控制方式單一的問題,進而提供了一種視頻編碼器。
[0005]本實用新型提供的技術(shù)方案包括:
[0006]一種視頻編碼器,包括:系統(tǒng)處理器、快閃存儲器、存儲模塊、視頻輸入模塊和音頻輸入模塊,所述系統(tǒng)處理器用于將所述視頻輸入模塊和所述音頻輸入模塊發(fā)送的數(shù)據(jù)信息進行編碼處理后通過預定網(wǎng)絡(luò)接口輸出,所述存儲模塊用于動態(tài)存儲所述系統(tǒng)處理器編碼處理的數(shù)據(jù)信息,所述快閃存儲器用于存儲系統(tǒng)信息或應用程序信息通過外部總線接口與所述系統(tǒng)處理器相連接。
[0007]在本實用新型還包括:電源模塊,所述電源模塊用于調(diào)節(jié)出不同的電壓提供給所述系統(tǒng)處理器。
[0008]在本實用新型所述的所述視頻輸入模塊通過用于對輸入的模擬量視頻進行分離和量化的視頻接口與所述系統(tǒng)處理器相連接,所述音頻輸入模塊通過用于對輸入的音頻進行上行和下行傳輸?shù)囊纛l接口與所述系統(tǒng)處理器相連接。
[0009]在本實用新型所述的所述視頻接口采用視頻控制器,將輸入的模擬量視頻轉(zhuǎn)換成數(shù)字信號后傳輸給所述系統(tǒng)處理器。
[0010]在本實用新型所述的所述音頻接口通過I2C總線的控制采用級聯(lián)的方式將輸入的音頻傳輸給所述系統(tǒng)處理器。
[0011]在本實用新型還包括:所述音頻接口采用音頻編解碼芯片,通過線性輸入接口實現(xiàn)單聲道的輸入以及立體聲的輸出。
[0012]在本實用新型所述的所述存儲模塊為兩片16位DDR芯片并行組成的32位存儲模塊。
[0013]在本實用新型所述的所述系統(tǒng)處理器采用SOC處理器。
[0014]本實用新型的有益效果是:通過系統(tǒng)處理器可以提高信號處理的效率,且控制方式多樣。本實用新型所述的視頻編碼器具有高性能的采集、壓縮以及傳輸功能,可以滿足視頻監(jiān)控應用中數(shù)據(jù)量多、運算量大、實時性高的要求,且成本低,容易調(diào)試。
【附圖說明】
[0015]圖1以示例的方式示出了本實用新型所述的視頻編碼器的結(jié)構(gòu)圖。
[0016]圖2以示例的方式示出了本實用新型所述的視頻編碼器中SOC處理器HI3515的外部電路結(jié)構(gòu)圖。
[0017]圖3以示例的方式示出了本實用新型所述的視頻編碼器的又一結(jié)構(gòu)圖。
【具體實施方式】
[0018]本實用新型一實施例提出了一種視頻編碼器,結(jié)合圖1所示,該視頻編碼器包括:系統(tǒng)處理器11、快閃存儲器12、存儲模塊13、視頻輸入模塊14和音頻輸入模塊15,所述系統(tǒng)處理器11用于將所述視頻輸入模塊14和所述音頻輸入模塊15發(fā)送的數(shù)據(jù)信息進行編碼處理后通過預定網(wǎng)絡(luò)接口輸出,所述存儲模塊13用于動態(tài)存儲所述系統(tǒng)處理器11編碼處理的數(shù)據(jù)信息,所述快閃存儲器12用于存儲系統(tǒng)信息或應用程序信息通過外部總線接口與所述系統(tǒng)處理器11相連接。
[0019]其中,所述視頻輸入模塊14通過用于對輸入的模擬量視頻進行分離和量化的視頻接口與所述系統(tǒng)處理器11相連接。所述視頻接口采用視頻控制器TW2867或TW2865,將輸入的模擬量視頻轉(zhuǎn)換成YCrCb (優(yōu)化彩色視頻信號)的數(shù)字信號后傳輸給所述系統(tǒng)處理器,所述視頻接口通過I2C總線控制,作為可選的,視頻接口的傳輸通過BT.656接口進行。例如:所述的視頻接口采用視頻控制器TW2867,8路視頻信號以CVBS (復合視頻廣播信號)格式輸入到視頻控制器后形成基于ITU-RBT656視頻標準、色差模式為YCrCb的數(shù)字信號,并傳輸給SOC處理器HI3515進行H.264標準編碼(接口模塊的控制通過I2C總線進行),8路視頻信號合成2路通過BT.656接口傳輸。
[0020]其中,所述音頻輸入模塊15通過用于對輸入的音頻進行上行和下行傳輸?shù)囊纛l接口與所述系統(tǒng)處理器11相連接。所述音頻接口通過I2C總線的控制采用級聯(lián)的方式將輸入的音頻傳輸給所述系統(tǒng)處理器。所述音頻接口采用音頻編解碼芯片TLV320AIC23,通過線性輸入接口實現(xiàn)單聲道的輸入以及立體聲的輸出,作為可選的,音頻接口的傳輸I2S接口進行。例如:音頻編解碼芯片TLV320AIC23采集輸入,通過級聯(lián)的方式送給SOC處理器編碼,音頻接口的控制通過I2C總線進行,壓縮后的音視頻流數(shù)據(jù)SOC處理器HI3515將其封裝成IP流,通過以太網(wǎng)經(jīng)Internet傳送給用戶,用戶可以通過客戶端軟件接收視頻和音頻碼流,解碼并播放。
[0021]其中,所述存儲模塊為兩片16位DDR(Double Data Rate,雙倍速率同步動態(tài)隨機存儲器)芯片K4T1G164QF-BCE7并行組成的32位存儲模塊,存儲容量約為1G。
[0022]其中,所述系統(tǒng)處理器采用SOC(System-on-a-Chip,系統(tǒng)級芯片)處理器HI3515,該SOC處理器HI3515的外部電路結(jié)構(gòu)如圖2所示。
[0023]作為可選的,快閃存儲器12可以采用32位的K8A3215EBE,其地址線通過EBI (外部總線)接口與HI3515連接。
[0024]在本實用新型一可選實施例中,結(jié)合圖2所示,該視頻編碼器還可以包括電源模塊21,所述電源模塊21用于調(diào)節(jié)出不同的電壓提供給所述系統(tǒng)處理器,例如:電源模塊21可以通過I/O 口提供3.3V的電壓,還可以提供1.8V和1.0V的電壓,此時提供的1.8V和1.0V電壓是分別通過MCI4680和LP2997對3.3V的電壓進行調(diào)節(jié)得到的。作為可選的,還可以包括通信模塊22,該通信模塊22與SOC處理器11相連接,可以采用串行通信的方式與其他設(shè)備進行通信。
[0025]本實用新型的有益效果是:通過系統(tǒng)處理器可以提高信號處理的效率,且控制方式多樣。本實用新型所述的視頻編碼器具有高性能的采集、壓縮以及傳輸功能,可以滿足視頻監(jiān)控應用中數(shù)據(jù)量多、運算量大、實時性高的要求,且成本低,容易調(diào)試。
[0026]雖然本實用新型已以具體實施例揭示,但其并非用以限定本實用新型,任何本領(lǐng)域的技術(shù)人員,在不脫離本實用新型的構(gòu)思和范圍的前提下所作出的等同組件的置換或依本實用新型專利保護范圍所作的等同變化與修飾,皆應仍屬本專利涵蓋的范疇。
【主權(quán)項】
1.一種視頻編碼器,其特征在于,包括:系統(tǒng)處理器、快閃存儲器、存儲模塊、視頻輸入模塊和音頻輸入模塊,所述系統(tǒng)處理器用于將所述視頻輸入模塊和所述音頻輸入模塊發(fā)送的數(shù)據(jù)信息進行編碼處理后通過預定網(wǎng)絡(luò)接口輸出,所述存儲模塊用于動態(tài)存儲所述系統(tǒng)處理器編碼處理的數(shù)據(jù)信息,所述快閃存儲器用于存儲系統(tǒng)信息或應用程序信息通過外部總線接口與所述系統(tǒng)處理器相連接。2.如權(quán)利要求1所述的視頻編碼器,其特征在于,還包括:電源模塊,所述電源模塊用于調(diào)節(jié)出不同的電壓提供給所述系統(tǒng)處理器。3.如權(quán)利要求1所述的視頻編碼器,其特征在于,所述視頻輸入模塊通過用于對輸入的模擬量視頻進行分離和量化的視頻接口與所述系統(tǒng)處理器相連接,所述音頻輸入模塊通過用于對輸入的音頻進行上行和下行傳輸?shù)囊纛l接口與所述系統(tǒng)處理器相連接。4.如權(quán)利要求3所述的視頻編碼器,其特征在于,所述視頻接口采用視頻控制器,將輸入的模擬量視頻轉(zhuǎn)換成數(shù)字信號后傳輸給所述系統(tǒng)處理器。5.如權(quán)利要求3所述的視頻編碼器,其特征在于,所述音頻接口通過12C總線的控制采用級聯(lián)的方式將輸入的音頻傳輸給所述系統(tǒng)處理器。6.如權(quán)利要求5所述的視頻編碼器,其特征在于,還包括:所述音頻接口采用音頻編解碼芯片,通過線性輸入接口實現(xiàn)單聲道的輸入以及立體聲的輸出。7.如權(quán)利要求1所述的視頻編碼器,其特征在于,所述存儲模塊為兩片16位雙倍速率同步動態(tài)隨機存儲器DDR芯片并行組成的32位存儲模塊。8.如權(quán)利要求1-7任一項所述的視頻編碼器,其特征在于,所述系統(tǒng)處理器采用系統(tǒng)級芯片SOC理器。
【專利摘要】本實用新型提供了一種視頻編碼器。該視頻編碼器包括:系統(tǒng)處理器、快閃存儲器、存儲模塊、視頻輸入模塊和音頻輸入模塊,所述系統(tǒng)處理器用于將所述視頻輸入模塊和所述音頻輸入模塊發(fā)送的數(shù)據(jù)信息進行編碼處理后通過預定網(wǎng)絡(luò)接口輸出,所述存儲模塊用于動態(tài)存儲所述系統(tǒng)處理器編碼處理的數(shù)據(jù)信息,所述快閃存儲器用于存儲系統(tǒng)信息或應用程序信息通過外部總線接口與所述系統(tǒng)處理器相連接。本實用新型具有高性能的采集、壓縮以及傳輸功能,可以滿足視頻監(jiān)控應用中數(shù)據(jù)量多、運算量大、實時性高的要求,且成本低,容易調(diào)試。
【IPC分類】H04N19/423
【公開號】CN204633949
【申請?zhí)枴緾N201520384028
【發(fā)明人】王艷營, 王麗, 馮進玫
【申請人】王艷營
【公開日】2015年9月9日
【申請日】2015年6月5日