一種多路擴頻信號預處理器的制造方法
【技術領域】
[0001]本實用新型涉及一種多路擴頻信號預處理器,屬于電子電路設計領域。
【背景技術】
[0002]隨著一箭多星發(fā)射模式的興起,多星同時測試也給射頻信號轉發(fā)帶來了困難。由于衛(wèi)星頻率資源十分寶貴,多星測控采用同頻碼分多址復用技術來提高頻率利用率。然而,多衛(wèi)星安裝在發(fā)射塔架的狹小空間內,且工作于同頻段、同頻點,采用擴頻體制傳輸。同時展開測試時,在此特殊電磁環(huán)境下,將產(chǎn)生極強的同頻干擾和多徑干擾,采用常規(guī)的射頻轉發(fā)系統(tǒng)無法完成對多星測試信號的轉發(fā),地面設備將無法成功分別解擴解調各路信號。
[0003]發(fā)射場塔架為近場空間,電磁信號傳輸會發(fā)生劇烈變化是發(fā)射場射頻信號轉發(fā)的固有難題。由于復雜電磁環(huán)境中的同頻干擾和多徑干擾,導致天線的空間隔離失效,多路擴頻信號同時進入一臺轉發(fā)設備,信號疊加,導致地面設備很難同時準確解擴解調多路信號。多年來國內外針對該問題均未取得進展,也從未實現(xiàn)過多星測試信號的轉發(fā)。目前常用的技術均針對單星轉發(fā),沒有對多路同頻點擴頻信號轉發(fā)的有效手段。
【實用新型內容】
[0004]本實用新型的技術解決問題是:針對現(xiàn)有技術的不足,提供了一種多路擴頻信號預處理器,對各路信號分別控制調節(jié),可解決多路小信號的可靠接收與分路控制的難題。主要解決的問題是:
[0005](I)擴頻與非擴頻體制信號的強弱不一,信道傳輸兼容性難以保證;
[0006](2)多星幅頻特性不易保證,強信號對弱信號壓制,無法同時測試。
[0007]本實用新型的技術解決方案是:
[0008]—種多路擴頻信號預處理器包括:多路射頻通道、合路器、功率分配器和控制模塊;每路射頻通道又包括多級諧振腔濾波器、衰減器、AGC可變增益放大器、射頻開關;
[0009]多級諧振腔濾波器的輸入端接收外部射頻信號,多級諧振腔濾波器的輸出端連接衰減器的輸入端;
[0010]衰減器的輸出端連接AGC可變增益放大器的輸入端;
[0011]AGC可變增益放大器的輸出端連接射頻開關的輸入端;射頻開關的輸出端連接合路器的輸入端;
[0012]合路器的輸出端連接功率分配器的輸入端;功率分配器有兩個輸出端,將分配好的信號分別輸出給轉發(fā)設備和信號質量判決設備;
[0013]控制模塊與射頻開關相連。
[0014]控制模塊包括單片機、緩沖RAM和FPGA門陣列接口 ;FPGA門陣列接口的輸入端連接外接鍵盤和數(shù)據(jù)端口,F(xiàn)PGA門陣列接口的輸出端連接緩沖RAM的輸入端,緩沖RAM的輸出端與單片機的輸入端相連;單片機的輸出端與各射頻通道相連。
[0015]合路器采用SHWCB8-1550-2500S、功率分配器采用ro_2/8_2S、多級諧振腔濾波器采用ABPF2250-20、衰減器采用PATOl 18G32KD、AGC可變增益放大器采用ADL5602。
[0016]射頻開關為電控制開關。
[0017]本實用新型與現(xiàn)有技術相比的有益效果是:
[0018](I)本實用新型適用于“一箭多星”同頻擴頻信號轉發(fā),多路同頻擴頻信號預調理,可對多路同頻擴頻信號進行預調理,消除干擾信號對目標信號的影響,使信號間的功率盡量一致。便于后續(xù)對信號進行解擴解調。
[0019](2)本實用新型使用多級諧振腔濾波器解決帶外抑制問題,抑制雜波干擾,保證了信號的可靠性和穩(wěn)定性。
[0020](3)本實用新型的控制模塊可根據(jù)接收到的信號質量反饋信息,自動調節(jié)各路信號電平強弱,實現(xiàn)多路信號自動調理平衡。
[0021](4)本實用新型采用鏈路AGC控制,在多徑干擾情況下,起到穩(wěn)定電平的作用,快速鎖定信號。
【附圖說明】
[0022]圖1為本實用新型結構示意圖;
[0023]圖2為本實用新型控制模塊結構示意圖。
【具體實施方式】
[0024]下面結合附圖對本發(fā)明的組成和工作原理做進一步解釋。
[0025]如圖1所示,本實用新型包括多路射頻通道、合路器1、功率分配器2和控制模塊3 ;每路射頻通道又包括多級諧振腔濾波器4、衰減器5、AGC可變增益放大器6、射頻開關7 ;
[0026]多級諧振腔濾波器4的輸入端接收外部射頻信號,多級諧振腔濾波器4的輸出端連接衰減器5的輸入端;
[0027]衰減器5的輸出端連接AGC可變增益放大器6的輸入端;
[0028]AGC可變增益放大器6的輸出端連接射頻開關7的輸入端;射頻開關7的輸出端連接合路器I的輸入端;
[0029]合路器I的輸出端連接功率分配器2的輸入端;功率分配器2有兩個輸出端,將分配好的信號分別輸出給轉發(fā)設備和信號質量判決設備;
[0030]控制模塊3與射頻開關7相連。
[0031 ] 如圖2所示,控制模塊3包括單片機、緩沖RAM和FPGA門陣列接口 ;FPGA門陣列接口的輸入端連接外接鍵盤和數(shù)據(jù)端口,F(xiàn)PGA門陣列接口的輸出端連接緩沖RAM的輸入端,緩沖RAM的輸出端與單片機的輸入端相連;單片機的輸出端與各射頻通道相連。用戶根據(jù)需求通過鍵盤輸入指令,然后FPGA門陣列接口將該指令傳輸給緩沖RAM進行緩存,緩沖RAM同時用于控制模塊內外部的隔離,單片機接收到控制信號后負責傳達給各射頻通道,實現(xiàn)對通道通/斷的控制和對通道電平的調節(jié),控制信號就是射頻開關的邏輯順序。
[0032]合路器I采用SHWCB8-1550-2500S、功率分配器2采用PD-2/8-2S、多級諧振腔濾波器4采用ABPF2250-20、衰減器5采用PAT0118G32KD、AGC可變增益放大器6采用ADL5602o
[0033]射頻開關7為電控制開關。
[0034]本實用新型的工作原理:多路擴頻信號預處理器對從天線接收下來的各路信號進行一定的增益和衰減控制,實際上是控制模塊控制具有AGC控制功能的放大器對各路信號的電平進行調節(jié),以平衡各路信號電平。根據(jù)擴頻電路的特點,多路信號中的其它信號相對于解調信號都是干擾信號。為了使多路信號之間相互干擾最小,要求信號之間的功率盡量一致。電平的調節(jié)依據(jù)是控制模塊接收到的質量判決設備對信號質量的評估結果。同時AGC可變增益放大器可根據(jù)電平變化自動調節(jié)增益,使電平穩(wěn)定,最終使多路擴頻信號預處理器輸出的混合信號中的各路擴頻信號的幅度保持相近,并且混合信號與其他非擴頻信號的電平相近,保證信道傳輸兼容性,以便于后續(xù)信號的處理。
[0035]本實用新型未公開的部分為本領域公知常識。
【主權項】
1.一種多路擴頻信號預處理器,其特征在于包括:多路射頻通道、合路器(I)、功率分配器(2)和控制模塊(3);每路射頻通道又包括多級諧振腔濾波器(4)、衰減器(5)、AGC可變增益放大器¢)、射頻開關(7); 多級諧振腔濾波器⑷的輸入端接收外部射頻信號,多級諧振腔濾波器⑷的輸出端連接衰減器(5)的輸入端; 衰減器(5)的輸出端連接AGC可變增益放大器(6)的輸入端; AGC可變增益放大器(6)的輸出端連接射頻開關(7)的輸入端;射頻開關(7)的輸出端連接合路器(I)的輸入端; 合路器⑴的輸出端連接功率分配器⑵的輸入端;功率分配器(2)有兩個輸出端,將分配好的信號分別輸出給轉發(fā)設備和信號質量判決設備; 控制模塊(3)與射頻開關(7)相連。2.根據(jù)權利要求1所述的一種多路擴頻信號預處理器,其特征在于:所述控制模塊(3)包括單片機、緩沖RAM和FPGA門陣列接口 ;FPGA門陣列接口的輸入端連接外接鍵盤和數(shù)據(jù)端口,F(xiàn)PGA門陣列接口的輸出端連接緩沖RAM的輸入端,緩沖RAM的輸出端與單片機的輸入端相連;單片機的輸出端與各射頻通道相連。3.根據(jù)權利要求1所述的一種多路擴頻信號預處理器,其特征在于:合路器(I)采用SHWCB8-1550-2500S、功率分配器(2)采用PD-2/8-2S、多級諧振腔濾波器(4)采用ABPF2250-20、衰減器(5)采用PAT0118G32KD、AGC可變增益放大器(6)采用ADL5602。4.根據(jù)權利要求1所述的一種多路擴頻信號預處理器,其特征在于:所述射頻開關(7)為電控制開關。
【專利摘要】一種多路擴頻信號預處理器包括:合路器、功率分配器、控制模塊、多級諧振腔濾波器、衰減器、可變增益放大器、射頻開關;多級諧振腔濾波器的輸入端接收外部射頻信號,多級諧振腔濾波器的輸出端連接衰減器的輸入端;衰減器的輸出端連接可變增益放大器的輸入端;可變增益放大器的輸出端連接射頻開關的輸入端;射頻開關的輸出端連接合路器的輸入端;合路器的輸出端連接功率分配器的輸入端;功率分配器有兩個輸出端,將分配好的信號分別輸出給轉發(fā)設備和信號質量判決設備;控制模塊與射頻開關相連。本實用新型主要解決了擴頻體制與非擴頻體制信道傳輸兼容性的問題和多星幅頻特性不一致的問題以及實現(xiàn)了同頻率、同頻點擴頻體制多星測試信號的轉發(fā)。
【IPC分類】H04B1/69, H04L25/03
【公開號】CN204906386
【申請?zhí)枴緾N201520555760
【發(fā)明人】張研, 左超, 張永華, 曾潔, 劉占卿, 王黎明, 褚晨龍, 高星明, 孔祥君
【申請人】北京信息控制研究所, 總裝備部工程設計研究總院
【公開日】2015年12月23日
【申請日】2015年7月28日