一種基帶信號收發(fā)電路、系統(tǒng)及移動終端的制作方法
【技術領域】
[0001]本實用新型涉及移動通訊領域,特別是涉及一種基帶信號收發(fā)電路、系統(tǒng)及移動終端。
【背景技術】
[0002]隨著通信4G(第四代移動通信技術)網(wǎng)絡在全球的擴大商用,用戶對智能終端網(wǎng)絡要求不斷提高,對于移動終端的上行和下行速率的要求越來越高。在4G時代,使用CA (有條件接收,Condit1nal Access)技術增加系統(tǒng)帶寬,提高移動終端的覆蓋范圍和上行、下行速率,已經(jīng)勢在必行。
[0003]但是CA技術中,需要克服的一個重要難題就是互擾問題?,F(xiàn)有的移動終端,對于CA技術中遇到的互擾問題。
【實用新型內(nèi)容】
[0004]本實用新型提供了一種基帶信號收發(fā)電路、系統(tǒng)及移動終端,以至少解決現(xiàn)有技術中對于CA技術中遇到的互擾問題。
[0005]—方面,本實用新型提供一種基帶信號收發(fā)電路,包括:依次連接的功放處理器、信號處理器、開關和天線;其中,所述功放處理器與基帶端口連接;所述開關與所述信號處理器之間連接有所述同頻段信號抑制器。
[0006]進一步,所述信號處理器包括以下之一:雙工器,濾波器。
[0007]進一步,所述功放處理器包括:放大器。
[0008]進一步,所述同頻段信號抑制器包括:陷波器。
[0009]另一方面,本實用新型還提供一種基帶信號收發(fā)電路系統(tǒng),包括:一路或多路上述的基帶信號收發(fā)電路。
[0010]進一步,所述系統(tǒng)還包括:一路或多路由功放處理器、信號處理器、開關和天線依次連接組成的電路。
[0011]再一方面,本實用新型還提供一種移動終端,包括:以上所述的基帶信號收發(fā)電路系統(tǒng)。
[0012]本實用新型在基帶信號收發(fā)電路中增加了同頻段信號抑制器,通過同頻段信號抑制器來抑制雜散信號的頻段,讓相互干擾的頻段能夠進行共存,提升了系統(tǒng)性能,解決了現(xiàn)有技術中對于CA技術中遇到的互擾問題。
【附圖說明】
[0013]通過閱讀下文優(yōu)選實施方式的詳細描述,各種其他的優(yōu)點和益處對于本領域普通技術人員將變得清楚明了。附圖僅用于示出優(yōu)選實施方式的目的,而并不認為是對本實用新型的限制。而且在整個附圖中,用相同的參考符號表示相同的部件。在附圖中:
[0014]圖1是本實用新型實施例中基帶信號收發(fā)電路的結構示意圖;
[0015]圖2是本實用新型實施例一中FDD系統(tǒng)下的基帶信號收發(fā)電路系統(tǒng)的結構示意圖;
[0016]圖3是本實用新型實施例二中TDD系統(tǒng)下的基帶信號收發(fā)電路系統(tǒng)的結構示意圖;
[0017]圖4是本實用新型實施例三中FDD系統(tǒng)中的電路硬件總體設計框圖;
[0018]圖5是本實用新型實施例四中TDD系統(tǒng)中的電路硬件總體設計框圖。
【具體實施方式】
[0019]下面將參照附圖更詳細地描述本公開的示例性實施例。雖然附圖中顯示了本公開的示例性實施例,然而應當理解,可以以各種形式實現(xiàn)本公開而不應被這里闡述的實施例所限制。相反,提供這些實施例是為了能夠更透徹地理解本公開,并且能夠?qū)⒈竟_的范圍完整的傳達給本領域的技術人員。
[0020]為了解決現(xiàn)有技術中對于CA技術中遇到的互擾問題,本實用新型提供了一種基帶信號收發(fā)電路、系統(tǒng)及移動終端,以下結合附圖以及實施例,對本實用新型進行進一步詳細說明。應當理解,此處所描述的具體實施例僅僅用以解釋本實用新型,并不限定本實用新型。
[0021]本實用新型實施例提供一種基帶信號收發(fā)電路,其結構示意如圖1所示,包括:依次連接的功放處理器、信號處理器、開關和天線;其中,所述功放處理器與基帶端口連接;開關與信號處理器之間連接有所述同頻段信號抑制器。
[0022]本實用新型實施例在基帶信號收發(fā)電路中增加了同頻段信號抑制器,通過同頻段信號抑制器來抑制雜散信號的頻段,讓相互干擾的頻段能夠進行共存,提升了系統(tǒng)性能,解決了現(xiàn)有技術中對于CA技術中遇到的互擾問題。
[0023]在實現(xiàn)過程中,上述的功放處理器通常設置為放大器;上述同頻段信號抑制器可以設置為具有該抑制功能的陷波器;對于信號處理器而言,由于上述基帶信號收發(fā)電路可以應用到不同的系統(tǒng)中,例如TDD(時分雙工,Time Divis1n Duplexing)系統(tǒng)或FDD(頻分雙工,F(xiàn)requency Divis1n Duplexing)系統(tǒng),所以信號處理器的種類會存在不同,例如,在FDD系統(tǒng)中,信號處理器可以設置為雙工器,在TDD系統(tǒng)中,信號處理器可以設置為濾波器。
[0024]本實用新型實施例還提供了一種基帶信號收發(fā)電路系統(tǒng),該系統(tǒng)可以包括一路或多路上述的基帶信號收發(fā)電路。優(yōu)選的,上述系統(tǒng)還可以包括:一路或多路由功放處理器、信號處理器、開關和天線依次連接組成的電路。例如,當該基帶信號收發(fā)電路系統(tǒng)包括兩根天線時,則一路可以設置為具有同頻段信號抑制器基帶信號收發(fā)電路,另一路設置為由功放處理器、信號處理器、開關和天線依次連接組成的基帶信號收發(fā)線路,則該電路系統(tǒng)就能夠解決現(xiàn)有技術中對于CA技術中遇到的互擾問題。
[0025]本實用新型實施例還提供了一種移動終端,其可以包括上述的基帶信號收發(fā)電路系統(tǒng)。本領域技術人員根據(jù)上述的記載知曉如何將基帶信號收發(fā)電路系統(tǒng)集成設置在移動終端中,此處不再贅述。
[0026]實施例一
[0027]本實施例提供一種FDD系統(tǒng)下的基帶信號收發(fā)電路系統(tǒng),該系統(tǒng)的結構示意如圖2所示,圖2中虛線框1和虛線框2內(nèi)是相同電路結構,均為在開關和雙工器(信號處理器的一種)之間設置有陷波器(同頻段信號抑制器的一種)的基帶信號收發(fā)電路;虛線框3內(nèi)是一路由放大器、雙工器、開關和天線依次連接組成的電路。
[0028]在上述FDD系統(tǒng)中,通過三天線實現(xiàn)三載波,在Band 1和Band 2雙工器后端增加了一個陷波器,來抑制Band 1和Band 2產(chǎn)生的雜散信號,主要抑制落在Band 3接收頻段內(nèi)的雜散信號,從而解決了 Band UBand 2和Band 3共存的問題,實現(xiàn)CA。
[0029]本實用新型實施例在基帶信號收發(fā)電路系統(tǒng)中增加了陷波器,通過陷波器來抑制雜散信號的頻段,讓相互干擾的頻段能夠進行共存,提升了系統(tǒng)性能,解決了現(xiàn)有技術中對于CA技術中遇到的互擾問題。
[0030]實施例二
[0031]本實施例提供了一種TDD系統(tǒng)下的基帶信號收發(fā)電路系統(tǒng),該系統(tǒng)的結構示意如圖3所示,圖3中虛線框1和虛線框2內(nèi)是相同電路結構,均為在開關和一個濾波器(信號處理器的一種)之間設置有陷波器(同頻段信號抑制器的一種)的基帶信號收發(fā)電路;虛線框3內(nèi)是一個由放大器、兩個濾波器、開關和天線組成的電路。
[0032