專利名稱:一種有利于阻抗測試排版結(jié)構(gòu)的電路板的制作方法
技術(shù)領(lǐng)域:
一種有利于阻抗測試排版結(jié)構(gòu)的電路板
技術(shù)領(lǐng)域:
本實用新型涉及電路板,尤其是一種有利于阻抗測試排版結(jié)構(gòu)的電路板。
背景技術(shù):
電路板上的銅厚、介電層厚度、線寬及綠油厚度在其上分布是不均勻的,阻抗線設(shè)置在電路板的板邊位置,其阻抗測試結(jié)果偏差大,無法準(zhǔn)確代表單元內(nèi)圖形電路的平均阻抗;另外,同一電路板的板體上存在多組同類阻抗線,以及存在多組單端阻抗線和差分阻抗線,致使難以通過測試。
實用新型內(nèi)容
本實用新型要解決的技術(shù)問題是提供一種有利于阻抗測試排版結(jié)構(gòu)的電路板。為解決上述技術(shù)問題,本實用新型一種有利于阻抗測試排版結(jié)構(gòu)的電路板,包括板體,所述板體上設(shè)有若干用于連接電子元器件的單元內(nèi)圖形電路,用于單端信號傳輸?shù)膯味俗杩咕€,用于差分信號傳輸?shù)牟罘肿杩咕€,所述單端阻抗線和差分阻抗線排列在電路板的中部,所述單元內(nèi)圖形電路排列設(shè)置在單端阻抗線和差分阻抗線的兩側(cè)。本實用新型一種有利于阻抗測試排版結(jié)構(gòu)的電路板,解決了同一塊電路板板體上存在多組同類阻抗線或多組單端和差分阻抗線難以通過測試的問題,使電路板板體上的阻抗數(shù)據(jù)能體現(xiàn)單元內(nèi)圖形電路的阻抗。
以下結(jié)合附圖
對本實用新型的具體實施方式
作進一步詳細說明,其中圖I為一種有利于阻抗測試排版結(jié)構(gòu)的電路板的示意圖。
具體實施方式
以下結(jié)合附圖對本實用新型的實施方式作詳細說明。本實用新型一種有利于阻抗測試排版結(jié)構(gòu)的電路板,包括板體1,所述板體I上設(shè)有若干用于連接電子元器件的單元內(nèi)圖形電路2,用于單端信號傳輸?shù)膯味俗杩咕€4,用于差分信號傳輸?shù)牟罘肿杩咕€3,所述單端阻抗線4和差分阻抗線3排列在電路板I的中部,所述單元內(nèi)圖形電路2排列設(shè)置在單端阻抗線4和差分阻抗線3的兩側(cè)。
權(quán)利要求1.一種有利于阻抗測試排版結(jié)構(gòu)的電路板,其特征在于包括板體(I ),所述板體(I)上設(shè)有若干用于連接電子元器件的單元內(nèi)圖形電路(2),若干用于調(diào)節(jié)單端信號傳輸?shù)膯味俗杩咕€(4),若干用于調(diào)節(jié)差分信號傳輸?shù)牟罘肿杩咕€(3),所述單端阻抗線(4)和差分阻抗線(3)排列在板體(I)的中部。
2.按權(quán)利要求I所述一種有利于阻抗測試排版結(jié)構(gòu)的電路板,其特征在于所述若干單元內(nèi)圖形電路(2)排列設(shè)置在單端阻抗線(4)和差分阻抗線(3)的兩側(cè)。
專利摘要本實用新型涉及一種有利于阻抗測試排版結(jié)構(gòu)的電路板,包括板體,所述板體上設(shè)有若干用于連接電子元器件的單元內(nèi)圖形電路,用于單端信號傳輸?shù)膯味俗杩咕€,用于差分信號傳輸?shù)牟罘肿杩咕€,所述單端阻抗線和差分阻抗線排列在板體的中部,所述單元內(nèi)圖形電路排列設(shè)置在單端阻抗線和差分阻抗線的兩側(cè)。本實用新型一種有利于阻抗測試排版結(jié)構(gòu)的電路板,解決了同一塊電路板板體上存在多組同類阻抗線或多組單端和差分阻抗線難以通過測試的問題,使電路板板體上的阻抗數(shù)據(jù)能體現(xiàn)單元內(nèi)圖形電路的阻抗。
文檔編號H05K1/02GK202799366SQ20122034387
公開日2013年3月13日 申請日期2012年7月16日 優(yōu)先權(quán)日2012年7月16日
發(fā)明者王斌, 陳華巍, 朱瑞彬, 謝興龍, 羅小華 申請人:中山市達進電子有限公司