Led驅動電路以及降低led電流紋波的方法
【專利摘要】本發(fā)明提供了一種LED驅動電路以及降低LED電流紋波的方法,該LED驅動電路包括:恒流驅動器,產(chǎn)生平均值保持不變的輸入電流;第一電容,其第一端連接該恒流驅動器的第一輸出端,其第二端連接該恒流驅動器的第二輸出端并接地;線性恒流控制電路,串聯(lián)在LED負載與地之間,串聯(lián)后的該LED負載和線性恒流控制電路與所述第一電容并聯(lián),該線性恒流控制電路提供由預設的外部基準電壓控制的電流,并將所述線性恒流控制電路與LED負載的串接點的平均電壓控制為與該外部基準電壓相等。本發(fā)明能夠降低甚至消除LED負載上的電流紋波。
【專利說明】LED驅動電路以及降低LED電流紋波的方法
【技術領域】
[0001]本發(fā)明涉及LED驅動技術,尤其涉及一種LED驅動電路以及降低LED電流紋波的方法。
【背景技術】
[0002]參考圖1,傳統(tǒng)的由交流供電的LED驅動電路包括恒流驅動器101、輸出濾波電容Cl和LED負載。恒流驅動器101的恒流輸出信號Iin內(nèi)一般含有低頻交流成分,輸出濾波電容Cl可以濾除高頻成分和一部分的工頻交流成分。但是,對于有功率因數(shù)要求的場合,輸出到LED負載的電流的工頻交流成分就會比較大。例如,對于常用的50Hz的電網(wǎng)頻率而言,輸出到LED負載的電流含有IOOHz工頻成分,這樣就會產(chǎn)生IOOHz的頻閃,這種頻閃會影響LED負載的壽命,并會造成使用者的視覺疲勞,容易導致近視。
[0003]因此,如何降低LED負載上的工頻紋波是急需解決的問題。
【發(fā)明內(nèi)容】
[0004]本發(fā)明要解決的技術問題是提供一種LED驅動電路以及降低LED電流紋波的方法,能夠降低甚至消除LED負載上的電流紋波。
[0005]為解決上述技術問題,本發(fā)明提供了一種LED驅動電路,包括:
[0006]恒流驅動器,產(chǎn)生平均值保持不變的輸入電流;
[0007]第一電容,其第一端連接該恒流驅動器的第一輸出端,其第二端連接該恒流驅動器的第二輸出端并接地;
[0008]線性恒流控制電路,串聯(lián)在LED負載與地之間,串聯(lián)后的該LED負載和線性恒流控制電路與所述第一電容并聯(lián),該線性恒流控制電路提供由預設的外部基準電壓控制的電流,該電流不隨該線性恒流控制電路與LED負載的串接點的電壓變化。
[0009]根據(jù)本發(fā)明的一個實施例,該線性恒流控制電路包括誤差放大器、補償網(wǎng)絡和恒流源電路,其中,
[0010]所述誤差放大器的第一輸入端接收所述外部基準電壓,其第二輸入端連接所述線性恒流控制電路與LED負載的串接點,計算該外部基準電壓與該串接點的電壓之間的誤差電壓;
[0011]所述補償網(wǎng)絡,其輸入端連接所述誤差放大器的輸出端,對所述誤差放大器輸出的誤差電壓積分以得到控制電壓;
[0012]所述恒流源電路,串聯(lián)在所述串接點與地之間并接收所述控制電壓,根據(jù)所述控制電壓控制所述串接點到地的電流值,使該電流值不隨所述串接點的電壓變化而變化。
[0013]根據(jù)本發(fā)明的一個實施例,所述恒流源電路為電壓控制電流源結構。
[0014]根據(jù)本發(fā)明的一個實施例,所述恒流源電路包括:第一 NMOS晶體管,其漏極連接所述串接點,其源極接地,其柵極接收所述控制電壓。
[0015]根據(jù)本發(fā)明的一個實施例,所述恒流源電路包括:[0016]放大器,其第一輸入端接收所述控制電壓;
[0017]第二 NMOS晶體管,其漏極連接所述串接點,其源極連接所述放大器的第二輸入端,其柵極連接所述放大器的輸出端;
[0018]采樣電阻,其第一端連接所述第二 NMOS晶體管的源極,其第二端接地。
[0019]根據(jù)本發(fā)明的一個實施例,所述恒流源電路包括:
[0020]電壓疊加電路,其第一輸入端接收所述控制電壓,其第二輸入端接收預設的參考電壓,將所述控制電壓與所述參考電壓疊加以得到疊加電壓;
[0021]放大器,其第一輸入端接收所述疊加電壓;
[0022]第二 NMOS晶體管,其漏極連接所述串接點,其源極連接所述放大器的第二輸入端,其柵極連接所述放大器的輸出端;
[0023]采樣電阻,其第一端連接所述第二 NMOS晶體管的源極,其第二端接地。
[0024]根據(jù)本發(fā)明的一個實施例,所述恒流源電路包括:
[0025]放大電路,其輸入端接收所述控制電壓,對所述控制電壓進行放大或縮??;
[0026]放大器,其第一輸入端連接所述放大電路的輸出端;
[0027]第二 NMOS晶體管,其漏極連接所述串接點,其源極連接所述放大器的第二輸入端,其柵極連接所述放大器的輸出端;
[0028]采樣電阻,其第一端連接所述第二 NMOS晶體管的源極,其第二端接地。
[0029]根據(jù)本發(fā)明的一個實施例,所述恒流源電路包括:
[0030]反相放大電路,其輸入端接收所述控制電壓,對所述控制電壓進行反相;
[0031]放大器,其第一輸入端連接所述反相放大電路的輸出端;
[0032]第二 NMOS晶體管,其漏極連接所述串接點,其源極連接所述放大器的第二輸入端,其柵極連接所述放大器的輸出端;
[0033]采樣電阻,其第一端連接所述第二 NMOS晶體管的源極,其第二端接地。
[0034]根據(jù)本發(fā)明的一個實施例,所述誤差放大器的第二輸入端經(jīng)由第一電阻接地并且經(jīng)由第二電阻與所述串接點連接。
[0035]根據(jù)本發(fā)明的一個實施例,所述誤差放大器為跨導型誤差放大器。
[0036]根據(jù)本發(fā)明的一個實施例,所述補償網(wǎng)絡由電容組成,或者由電容和電阻組成。
[0037]根據(jù)本發(fā)明的一個實施例,所述補償網(wǎng)絡包括:
[0038]第二電容,其第一端連接所述誤差放大器的輸出端,其第二端接地;
[0039]第三電阻,其第一端連接所述第二電容的第一端;
[0040]第三電容,其第一端連接所述第三電阻的第二端,其第二端接地。
[0041 ] 根據(jù)本發(fā)明的一個實施例,所述外部基準電壓的電壓值等于所述輸入電流在所述第一電容上產(chǎn)生的紋波電壓的平均值加上預設的電壓偏差。
[0042]本發(fā)明還提供了一種降低LED電流紋波的方法,包括:
[0043]將恒流源電路串聯(lián)在所述LED負載與地之間,串聯(lián)后的該恒流源電路和LED負載與第一電容并聯(lián);
[0044]采樣該恒流源電路與LED負載的串接點的電壓,將該電壓與預設的外部基準電壓進行誤差放大得到誤差電壓,對該誤差電壓積分得到控制電壓;
[0045]采用該控制電壓控制所述恒流源電路的電流值,該電流值與所述控制電壓的電壓值一一對應并且不隨所述串接點的電壓變化而變化。
[0046]根據(jù)本發(fā)明的一個實施例,采用如下方式確定所述外部基準電壓:
[0047]確定所述第一電容上產(chǎn)生的紋波電壓的平均值;
[0048]所述紋波電壓的平均值加上預設的電壓偏差得到所述外部基準電壓。
[0049]與現(xiàn)有技術相比,本發(fā)明具有以下優(yōu)點:
[0050]本發(fā)明實施例的LED驅動電路采用線性恒流控制電路與LED負載串聯(lián),該線性恒流控制電路提供的電流由該線性恒流控制電路與LED負載的串接點的平均電壓控制,并且該串接點的平均電壓由外部基準電壓設定,經(jīng)過環(huán)路補償使得流經(jīng)LED負載的電流不隨工頻變化,而隨工頻變化的輸入電流的交流部分基本上都流入至濾波電容,從而能夠有效降低甚至消除LED負載上的電流紋波。
【專利附圖】
【附圖說明】
[0051]圖1是現(xiàn)有技術中一種LED驅動電路的結構示意圖;
[0052]圖2是本發(fā)明第一實施例的LED驅動電路的電路結構示意圖;
[0053]圖3是本發(fā)明第二實施例的LED驅動電路的電路結構示意圖;
[0054]圖4是本發(fā)明實施例中一種恒流源電路的電路結構示意圖;
[0055]圖5是本發(fā)明實施例中另一種恒流源電路的電路結構示意圖;
[0056]圖6是本發(fā)明第三實施例的LED驅動電路的電路結構示意圖;
[0057]圖7是本發(fā)明第四實施例的LED驅動電路的電路結構示意圖。
【具體實施方式】
[0058]下面結合具體實施例和附圖對本發(fā)明作進一步說明,但不應以此限制本發(fā)明的保護范圍。
[0059]第一實施例
[0060]參考圖2,第一實施例中的LED驅動電路包括恒流驅動器101、第一電容Cl以及現(xiàn)行恒流控制電路200,其中第一電容Cl在本文中又稱為濾波電容。
[0061]進一步而言,恒流驅動器101用于產(chǎn)生平均值保持不變的輸入電流Iin,該輸入電流Iin可以含有工頻的交流成分。恒流驅動器101可以采用任何適當?shù)暮懔黩寗与娐方Y構,例如圖1所示的恒流驅動器101。
[0062]第一電容Cl的第一端連接該恒流驅動器101的第一輸出端,第二端連接該恒流驅動器101的第二輸出端并接地GND,換言之,該第一電容Cl并聯(lián)在恒流驅動器101的輸出端口上。第一電容Cl用于濾波,其兩端的電壓記作Vin。
[0063]線性恒流控制電路200串聯(lián)在LED負載與地GND之間,串聯(lián)后的線性恒流控制電路200和LED負載再與第一電容Cl并聯(lián),線性恒流控制電路200與LED負載的串接點記為D點。線性恒流控制電路200向LED負載提供電流,該電流的電流值由預設的外部基準電壓VREFl控制,該電流的電流值不隨串接點D的電壓的變化而變化。
[0064]更進一步而言,該線性恒流控制電路200可以包括誤差放大器201、補償網(wǎng)絡202和恒流源電路203。
[0065]其中,誤差放大器201的第一輸入端接收外部基準電壓VREFl,第二輸入端連接串接點D,該誤差放大器201計算外部基準電壓VREFl與串接點D的電壓之間的誤差電壓,該誤差電壓由誤差放大器201的輸出端COMP輸出。該誤差放大器例如可以是跨導型誤差放大器或者其他適當結構的誤差放大器。
[0066]其中,外部基準電壓VREFl優(yōu)選為采用如下方式設定:根據(jù)恒流驅動器101產(chǎn)生的輸入電流的紋波大小得到濾波電容Cl上產(chǎn)生的紋波電壓Vl的電壓值,該紋波電壓Vl的大小決定了 LED驅動電路降低紋波的效率高低;之后在紋波電壓Vl的平均值的基礎上加上預設的電壓偏差V2,從而得到外部基準電壓VREFl的電壓值。該電壓偏差V2越大,消除紋波電流的效果越好,但是效率也就越低。
[0067]補償網(wǎng)絡202的輸入端連接誤差放大器201的輸出端COMP,對誤差放大器201輸出的誤差電壓積分以得到控制電壓Vcomp。補償網(wǎng)絡202可以由電容組成,或者也可以由電容和電阻組成。作為一個非限制性的例子,該補償網(wǎng)絡202可以包括第二電容C2,其第一端連接誤差放大器201的輸出端COMP,其第二端接地;第三電阻R3,其第一端連接第二電容C2的第一端;第三電容C3,其第一端連接第三電阻R3的第二端,其第二端接地。
[0068]恒流源電路203串聯(lián)在串接點D與地GND之間并接收控制電壓Vcomp,根據(jù)控制電壓Vcomp控制串接點D到地GND的電流值,使該電流值不隨串接點D的電壓變化而變化。更加具體而言,在控制電壓Vcomp固定的情況下,接點D到地GND的電流值不隨串接點D的電壓變化而變化,從而能夠實現(xiàn)降低LED負載輸出電流紋波的目的。
[0069]該恒流源電路203可以是電壓控制電流源結構,具體而言,可以在控制電壓Vcomp的控制下向LED負載提供相應的電流。
[0070]該線性恒流控制電路200整體為一環(huán)路結構,在工作過程中不斷反饋,誤差放大器201將外部基準電壓VREFl與串接點D的電壓進行誤差放大,再經(jīng)由補償網(wǎng)絡202積分得到控制電壓Vcomp,該控制電壓Vcomp控制恒流源電路203提供的電流的大小,對于給定的控制電壓Vcomp可以提供固定的電流值。在環(huán)路穩(wěn)定以后,串接點D的電壓的平均值與外部基準電壓VREFl的電壓值相等,因此,可以通過設置外部基準電壓VREFl的電壓值來設置串接點D的電壓的平均值。
[0071]另外,在環(huán)路穩(wěn)定以后,流過LED負載的電流等于輸入至恒流驅動器101的輸入交流電流的平均值,紋波電流基本上完全流入到濾波電容Cl,從而實現(xiàn)了降低電流紋波的目的。
[0072]第二實施例
[0073]參考圖3,圖3所示第二實施例的LED驅動電路的結構與圖2所示的電路結構基本類似,也包括恒流驅動器101、第一電容Cl以及線性恒流控制電路300。該線性恒流控制電路300包括誤差放大器301、補償網(wǎng)絡302和恒流源電路303。
[0074]其中一處差別在于,第二實施例中,誤差放大器301的第二輸入端經(jīng)由第一電阻Rl接地,另外,誤差放大器301的第二輸入端還經(jīng)過第二電阻R2與串接點D連接。
[0075]串接點D的電壓經(jīng)由第二電阻R2傳輸至誤差放大器301的第二輸入端的電壓記為采樣電壓VSA_。采樣電壓VSA_可以采用如下公式計算:Vsa_=Vd*R1/ (R1+R2),其中,Vd為串接點D的電壓值,Rl和R2分別是第一電阻Rl和第二電阻R2的電阻值。
[0076]補償網(wǎng)絡302的結構與第一實施例相同,也包含第二電容C2、第三電容C3以及第三電阻R3。補償網(wǎng)絡302可以濾除工頻信號,得到控制電壓Vcomp,控制電壓Vcomp為直流信號或近似于直流信號。
[0077]另外一處差別在于,第二實施例中給出了恒流源電路303的具體結構,該恒流源電路303包括:第一 NMOS晶體管NI,其漏極連接串接點D,其源極接地GND,其柵極接收控制電壓Vcomp。在控制電壓Vcomp不變的情況下,第一 NMOS晶體管NI的源漏電流與第一NMOS晶體管NI的源漏電壓相關,因此,圖3所示的恒流源電路303的特性不是非常理想。對于此問題,可以對恒流源電路303的結構進行改進。
[0078]參考圖4,圖4示出了一種優(yōu)選的恒流源電路,該恒流源電路包括:放大器AMP1、第二 NMOS晶體管N2以及采樣電阻Res。其中,放大器AMPl的第一輸入端接收控制電壓Vcomp ;第二 NMOS晶體管N2的漏極連接串接點D,其源極連接放大器AMPl的第二輸入端,其柵極連接放大器AMPl的輸出端;采樣電阻Rcs的第一端連接第二 NMOS晶體管N2的源極,其第二端接地。該結構的恒流源電路提供的電流可以采用如下公式計算:VComp/RCS,其中Vcomp為控制電壓Vcomp的電壓值,Rcs為采樣電阻Rcs的電阻值。相比圖3中的恒流源電路303,圖4中的恒流源電路具有更好的特性。
[0079]參考圖5,圖5示出了另一種優(yōu)選的恒流源電路,該恒流源電路包括:電壓疊加電路51、放大器AMPl、第二 NMOS晶體管N2以及采樣電阻Res。其中,電壓疊加電路51的第一輸入端接收控制電壓Vcomp,其第二輸入端接收預設的參考電壓VREF3,將控制電壓Vcomp與該參考電壓VREF3疊加以得到疊加電壓Vcompl ;放大器AMPl的第一輸入端接收疊加電壓Vcompl ;第二 NMOS晶體管N2的漏極連接串接點D,其源極連接放大器AMPl的第二輸入端,其柵極連接放大器AMPl的輸出端;采樣電阻Rcs的第一端連接第二 NMOS晶體管N2的源極,其第二端接地GND。
[0080]在圖5所示的結構中,恒流值由疊加電壓Vcompl控制,可以通過如下公式計算得到:Vcompl/Rcs。該疊加電壓Vcompl可以使用加法器得到,也可以采用減法器得到。由于參考電壓VREF3是預設的固定值,因此對于固定的控制電壓Vcomp,有唯一的一個恒流值Vcompl/Rcs與之對應。
[0081]第三實施例
[0082]參考圖6,圖6所示第三實施例的LED驅動電路的結構與圖3所示的電路結構基本類似,也包括恒流驅動器101、第一電容Cl以及線性恒流控制電路400。該線性恒流控制電路400包括誤差放大器401、補償網(wǎng)絡402和恒流源電路403。
[0083]主要差別在于,在第三實施例中,恒流源電路403采用了另一種優(yōu)選的電路結構。該恒流源電路403包括放大電路4031、放大器4032、第二NMOS晶體管N2以及采樣電阻Res。
[0084]其中,放大電路4031的輸入端接收控制電壓Vcomp,對控制電壓Vcomp進行放大或縮??;放大器4032的第一輸入端連接放大電路4031的輸出端;第二 NMOS晶體管N2的漏極連接串接點D,其源極連接放大器4032的第二輸入端,其柵極連接放大器4032的輸出端;采樣電阻Rcs的第一端連接第二 NMOS晶體管N2的源極,其第二端接地GND??刂齐妷篤comp經(jīng)由放大電路4031放大或縮小后再去控制恒流值的大小,使得恒流源電路403提供的恒流值仍然是由控制電壓Vcomp控制的。
[0085]第四實施例
[0086]參考圖7,圖7所示第四實施例的LED驅動電路的結構與圖6所示的電路結構基本類似,也包括恒流驅動器101、第一電容Cl以及線性恒流控制電路500。該線性恒流控制電路500包括誤差放大器501、補償網(wǎng)絡502和恒流源電路503。
[0087]主要差別在于,在第四實施例中,誤差放大器501的第一輸入端為正輸入端,第二輸入端為負輸入端,也就是該誤差放大器501的正輸入端接收外部基準電壓VREF2,其負輸入端經(jīng)由第一電阻Rl接地并經(jīng)由第二電阻R2連接串接點D。相應地,恒流源電路503采用了反相放大電路5031,該恒流源電路503包括反相放大電路5031、放大器5032、第二 NMOS晶體管N2以及采樣電阻Res。
[0088]其中,反相放大電路5031的輸入端接收控制電壓Vcomp,對控制電壓Vcomp進行反相;放大器5032的第一輸入端連接反相放大電路5031的輸出端;第二 NMOS晶體管N2的漏極連接串接點D,其源極連接放大器5032的第二輸入端,其柵極連接放大器5032的輸出端;采樣電阻Rcs的第一端連接第二 NMOS晶體管N2的源極,其第二端接地GND??刂齐妷篤comp經(jīng)由反相放大電路4031反相后,使用反相的控制電壓Vcomp來控制恒流值,能夠實現(xiàn)與圖6相同的消除LED紋波電壓的效果。
[0089]需要說明的是,無論是上述哪一個實施例,誤差放大器接收的外部基準電壓的電壓值都可以根據(jù)第一電容上產(chǎn)生的紋波電壓的平均值來確定。具體而言,首先確定第一電容上的紋波電壓Vl的電壓值,之后在該紋波電壓Vl的平均值的基礎上加上預設電壓偏差V2,從而得到外部基準電壓的電壓值。該電壓偏差V2越大,消除紋波電流的效果越好,但是效率也就越低。
[0090]另外,本發(fā)明還提供了一種降低LED電流紋波的方法,該方法包括如下步驟:
[0091]將恒流源電路串聯(lián)在LED負載與地之間,串聯(lián)后的該恒流源電路和LED負載再與第一電容并聯(lián),該恒流源電路提供的電流的恒流值受環(huán)路控制;
[0092]根據(jù)電流交流紋波的大小,得到第一電容上產(chǎn)生的紋波電壓Vl的平均值,該紋波電壓Vl的平均值決定了降低紋波電壓的效率高低;
[0093]在紋波電壓Vl的平均值基礎上加上預設的電壓偏差V2以得到外部基準電壓VREF1,該電壓偏差V2越大,消除紋波電流的效果越好,但是效率越低;
[0094]采樣得到恒流源電路與LED負載的串接點上的電壓,也就是得到降落在恒流源電路上的電壓,將該電壓與外部基準電壓VREFl進行誤差放大,積分得到控制電壓Vcomp ;
[0095]采用該控制電壓Vcomp控制恒流源電路的恒流值,對于給定的誤差電壓Vcomp得到一個固定的恒流值,也就是該恒流值與控制電壓Vcomp的電壓值一一對應,不隨恒流源電路與LED負載的串接點的電壓變化而變化,從而使得流過LED負載的電流保持不變。
[0096]當環(huán)路穩(wěn)定以后,流過LED負載的電流等于輸入恒流驅動器的輸入交流電流的平均值,紋波電流基本上完全流入到第一電容上,實現(xiàn)了降低電流紋波的目的。
[0097]以上所述,僅是本發(fā)明的較佳實施例而已,并非對本發(fā)明作任何形式上的限制。因此,凡是未脫離本發(fā)明技術方案的內(nèi)容,只是依據(jù)本發(fā)明的技術實質對以上實施例所做的任何簡單的修改、等同的變換,均仍屬于本發(fā)明技術方案的保護范圍內(nèi)。
【權利要求】
1.一種LED驅動電路,其特征在于,包括: 恒流驅動器,產(chǎn)生平均值保持不變的輸入電流; 第一電容,其第一端連接該恒流驅動器的第一輸出端,其第二端連接該恒流驅動器的第二輸出端并接地; 線性恒流控制電路,串聯(lián)在LED負載與地之間,串聯(lián)后的該LED負載和線性恒流控制電路與所述第一電容并聯(lián),該線性恒流控制電路提供由預設的外部基準電壓控制的電流,該電流不隨該線性恒流控制電路與LED負載的串接點的電壓變化。
2.根據(jù)權利要求1所述的LED驅動電路,其特征在于,該線性恒流控制電路包括誤差放大器、補償網(wǎng)絡和恒流源電路,其中, 所述誤差放大器的第一輸入端接收所述外部基準電壓,其第二輸入端連接所述線性恒流控制電路與LED負載的串接點,計算該外部基準電壓與該串接點的電壓之間的誤差電壓; 所述補償網(wǎng)絡,其輸入端連接所述誤差放大器的輸出端,對所述誤差放大器輸出的誤差電壓積分以得到控制電壓; 所述恒流源電路,串聯(lián)在所述串接點與地之間并接收所述控制電壓,根據(jù)所述控制電壓控制所述串接點到地的電流值,使該電流值不隨所述串接點的電壓變化而變化。
3.根據(jù)權利要求2所述的LED驅動電路,其特征在于,所述恒流源電路為電壓控制電流源結構。
4.根據(jù)權利要求3所述的LED驅動電路,其特征在于,所述恒流源電路包括:第一NMOS晶體管,其漏極連接所述串接點,其源極接地,其柵極接收所述控制電壓。
5.根據(jù)權利要求3所述的LED驅動電路,其特征在于,所述恒流源電路包括: 放大器,其第一輸入端接收所述控制電壓; 第二 NMOS晶體管,其漏極連接所述串接點,其源極連接所述放大器的第二輸入端,其柵極連接所述放大器的輸出端; 采樣電阻,其第一端連接所述第二 NMOS晶體管的源極,其第二端接地。
6.根據(jù)權利要求3所述的LED驅動電路,其特征在于,所述恒流源電路包括: 電壓疊加電路,其第一輸入端接收所述控制電壓,其第二輸入端接收預設的參考電壓,將所述控制電壓與所述參考電壓疊加以得到疊加電壓; 放大器,其第一輸入端接收所述疊加電壓; 第二 NMOS晶體管,其漏極連接所述串接點,其源極連接所述放大器的第二輸入端,其柵極連接所述放大器的輸出端; 采樣電阻,其第一端連接所述第二 NMOS晶體管的源極,其第二端接地。
7.根據(jù)權利要求3所述的LED驅動電路,其特征在于,所述恒流源電路包括: 放大電路,其輸入端接收所述控制電壓,對所述控制電壓進行放大或縮??; 放大器,其第一輸入端連接所述放大電路的輸出端; 第二 NMOS晶體管,其漏極連接所述串接點,其源極連接所述放大器的第二輸入端,其柵極連接所述放大器的輸出端; 采樣電阻,其第一端連接所述第二 NMOS晶體管的源極,其第二端接地。
8.根據(jù)權利要求3所述的LED驅動電路,其特征在于,所述恒流源電路包括:反相放大電路,其輸入端接收所述控制電壓,對所述控制電壓進行反相; 放大器,其第一輸入端連接所述反相放大電路的輸出端; 第二 NMOS晶體管,其漏極連接所述串接點,其源極連接所述放大器的第二輸入端,其柵極連接所述放大器的輸出端; 采樣電阻,其第一端連接所述第二 NMOS晶體管的源極,其第二端接地。
9.根據(jù)權利要求4至8中任一項所述的LED驅動電路,其特征在于,所述誤差放大器的第二輸入端經(jīng)由第一電阻接地并且經(jīng)由第二電阻與所述串接點連接。
10.根據(jù)權利要求2所述的LED驅動電路,其特征在于,所述誤差放大器為跨導型誤差放大器。
11.根據(jù)權利要求2所述的LED驅動電路,其特征在于,所述補償網(wǎng)絡由電容組成,或者由電容和電阻組成。
12.根據(jù)權利要求2所述的LED驅動電路,其特征在于,所述補償網(wǎng)絡包括: 第二電容,其第一端連接所述誤差放大器的輸出端,其第二端接地; 第三電阻,其第一端連接所述第二電容的第一端; 第三電容,其第一端連接所述第三電阻的第二端,其第二端接地。
13.根據(jù)權利要求1所述的LED驅動電路,其特征在于,所述外部基準電壓的電壓值等于所述輸入電流在所述第一電容上產(chǎn)生的紋波電壓的平均值加上預設的電壓偏差。
14.一種降低LED電流紋波的方法,其特征在于,包括: 將恒流源電路串聯(lián)在所述LED負載與地之間,串聯(lián)后的該恒流源電路和LED負載與第一電容并聯(lián); 采樣該恒流源電路與LED負載的串接點的電壓,將該電壓與預設的外部基準電壓進行誤差放大得到誤差電壓,對該誤差電壓積分得到控制電壓; 采用該控制電壓控制所述恒流源電路的電流值,該電流值與所述控制電壓的電壓值一一對應并且不隨所述串接點的電壓變化而變化。
15.根據(jù)權利要求14所述的方法,其特征在于,采用如下方式確定所述外部基準電壓: 確定所述第一電容上產(chǎn)生的紋波電壓的平均值; 所述紋波電壓的平均值加上預設的電壓偏差得到所述外部基準電壓。
【文檔編號】H05B37/02GK103813596SQ201410085182
【公開日】2014年5月21日 申請日期:2014年3月10日 優(yōu)先權日:2014年3月10日
【發(fā)明者】姚云龍, 吳建興 申請人:杭州士蘭微電子股份有限公司