實(shí)現(xiàn)線電壓補(bǔ)償?shù)母呔仍吙刂苐ed恒流驅(qū)動(dòng)電路的制作方法
【專(zhuān)利摘要】本實(shí)用新型涉及一種實(shí)現(xiàn)線電壓補(bǔ)償?shù)母呔仍吙刂芁ED恒流驅(qū)動(dòng)電路,其控制驅(qū)動(dòng)芯片包括過(guò)零檢測(cè)電路,過(guò)零檢測(cè)電路的輸出端與RS觸發(fā)器的置位端連接,RS觸發(fā)器的輸出端通過(guò)恒流邏輯控制電路連接、驅(qū)動(dòng)電路與第二內(nèi)置開(kāi)關(guān)功率管以及第一線電壓補(bǔ)償電路連接,第一內(nèi)置開(kāi)關(guān)功率管的柵極端與VCC端連接,第一線電壓補(bǔ)償電路的輸出端與加法運(yùn)算電路連接,加法運(yùn)算電路與CS端及第二內(nèi)置開(kāi)關(guān)功率管的源極端連接,加法運(yùn)算電路的輸出端與過(guò)流比較器的同相端連接,過(guò)流比較器的反相端與第一基準(zhǔn)電壓VREF1連接,過(guò)流比較器的輸出端與RS觸發(fā)器的復(fù)位端連接。本實(shí)用新型結(jié)構(gòu)緊湊,能實(shí)現(xiàn)高精度的輸出電流恒流控制,適應(yīng)范圍廣,無(wú)需環(huán)路補(bǔ)償,穩(wěn)定性高。
【專(zhuān)利說(shuō)明】實(shí)現(xiàn)線電壓補(bǔ)償?shù)母呔仍吙刂芁ED恒流驅(qū)動(dòng)電路
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及一種LED恒流驅(qū)動(dòng)電路,尤其是一種片內(nèi)實(shí)現(xiàn)線電壓補(bǔ)償?shù)母呔仍吙刂芁ED恒流驅(qū)動(dòng)電路,屬于LED驅(qū)動(dòng)電路的【技術(shù)領(lǐng)域】。
【背景技術(shù)】
[0002]隨著LED照明產(chǎn)業(yè)的飛速發(fā)展,為L(zhǎng)ED提供電能的開(kāi)關(guān)電源驅(qū)動(dòng)電路得到了迅猛發(fā)展。在LED驅(qū)動(dòng)應(yīng)用中,LED是靠電流來(lái)驅(qū)動(dòng)的,流過(guò)LED的電流決定了 LED的亮度,要得到穩(wěn)定的LED亮度就需要輸入高低壓下一致的恒定LED電流。由于DCM模式下輸出電流恒流公式相關(guān)變量比較少,LED驅(qū)動(dòng)電路多是在DCM下實(shí)現(xiàn)。DCM模式下輸出電流恒流公式:
【權(quán)利要求】
1.一種實(shí)現(xiàn)線電壓補(bǔ)償?shù)母呔仍吙刂芁ED恒流驅(qū)動(dòng)電路,其特征是:包括控制驅(qū)動(dòng)芯片(201 ),所述控制驅(qū)動(dòng)芯片(201)包括過(guò)零檢測(cè)電路(203),所述過(guò)零檢測(cè)電路(203)的輸出端與RS觸發(fā)器(205)的置位端連接,RS觸發(fā)器(205)的輸出端與恒流邏輯控制電路(206)連接,恒流邏輯控制電路(206)的輸出端通過(guò)驅(qū)動(dòng)電路(207)與第二內(nèi)置開(kāi)關(guān)功率管(208)的柵極端以及第一線電壓補(bǔ)償電路(210)的輸入端連接,第二內(nèi)置開(kāi)關(guān)功率管(208)的漏極端與第一內(nèi)置開(kāi)關(guān)功率管(204)的源極端連接,第一內(nèi)置開(kāi)關(guān)功率管(204)的漏極端形成控制驅(qū)動(dòng)芯片(201)的DRAIN端,第一內(nèi)置開(kāi)關(guān)功率管(204)的源極端與第二內(nèi)置開(kāi)關(guān)功率管(208)的漏極端連接后形成控制驅(qū)動(dòng)芯片(201)的OUT端,第一內(nèi)置開(kāi)關(guān)功率管(204)的柵極端與控制驅(qū)動(dòng)芯片(201)的VCC端連接,且過(guò)零檢測(cè)電路(203)的電源端也與第一控制驅(qū)動(dòng)(201)的VCC端連接,過(guò)零檢測(cè)電路(203)的輸入端與控制驅(qū)動(dòng)芯片(201)的OUT端連接;第一線電壓補(bǔ)償電路(210)的輸出端與加法運(yùn)算電路(211)的一輸入端連接,加法運(yùn)算電路(211)的另一輸入端與控制驅(qū)動(dòng)芯片(201)的CS端及第二內(nèi)置開(kāi)關(guān)功率管(208)的源極端連接,加法運(yùn)算電路(211)的輸出端與過(guò)流比較器(209)的同相端連接,過(guò)流比較器(209)的反相端與第一基準(zhǔn)電壓Vkefi連接,過(guò)流比較器(209)的輸出端與RS觸發(fā)器(205)的復(fù)位端連接。
2.根據(jù)權(quán)利要求1所述的實(shí)現(xiàn)線電壓補(bǔ)償?shù)母呔仍吙刂芁ED恒流驅(qū)動(dòng)電路,其特征是:所述恒流邏輯控制電路(206)包括第一反相器(305),所述第一反相器(305)的輸入端與RS觸發(fā)器(205)的輸出端連接,且第一反相器(305)的輸入端還與第一與門(mén)(307)的一輸入端連接;第一反相器(305)的輸出端與第一 MOS管(303)的柵極端及第二 MOS管(304)的柵極端連接,第一 MOS管(303)的漏極端與第一電流源(301)的輸出端連接,第二MOS管(304)的源極端通過(guò)第二電流源(302)接地,第一 MOS管(303)的源極端與第二 MOS管(304)的漏極端連接 ,且第一 MOS管(303)的源極端與第一充放電電容(309)的一端及第一電壓比較器(306)的一輸入端端連接,第一充放電電容(309)的另一端接地,第一電壓比較器(306)的另一輸入端與第二基準(zhǔn)電壓Vkef2連接,第一電壓比較器(306)的輸出端與第一與門(mén)(307)的另一輸入端連接,第一與門(mén)(307)的輸出端與第一內(nèi)置開(kāi)關(guān)功率管(208)的柵極端以及第一線電壓補(bǔ)償電路(210)的輸入端連接。
3.根據(jù)權(quán)利要求1所述的實(shí)現(xiàn)線電壓補(bǔ)償?shù)母呔仍吙刂芁ED恒流驅(qū)動(dòng)電路,其特征是:所述第一線電壓補(bǔ)償電路(210)包括第二反相器(401),所述第二反相器(401)的輸出端與第一開(kāi)關(guān)(404)的控制端連接,第一開(kāi)關(guān)(404)的一端與第三電流源(402)的一端連接,第一開(kāi)關(guān)(404)的另一端與第二開(kāi)關(guān)(405)的一端、第二充放電電容(407)的一端以及晶體管(408)的基極端連接;第二開(kāi)關(guān)(405)的另一端通過(guò)第四電流源(403)接地,第二開(kāi)關(guān)(405)的控制端與驅(qū)動(dòng)電路(207)的輸出端連接,第二充放電電容(407)的另一端接地,晶體管(408)的發(fā)射極端通過(guò)第一補(bǔ)償電阻(409)接地;晶體管(408)的集電極端與第三MOS管(410)的漏極端連接,第三MOS管(410)的柵極端與第四MOS管(411)的柵極端連接,第四MOS管(411)的漏極端通過(guò)第二補(bǔ)償電阻(412)與加法運(yùn)算電路(211)的輸入端連接;第三MOS管(410)的源極端、第四MOS管(411)的源極端以及第三電流源(402)的另一端均接地。
4.根據(jù)權(quán)利要求1所述的實(shí)現(xiàn)線電壓補(bǔ)償?shù)母呔仍吙刂芁ED恒流驅(qū)動(dòng)電路,其特征是:所述控制驅(qū)動(dòng)芯片(201)的CS端通過(guò)限流電阻(115)接地。
5.一種實(shí)現(xiàn)線電壓補(bǔ)償?shù)母呔仍吙刂芁ED恒流驅(qū)動(dòng)電路,其特征是:包括控制驅(qū)動(dòng)芯片(201 ),所述控制驅(qū)動(dòng)芯片(201)包括過(guò)零檢測(cè)電路(203),所述過(guò)零檢測(cè)電路(203)的輸出端與RS觸發(fā)器(205)的置位端連接,RS觸發(fā)器(205)的輸出端與恒流邏輯控制電路(206 )連接,恒流邏輯控制電路(206 )的輸出端與驅(qū)動(dòng)電路(207 )的輸入端及第二線電壓補(bǔ)償電路(220)的輸入端連接,驅(qū)動(dòng)電路(207)的輸出端與第二內(nèi)置開(kāi)關(guān)功率管(208)的柵極端連接,第二內(nèi)置開(kāi)關(guān)功率管(208)的漏極端與第一內(nèi)置開(kāi)關(guān)功率管(204)的源極端連接,第一內(nèi)置開(kāi)關(guān)功率管(204)的漏極端形成控制驅(qū)動(dòng)芯片(201)的DRAIN端,第一內(nèi)置開(kāi)關(guān)功率管(204)的源極端與第二內(nèi)置開(kāi)關(guān)功率管(208)的漏極端連接后形成控制驅(qū)動(dòng)芯片(201)的OUT端,第一內(nèi)置開(kāi)關(guān)功率管(204)的柵極端與控制驅(qū)動(dòng)芯片(201)的VCC端連接,且過(guò)零檢測(cè)電路(203)的電源端也與控制驅(qū)動(dòng)芯片(201)的VCC端連接,過(guò)零檢測(cè)電路(203)的輸入端與控制驅(qū)動(dòng)芯片(201)的OUT端連接;第二線電壓補(bǔ)償電路(220)的輸出端與減法運(yùn)算電路(212)的一輸入端連接,減法運(yùn)算電路(212)的另一輸入端與第一基準(zhǔn)電SVkefi連接,減法運(yùn)算電路(212)的輸出端與過(guò)流比較器(209)的反相端連接,過(guò)流比較器(209)的同相端與第二內(nèi)置開(kāi)關(guān)功率管(208)的源極端以及控制驅(qū)動(dòng)芯片(201)的CS端連接,過(guò)流比較器(209)的輸出端與RS觸發(fā)器(205)的復(fù)位端連接。
6.根據(jù)權(quán)利要求5所述的實(shí)現(xiàn)線電壓補(bǔ)償?shù)母呔仍吙刂芁ED恒流驅(qū)動(dòng)電路,其特征是:所述第二線電壓補(bǔ)償電路(210)包括第三反相器(501),所述第三反相器(501)的輸出端與第三開(kāi)關(guān)(504)的控制端連接,第三開(kāi)關(guān)(504)的一端與第五電流源(502)的一端連接,第三開(kāi)關(guān)(504)的另一端與第四開(kāi)關(guān)(505)的一端、第三充放電電容(507)的一端以及第五MOS管(508)的柵極端連接;第四開(kāi)關(guān)(505)的另一端通過(guò)第六電流源(403)接地,第四開(kāi)關(guān)(505)的控制端與恒流邏輯控制電路(206)的輸出端連接,第三充放電電容(507)的另一端接地,第五MOS管(508)的源極端通過(guò)第三補(bǔ)償電阻(509)接地;第五MOS管(508)的漏極端與第六MOS管(510)的漏極端連接,第六MOS管(510)的柵極端與第七M(jìn)OS管(511)的柵極端連接,第七M(jìn)OS管(511)的漏極端通過(guò)第四補(bǔ)償電阻(512)與減法運(yùn)算電路(212)的輸入端連接;第六MOS管(510)的源極端、第七M(jìn)OS管(511)的源極端以及第五電流源(502)的另一端接地。
7.根據(jù)權(quán)利要求5所述的實(shí)現(xiàn)線電壓補(bǔ)償?shù)母呔仍吙刂芁ED恒流驅(qū)動(dòng)電路,其特征是:所述控制驅(qū)動(dòng)芯片(201)的CS端通過(guò)限流電阻(115)接地。
【文檔編號(hào)】H05B37/02GK203722882SQ201420041811
【公開(kāi)日】2014年7月16日 申請(qǐng)日期:2014年1月22日 優(yōu)先權(quán)日:2014年1月22日
【發(fā)明者】葛亮, 黃飛明, 趙文遐, 勵(lì)曄, 賀潔, 丁國(guó)華, 朱勤為 申請(qǐng)人:無(wú)錫硅動(dòng)力微電子股份有限公司