技術(shù)編號(hào):40546227
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明屬于計(jì)算機(jī),具體涉及一種基于bpi接口邏輯實(shí)現(xiàn)fpga在線升級(jí)的系統(tǒng)及方法。背景技術(shù)、隨著電子技術(shù)的不斷發(fā)展,cpld、fpga等邏輯器件在計(jì)算機(jī)領(lǐng)域有了更廣泛的應(yīng)用。cpld不僅可以對(duì)計(jì)算機(jī)cpu的上電時(shí)序、外設(shè)復(fù)位等進(jìn)行控制,也可以擴(kuò)展計(jì)算機(jī)串口、iic接口、通用io口等低速接口。fpga實(shí)現(xiàn)pcie接口、srio接口等高速接口,進(jìn)而實(shí)現(xiàn)cpu與外部進(jìn)行高速數(shù)據(jù)通信。由于fpga的并行設(shè)計(jì),fpga在計(jì)算機(jī)領(lǐng)域也可以實(shí)現(xiàn)算法加速,提升算法性能。、cpld、fpga在計(jì)算機(jī)領(lǐng)域應(yīng)用得...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請(qǐng)注意,此類(lèi)技術(shù)沒(méi)有源代碼,用于學(xué)習(xí)研究技術(shù)思路。