技術編號:40568242
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術詳細信息。本申請涉及集成電路,尤其涉及一種注入鎖定鎖相環(huán)時鐘系統(tǒng)及電子芯片。背景技術、隨著數字電路的規(guī)模越來越大,時鐘速度越來越快,采用鎖相環(huán)系統(tǒng)是為了給高速時鐘芯片盡可能的提供一個干凈低抖動的、可靠的高速時鐘。、然而,隨著對功耗和噪聲的要求不斷提高,各種改進的結構的鎖頻環(huán)路pll出現。比如電荷泵鎖相環(huán)cppll、全數字鎖相環(huán)adpll、亞采樣鎖相環(huán)sspll和注入鎖定鎖相環(huán)ilpll等等。、注入鎖定鎖相環(huán)ilpll在傳統(tǒng)電荷泵鎖相環(huán)cppll的基礎上,以參考時鐘ref等低頻時鐘的頻率向振蕩器vco...
注意:該技術已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權人授權前,僅供技術研究參考不得用于商業(yè)用途。
該專利適合技術人員進行技術研發(fā)參考以及查看自身技術是否侵權,增加技術思路,做技術知識儲備,不適合論文引用。
該類技術注重原理思路,無完整電路圖,適合研究學習。