技術(shù)編號:40578774
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及類腦人工智能,尤其涉及一種面向類腦計(jì)算芯片調(diào)試及運(yùn)行的方法和系統(tǒng)。背景技術(shù)、為了解決中央處理器(central?processing?unit,cpu)在進(jìn)行大量數(shù)據(jù)處理時(shí)存在的運(yùn)算效率低和能耗高的問題,現(xiàn)存在兩種發(fā)展路線:一是延用傳統(tǒng)的馮·諾依曼架構(gòu),主要以三種類型芯片為代表,包括圖形處理器(graphics?processing?unit,gpu)、可編程陣列邏輯(field?programmable?gate?array,fpga)及專用集成電路芯片(applicationsp...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。