技術(shù)編號:40610470
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及通信,具體地,涉及一種適用于各種base?graph(基圖)ldpc(low-density?parity-check,準(zhǔn)循環(huán)ldpc碼)塊并行讀寫同序譯碼的排序方法。背景技術(shù)、ldpc碼是一種具有系數(shù)校驗(yàn)矩陣的分組糾錯(cuò)碼,幾乎適用于所有的信道,因此成為編碼界近年來的研究熱點(diǎn),它的性能逼近香農(nóng)極限,且描述和實(shí)現(xiàn)簡單,易于進(jìn)行理論分析和研究,譯碼簡單且可實(shí)行并行操作,適合硬件實(shí)現(xiàn)。、塊并行譯碼是使用很廣泛的一種ldpc譯碼方式,這種方式同一時(shí)刻能且只能讀一個(gè)塊,寫一個(gè)塊;而且必須保證...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學(xué)習(xí)。