技術(shù)編號:6309055
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明公開了一種基于廣義相關(guān)系數(shù)的FPGA(現(xiàn)場可編程門陣列)運(yùn)算電路,其架構(gòu)組成包括陣列乘法累加器、移位寄存器、乘法器、流水線、開方器、除法器,寄存器。當(dāng)環(huán)境噪聲中含有脈沖噪聲成分時(shí),匹配濾波器基本失效,而廣義相關(guān)系數(shù)所囊括的SR(斯皮爾曼秩次相關(guān)系數(shù))和KT(肯德爾秩次相關(guān)系數(shù)),在脈沖噪聲干擾下仍能表現(xiàn)出極佳的穩(wěn)健性;利用FPGA豐富的邏輯資源和高速的并行處理能力,該運(yùn)算電路實(shí)現(xiàn)了基于SR、KT、PPMCC(積矩相關(guān)系數(shù))的實(shí)時(shí)、快速的信號相關(guān)處理,...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。