技術(shù)編號:6365089
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及基于FPGA的51核IC卡硬件仿真器電路結(jié)構(gòu)。由于早期的設(shè)計(jì)通常是用指令替換或者硬件中斷的方式,由于這兩種方式的缺陷,使得常常有設(shè)置斷點(diǎn)個(gè)數(shù)限制、不能實(shí)時(shí)仿真等等的缺陷,而近年來流行的以仿真芯片為核心的方式又極其依賴仿真芯片的功能,加上每款芯片的仿真系統(tǒng)都要有相應(yīng)的仿真芯片來支持,仿真芯片的設(shè)計(jì)、流片、生產(chǎn)變成了仿真系統(tǒng)的瓶頸,另外,若是為了小批量的芯片設(shè)計(jì)再設(shè)計(jì)仿真芯片,會(huì)產(chǎn)生設(shè)計(jì)、生產(chǎn)仿真芯片的巨額費(fèi)用而導(dǎo)致產(chǎn)品開發(fā)的失敗。由于上述缺點(diǎn),使得...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲(chǔ)備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。