技術(shù)編號:6400326
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及。背景技術(shù)隨著數(shù)字IC規(guī)模加大,芯片面積也越來越大,而數(shù)字電路物理級網(wǎng)表仿真由于仿真對象時(shí)最底層的電路基本單元(比如反相器、與門、或門等),又加入了從實(shí)際電路版圖中的延時(shí)信息計(jì)算,仿真運(yùn)算量相當(dāng)巨大,通常一個(gè)RTL仿真幾分鐘就可以仿真完的case,在網(wǎng)表仿真中常需要幾天才能完成。所以網(wǎng)表仿真常常成為整個(gè)芯片驗(yàn)證過程中花費(fèi)時(shí)間相當(dāng)大的一個(gè)部分,而且網(wǎng)表仿真環(huán)境的搭建也較復(fù)雜,也許花費(fèi)很多時(shí)間。如何減少整個(gè)芯片網(wǎng)表仿真耗費(fèi)的時(shí)間,又十分巨大的意義。如...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲(chǔ)備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。