技術(shù)編號:6464519
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及微處理器,特別涉及微處理器的功能驗證。技術(shù)背景在處理器的設(shè)計過程中,在對所設(shè)計的處理器進行流片前,需要對處 理器進行驗證,以避免由于設(shè)計問題而在流片過程中造成重大損失。對處 理器的驗證可以包括功能驗證和后仿真,其中的功能驗證通常在FPGA(Field - Programmable Gate Array,現(xiàn)場可編程門陣列)芯片上實現(xiàn)。FPGA通常由可編程邏輯資源、片上存儲等部分構(gòu)成。采用FPGA對 處理器進行功能驗證的傳統(tǒng)方法中,整個處理器的所有邏...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。