技術(shù)編號(hào):6464535
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及集成電路及可編程門陣列(Field Programmable Gate Array 簡(jiǎn)稱FPGA)設(shè)計(jì),具體涉及到FPGA芯片中專用乘法器模塊的 設(shè)計(jì),為了滿足日益增長(zhǎng)的對(duì)信號(hào)處理能力的需求,本發(fā)明提供了一種用 于FPGA芯片中的專用的可重構(gòu)的乘法器。背景技術(shù)在多媒體及通信領(lǐng)域, 一般要涉及到大量的數(shù)據(jù)運(yùn)算。比如在音視頻處理中的離散余弦變換及其逆變換、快速傅里葉變換以及GSM通訊系統(tǒng)中的編碼/解碼等,每秒鐘都要進(jìn)行數(shù)百萬次的數(shù)據(jù)運(yùn)算,因此提高數(shù)...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請(qǐng)注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。