技術(shù)編號:6526724
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。本發(fā)明提供一種。其中,處理器通過第一DMA模塊在訪存加速區(qū)與內(nèi)存之間進行數(shù)據(jù)搬移,第二DMA模塊在訪存加速區(qū)與寄存器堆之間進行數(shù)據(jù)搬移,訪存加速區(qū)為內(nèi)存中的鎖定地址區(qū),訪存加速區(qū)用于存儲第一DMA模塊和第二DMA模塊進行讀寫的數(shù)據(jù)。通過在內(nèi)存中鎖定一段地址區(qū),并將該段地址區(qū)作為訪存加速區(qū),增設(shè)一個第一DMA模塊,通過該第一DMA模塊在訪存加速區(qū)與內(nèi)存之間進行數(shù)據(jù)搬移,并結(jié)合第二DMA模塊在訪存加速區(qū)與寄存器堆之間進行數(shù)據(jù)搬移,使得第二DMA模塊一直能夠從訪...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學習研究技術(shù)思路。