技術(shù)編號:6554623
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明一般涉及諸如微處理器、微控制器或數(shù)字信號處理器的處理器體系結(jié)構(gòu)和指令集。更具體地說,本發(fā)明針對具有用于估計(jì)某些浮點(diǎn)函數(shù)值的有效指令的處理器。背景技術(shù) 諸如PowerPC體系結(jié)構(gòu)的許多處理器體系結(jié)構(gòu)都支持作為融合的乘加浮點(diǎn)單元(FPU)之?dāng)U展的倒數(shù)和平方根倒數(shù)的估計(jì)指令。對于此類估計(jì)指令,其主要設(shè)計(jì)目標(biāo)是雙重的該估計(jì)應(yīng)該有相對高的精度,使得利用諸如牛頓—拉弗森(Newton-Raphson)的數(shù)值逼近算法的一次迭代步驟,就能獲得最大的單精度準(zhǔn)確度,或至...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。