技術(shù)編號:6564889
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。本發(fā)明涉及一種線性穩(wěn)壓電源電路。 背景技術(shù)DDR II SDRAM (Double Data Rate II SDRAM,第二代雙倍數(shù)據(jù)率同步動態(tài)隨機存儲器 )是由JEDEC (Joint Electron Device Engineering Council,電子設(shè)備工程聯(lián)合委員會) 開發(fā)的新一代內(nèi)存技術(shù)標準,與上一代內(nèi)存技術(shù)DDR I SDRAM (Double Data Rate I SDRAM ,第一代雙倍數(shù)據(jù)率同步動態(tài)隨機存儲器)標準相比,DDR...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學習研究技術(shù)思路。