技術編號:6595122
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術詳細信息。本發(fā)明的實施例涉及抑制比特錯誤校驗碼方案。 背景技術當數(shù)據(jù)進出存儲器時,會發(fā)生各種類型的錯誤。更普遍的,它們是單個比特錯誤, 但是2比特以及其它類型的錯誤也可能發(fā)生。錯誤校驗一般用于在將數(shù)據(jù)寫入存儲器或從存儲器讀出時校驗數(shù)據(jù)的完整性。錯誤校驗可以包括錯誤檢測和/或錯誤校正。錯誤檢測是檢測存在由傳輸期間的噪聲或其它故障引起的錯誤的能力。錯誤校正是重建初始的、無錯數(shù)據(jù)的附加能力。有很多可用的方案。錯誤校正碼(ECC)是錯誤校驗方案(特別是錯誤校正)的一個例子。...
注意:該技術已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術研究參考不得用于商業(yè)用途。
該專利適合技術人員進行技術研發(fā)參考以及查看自身技術是否侵權(quán),增加技術思路,做技術知識儲備,不適合論文引用。
請注意,此類技術沒有源代碼,用于學習研究技術思路。