技術(shù)編號:6618554
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。本發(fā)明涉及多處理器系統(tǒng)以及用于使計算機執(zhí)行多處理器系統(tǒng)的中 斷控制方法的程序,尤其涉及一邊受理來自外部設(shè)備的中斷處理、 一邊并 行執(zhí)行程序處理的多處理器系統(tǒng)以及用于使計算機執(zhí)行多處理器系統(tǒng)的 中斷控制方法的程序。背景技術(shù)使用于特定裝置的處理器被稱作嵌入式系統(tǒng)(built in system)。近年 來,在嵌入式系統(tǒng)中采用多處理器或多線程處理器的情況也較多。多處理器的采用有利于裝置的低時鐘化或響應性的提高。另外,尤其 在便攜式裝置中,由于還有利于減少耗電而希...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學習研究技術(shù)思路。