技術(shù)編號:6751037
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明是有關(guān)于一種存儲器控制器與解碼器,且特別是有關(guān)于一種可降低柵極引發(fā)漏極漏電流的電路。 背景技術(shù)存儲器是一種儲存裝置,具有存取速度快、體積小等優(yōu)點。目前存儲器已普遍應(yīng)用 于各種電子裝置中。存儲器在讀寫數(shù)據(jù)的過程中,需通過解碼器進(jìn)行定址。以下對已知的 位址解碼器(Decoder)進(jìn)行說明。 圖1是已知的位址解碼器的電路圖。位址解碼器10由晶體管11 13所組成???制信號b麗L可用來控制晶體管11、 12導(dǎo)通與否??刂菩盘朩LRST可用來控制晶體管13導(dǎo)...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
該類技術(shù)無源代碼,用于學(xué)習(xí)原理,如您想要源代碼請勿下載。