技術(shù)編號(hào):7517288
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及例如數(shù)字傳送系統(tǒng)等中的糾錯(cuò)編碼方法、糾錯(cuò)譯碼方法、糾錯(cuò)編碼裝 置以及糾錯(cuò)譯碼裝置。背景技術(shù)在以往的例如光通信用的糾錯(cuò)編碼方法中,要求抑制錯(cuò)誤平底(error floor)(校 正后誤比特率的改善度相對(duì)校正前的誤比特率急劇下降的現(xiàn)象)。在非專利文獻(xiàn)1中,將 LDPC(Low-Density Parity-Check,低密度奇偶校驗(yàn))碼(實(shí)施糾錯(cuò)能力高的軟判決譯碼) 設(shè)定為內(nèi)碼,將RS(Reed-Solomon)碼(實(shí)施糾錯(cuò)能力相對(duì)低的硬判決譯碼)設(shè)...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學(xué)習(xí)。