技術(shù)編號(hào):7525841
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及一種LDPC譯碼器的譯碼碼字的存儲(chǔ)方法,具體地說(shuō)是將譯碼 碼字和外信息(或信道信息)共用同一個(gè)存儲(chǔ)塊的方法,是一種FPGA資源占 用少,譯碼吞吐量高的有效存儲(chǔ)解決方法。背景技術(shù)在現(xiàn)代數(shù)字通信系統(tǒng)中,為保證各種數(shù)據(jù)能夠可靠、有效地傳輸,往往要 利用糾錯(cuò)編碼技術(shù)。近年來(lái),隨著數(shù)字通信的發(fā)展及各種高速率數(shù)據(jù)業(yè)務(wù)的出 現(xiàn),研究并利用糾錯(cuò)編碼技術(shù)就顯得越來(lái)越重要。理論研究表明LDPC碼是目 前已知最優(yōu)秀的糾錯(cuò)編碼技術(shù),研究結(jié)果顯示,碼率為1/2、碼長(zhǎng)為10...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類技術(shù)注重原理思路,無(wú)完整電路圖,適合研究學(xué)習(xí)。