技術(shù)編號:7526914
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。本發(fā)明涉及模擬集成電路,具體為一種電壓補償振蕩器電路,其振蕩頻率受電源電壓影響較小,提高振蕩頻率的精度,其包括NMOS管N4、電阻R3、多個延遲單元,電阻R3一端連接NMOS管N4的漏端,NMOS管N4的漏端和柵端相連后連接多個延遲單元,多個延遲單元連接成一個環(huán)形,NMOS管N4的源端接地,其特征在于,其還包括電阻R2和PMOS管P2,電阻R2一端連接電源VDD,電阻R2另一端連接電阻R3另一端、PMOS管P2的源端,PMOS管的柵端連接NMOS管N4的漏...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學(xué)習(xí)。