技術(shù)編號:7530699
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。本發(fā)明涉及數(shù)字集成電路設(shè)計,尤其涉及一種高速低功耗的CMOS全加器及其運算方法。背景技術(shù)在大規(guī)模集成電路的發(fā)展歷程中,數(shù)據(jù)運算一直扮演著重要的角色。而加法運算是常見的數(shù)據(jù)運算(求和、減法、乘法、除法和冪指數(shù)運算等)系統(tǒng)中最基礎(chǔ)、最核心的部分。在一些基本的數(shù)字系統(tǒng)包括數(shù)字信號處理(DSP)、中央處理器(CPU)、算術(shù)邏輯單元(ALU)以及數(shù)模轉(zhuǎn)換器(ADC)中,加法器更是必不可少的組成部分。正是由于加法運算如此廣泛的應(yīng)用,對于高性能加法器的設(shè)計一直都是眾多學(xué)...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學(xué)習(xí)。