技術(shù)編號:7533375
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及可以低壓控制的不受噪聲影響正確動(dòng)作的時(shí)鐘發(fā)生器。PLL(鎖相環(huán))已經(jīng)廣泛地用于各個(gè)領(lǐng)域,用來輸出與輸入時(shí)鐘信號同步但頻率倍增的時(shí)鐘信號。最近的微處理器工作在例如幾百兆赫那樣高的工作頻率,因此對于微處理器來說備有PLL是必需的。常規(guī)的PLL是模擬型的,通過充電泵控制存儲(chǔ)壓控振蕩器(VCO)控制電壓的電容器的電壓來控制振蕩的頻率。然而,這種常規(guī)的模擬型PLL很難在低電壓下加以控制,而且受噪聲的影響相當(dāng)大。此外,常規(guī)的PLL還有需要較長時(shí)間才能達(dá)到穩(wěn)態(tài)...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學(xué)習(xí)。