技術(shù)編號(hào):7534425
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶(hù)請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及一種占空比校正設(shè)備,具體涉及該占空比校正設(shè)備的占空比檢測(cè)設(shè)備。背景技術(shù) 最近,為了提高讀取操作速度,已開(kāi)發(fā)了雙倍數(shù)據(jù)速率(DDR)型動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM)裝置。在DDR型DRAM裝置中,根據(jù)外部時(shí)鐘信號(hào)的上升沿和下降沿來(lái)進(jìn)行讀取操作。因此,當(dāng)把外部時(shí)鐘信號(hào)變換為占空比對(duì)于讀取操作方式來(lái)說(shuō)是預(yù)定值的內(nèi)部時(shí)鐘信號(hào)時(shí),需要一種占空比校正設(shè)備?,F(xiàn)有的占空比校正設(shè)備由下列電路所構(gòu)成占空比調(diào)整電路,用于接收外部時(shí)鐘信號(hào),以生成內(nèi)部時(shí)鐘信號(hào);差分化電路...
注意:該技術(shù)已申請(qǐng)專(zhuān)利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專(zhuān)利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專(zhuān)利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類(lèi)技術(shù)注重原理思路,無(wú)完整電路圖,適合研究學(xué)習(xí)。